三位数显示计时器定时器数电课程设计_第1页
三位数显示计时器定时器数电课程设计_第2页
三位数显示计时器定时器数电课程设计_第3页
三位数显示计时器定时器数电课程设计_第4页
三位数显示计时器定时器数电课程设计_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1沈阳航空航天大学课 程 设 计三位数字显示计时器定时器设计班 级 学 号 学 生 姓 名 指 导 教 师 2沈阳航空航天大学课 程 设 计 任 务 书课 程 名 称 电子线路课程设计 课程设计题目 三位数字显示计时器定时器设计 课程设计的内容及要求:一、设计说明与技术指标设计一个三位数字显示计时器、定时器电路,技术指标如下: 计时、定时能够任意启停,保持计时、定时结果; 开机自动复位; 最大显示时间为 9 分 59 秒; 设置时间,定时报警; 二、设计要求1在选择器件时,应考虑成本。2根据技术指标,通过分析计算确定电路和元器件参数。3画出电路原理图(元器件标准化,电路图规范化)。三、实验要求1根据技术指标制定实验方案;验证所设计的电路,用软件仿真。2进行实验数据处理和分析。四、推荐参考资料1. 童诗白,华成英主编模拟电子技术基础M北京:高等教育出版社,2006年五、按照要求撰写课程设计报告3成绩评定表:序号 评定项目 评分成绩1 设计方案正确,具有可行性,创新性(15 分)2 设计结果可信(例如:系统分析、仿真结果)(15 分)3 态度认真,遵守纪律(15 分)4 设计报告的规范化、参考文献充分(不少于 5 篇)(25分)5 答辩(30 分)总分最终评定成绩(以优、良、中、及格、不及格评定)指导教师签字:2016 年 12 月 31 日4一、概述此次课设题目为及时定时系统,计时器和定时器在人们日常生活中有着广泛的应用, 本次课程就是设计利用 555 定时器以及数字逻辑芯片和数码管实现数字电子计时器和定时器功能,能够满足基本的功能要求,电路要求由可控脉冲发生器、计数电路,显示数码管电路以及报警电路组成。旨在通过这次课程设计实现知识的活学活用,能够将知识运用到实践中去,数字电路分为组合电路和逻辑电路,而本次课设则是基于对逻辑同步或者异步知识的掌握,能够根据题目选用相应的芯片,设计相应的电路,是本次实验最大的目的。二、方案论证方案一:使用数字电路的原理设计本方案,方案一利用 555 定时器以及数字逻辑芯片和数码管实现数字电子计时器和定时器功能,电路要求由可控脉冲发生器、计数电路,显示数码管电路以及报警电路组成。使用 555 多谐振荡器产生脉冲信号,使用数字芯片进行计数,通过 LED 进行报警最后使用显示译码器显示计数。所以一共有四部分组成。图 1 总体电路的原理框图5方案二:方案二采用单片机编程进行设计实现计时器或者定时器的设计。本设计采用的是方案一,由于本学期只掌握了数字电路的学习,对于单片机的知识有生疏,所以采取方案一实现计时器定时器的设计。3、电路设计3.1 电路设计总体方案3.1.1 设计基本思路本次设计功能为计时器与定时器,对于计时器来说,可以认为是一个计数器的应用,通过脉冲源产生方波信号,让信号作用于计数芯片实现计数功能,同时,为了满足三位数显示计时器,需要用到数码管,为了实验电路的简单可操作性,采用自带译码器功能的显示数码管,通过计数器的串行连接以及对于进制的设置实现最大输出9:59。控制电路采用简易开关控制脉冲的接入,可以随时暂停,启动。报警系统采用发光二极管实现,通过高低电平实现对于二极管亮暗的控制。定时器在报警电路,脉冲源,控制电路中使用相同的元器件,但是计数功能发生改变,通过使用 74LS192实现减法计数器的功能,用置数法实现最大值 9:59 的设置。3.1.2 设计总流程图图 2 总体电路的原理框图3.2 555 多谐振荡器,74LS160,74LS192 介绍63.2.1 555 多谐振荡器555 多谐振荡器采用 555 芯片,通过电阻和电容的计算周期,使之产生周期脉冲,555 多谐振荡器的 3 引脚为脉冲输出口,将之引入计数器脉冲端,从而实现计数功能。图 3 555 多谐振荡器电路框图3.2.2 74LS160160为可预置的十进制计数器,共有54/74160 和54/74LS160 两种线路结构型式,其主要电器特性的典型值如表3-1(不同厂家具体值有差别): 74LS160的主要电器特性 异步清零端/MR1 为低电平时,不管时钟端 CP 信号状态如何,都可以完成清零功能。 160的预置是同步的。当置入控制器/PE 为低电平时,在 CP 上升沿作用下,输出端Q0-Q3与数据输入端 P0-P3一致。3.2.3 74LS192192为十进制可逆加减法计数器,通过使能端的控制,实现加减法控制,通过555脉冲加入脉冲端实现计数,从而控制显示译码器产生十进制数。 定时器电路采用的是双时钟方式的十进制可逆计数器74LS192,其中74LS192的 VCC 与分别为电源、地引脚;P0、P1、P2、P3为并行数据输入端;Q0、Q1、Q2、Q3为数据输出端;CPD 为减法计数脉冲输入端;PL 为异步预置输入控制端(低电平有效);MR 为异步清零复位输入控制端(高电平有效);TCU 为进位输出端(低电平有效);TCD 为借位输出端(低电平有效)。3.3 数字逻辑控制,脉冲信号产生,计数器计数和数码管显示模块73.3.1 报警系统模块计时器运用的报警原理为:本次报警实现的是 60s 报警的任务,计时器为从0:00 开始计时,当计时器计时到 8:59 时,根据进位要求,接下来的状态为 9:00,即当分位显示为 9 是,即为 00 到 59 的 60s 计时,故只要满足分位为 9 即可满足 60s 计时的报警功能,分位为 9 即 1001,当输出为 1001 是与门输出为高电平,发光二极管阴极接地,阳极为高电平,导通,发光报警。图 4 计时器报警电路的框图定时器同样实现的最后 60s 报警的功能,由于定时器为从 9:59 开始倒计时,故当分位显示为 0 时候,后两位为 59,即可实现从 59-00 的倒计时功能,当分位为 0是,二进制为 0000,输出为 0,通过反相器呈现高电平,加到二极管的阳极,阴极接地,二极管导通,故发光报警。图 5 定时器报警电路的框图83.3.2 脉冲信号产生模块多谐振荡器为自激振荡电路,可以利用自身的作用产生脉冲信号,常被用作信号源使用。其中根据公式 T=(R1+2*R2)*C*ln2 以及秒脉冲的周期 T=1s 可以算出电阻R1=R2=47K,电容 C=10uF。图 6 555 多谐振荡器电路的波形图3.3.3 计数器计数模块计数器计时通过 74LS160 实现十进制加法计数,后两位为 60 进制计数器,通过置零法加入与非门实现 60 进制,然后进位输出给第一位实现 9:59 的最大计时。计时器运用置零法,计时器为从 0:00 开始到 9:59 为止,首先秒需要实现 60 进制,所以运用置零法,将第二个芯片变为 0-5 循环,原本的 74LS160 为十进制加法计数器,从0 开始计数,接受到第 6 个脉冲之后变为 0110,产生置零信号加入 RD 端,重新返回0 即可实现 0-5 循环。9图 7 计时器计数电路的原理框图计数器定时通过 74LS192 可逆十进制加减法计数器实现定时,忽略加法计数功能,实现减法计数器的功能。后两位同样为 60 进制,进位输出到第一位最后实现 0:00 的定时功能。计数器:计数器初态为 0101,选择串行进位法,当进入 1001 状态下译出 LD=0 的信号加到置数端,下一个 CLK 到来前置入 0101 信号,从 0101-1001 进行循环,进制为5*10+10=60 进制。图 8 定时器计数电路的原理框图103.3.4 显示器模块在显示译码器部分在仿真的时候采用带有译码功能的显示器进行计数,但是在硬件连接过程中发现没有实际物件,所以在硬件连接部分采用 74LS47 译码器驱动数码管进行显示。数码管的驱动电路所采用是共阳极的七段译码器 74LS47,可以直接与共阳极的数码管连接。其中 74LS47 的 OA、OB、OC、OD、OE、OF、OG 脚为输出端分别接到数码管的 A、B、C、D、

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论