数字移相信号发生器设计.doc数字移相信号发生器设计.doc

收藏 分享

资源预览需要最新版本的Flash Player支持。
您尚未安装或版本过低,建议您

数字移相信号发生器设计摘要本文介绍了基于FPGA芯片的直接数字频率合成器(DDS)的设计方法,并讨论了基于DDS技术的数字移相信号发生器的VHDL设计。本次设计采用相位累加器构成DDS控制电路,利用ROM存储正弦信号数据,再经过DA转换成波形输出。这种电路系统具有较高的频率分辨率,可以实现快速的频率切换,并且在改变时能够保持相位的连续,很容易实现频率、相位和幅度的数控调制。这里用一个加法器作为相位调制器对ROM地址产生偏移量,用一个乘法器作为幅度调制器对ROM数据的变化。对于频率字、相位字、幅度字的输入采用一个数据分配器控制;同时对输出显示采用一个数据选择器控制。因为DDS的实现依赖于高速、高性能的数字器件,使用现场可编程器件FPGA,利用其高速、高性能及可重构性的特性,就能根据需要方便地实现各种不同频率的信号输出。一、设计方案讨论频率合成主要有三种方法直接模拟合成法、锁相环合成法和直接数字合成法(DIRECTDIGITALFREQUENCYSYNTHESIS,一般简称DDS)。直接模拟合成法利用倍频、分频、混频及滤波,从单一或几个参考频率中产生多个所需的频率。该方法频率转换时间短,但是体积大、功耗大,目前已基本不被采用。锁相环合成法通过锁相环完成频率的加、减、乘、除运算。该方法结构简化、便于集成,且频谱纯度高,目前使用比较广泛,但存在高分辨率和快转换速度之间的矛盾,一般只能用于大步进频率合成技术中。DDS是近年来迅速发展起来的一种新的频率合成方法。该方法与前两种方法相比,这种方法简单可靠、控制方便,且具有很高的频率分辨率和转换速度,可以实现可编程和全数字化,控制灵活方便,并具有极高的性价比。DDS的原理框图如图1,控制电路按照一定的地址关系从存储器中读取数据,进行数摸转换,就可以得到一定频率的输出波形,再通过滤波器对输出波形进行平滑处理。图1DDS原理框图基于FPGA的DDS控制电路的实现有采用相位累加和比例乘法器两种方案,下面将分别介绍。(1)、电路如图2所示,相位累加器由N位加法器与N位相位寄存器级联构成,类似于一个简单的加法器。每来一个时钟脉冲FCLK,加法器就将频率控制字M与相位寄存器输出的累加相位数据相加,然后把相加后的结果送至相位寄存器输入端。相位寄存器在下一个时钟的作用下就将加法器在上一个时钟作用后产生的新相位数据反馈到加法器的输入端,以使加法器继续将相位数据与频率控制字M相加。频率控制字M由累加器累加以得到相应的这个相位数据将作为取样地址值送入的波形存储器,波形存储器根据这个地址输出相应的波形数据。最后经D/A转换器和低通滤波器将波形数据转换成所需要的模拟波形。图2相位累加器当相位累加器累加满量时,就会产生一次溢出,完成一个周期性的动作,这个周期就是合成信号的一个周期,累加器的溢出频率也就是DDS的合成信号频率。(2)、根据硬件比例乘法器(CC14527)的原理,我们对其进行VHDL设计实现。其完成的功能为ST为片选信号,当ST有效时,在CLK每十个脉冲中输出端Q将输出DATA30(0~9)个脉冲,同时在CLK满10个脉冲时,C端产生一个脉冲控制信号。当DATA为4,在CLK十个脉冲中,Q输出4个脉冲,在CLK满10个脉冲时,C端产生一个脉冲控制信号,完全实现了比例乘法器功能。在两个比例乘法器级联时,令高位输入数据Q0,低位输入数据Q1,在每10个脉冲中高位输出Q0个脉冲,同时高位C端禁止低位CLK进入,当高位满10个脉冲后高位C端允许低位CLK进入1个脉冲,这样在100个脉冲中整体上将输出10Q0+Q1个脉冲。于是在N级级联后,若输入频率为F,则输出脉冲频率为10N1Q010N2Q110Q(N2)Q(N1)F/10N。如下图3为采用6级MUL级联产生的DDS控制电路。图3MUL级联构成的DDS控制电路以上两种控制方案,只要累加器位数和比例乘法器级联足够多,就可以实现频率的步进小,产生的频率信号准确,稳定性好,频率的分辨率高,频率转换快,容易控制。本次课程设计中采取第一种方案,相位累加器的位数为32位。二、设计原理1.DDS简介直接数字频率合成DDS(DIRECTDIGITALFREQUENCYSYNTHESIZER)是一种采用数字化技术、通过控制相位的变化速度、直接产生各种不同频率信号的新型频率合成技术。随着IC设计与制造技术的发展,目前已有多种DDS芯片问世,在科研与生产中发挥了广泛的作用。DDS芯片具有较高的频率分辨率,可实现快速的频率切换且在频率改变时能够保持相位的连续,很容易实现频率、相位和幅度的数控调制,因此直接数字频率合成器的应用越来越广泛,尤其在通讯领域中,DDS已大量取代了VCO(模拟的压控振荡器)而被广泛应用。但许多专用的DDS芯片,虽然它们功能较齐全,但其控制方式却是固定的,因此有时不一定是工作所需要的,且芯片价格相对也昂贵。而利用现代CPLD/FPGA芯片的高速、高性能及可重构性,也能实现各种较复杂的频率合成功能。2.DDS的设计结构及工作原理如下图4为一个基本的DDS结构图,它主要由同步寄存器、相位累加器、相位调制器、正弦ROM查找表、幅度调制器、D/A转换器(略)、和低通滤波器(略)组成。图4DDS结构原理图如上图所示的DDS基本原理组成框图结构特点为○1系统时钟CLK由一个稳定的晶体振荡器产生,用来同步整个合成器的各组成部分。同步寄存器的使用是为了当输入的频率字改变时不会干扰相位累加器的正常工作。图5相位累加器位宽和采样点关系○2相位累加器是整个DDS的核心,它由N位加法器和N位相位寄存器级联构成,类似一个简单的加法器,完成上面推导中的相位累加功能。每来一个时钟脉冲,加法器就将输入的N位频率字与相位寄存器输出的累加相位数据相加,然后将相加后的结果送至相位累加器的输入端,相位寄存器就将在上一个时钟作用后产生的新相位数据反馈到加法器的输入端,以使同步寄存器频率字输入寄存器同步寄存器相位字输入正弦ROM查找表正弦信号输出CLK系统时钟相位累加器相位调制器NNNMM数据线位宽幅度字输入同步寄存器幅度调制器加法器在下一个时钟的作用下继续将相位数据与输入的频率字相加。当相位累加器累加满量程时,就会产生一次溢出,完成一个周期性的动作,这个周期就是合成信号的一个周期,累加器的溢出频率就是DDS的合成信号频率。○3相位调制器接收相位累加器的相位输出,并与一个相位偏移值相加,主要用于信号的相位调制,如PSK(相移键控)等。在不使用时可去掉该部分,或加一个固定的相位字输入。注意相位字输入也要用同步寄存器保持同步,但相位字输入的宽度M与频率字输入N往往是不相等的。○4幅度调制器接收经ROM输出数据值,并与一个幅度增量相乘,主要用于信号的幅度调制,在不加该部分时,输出信号的幅度值以ROM中的数据为基准,○5正弦ROM查找表的作用是完成地址的查表转换,或理解为相位到幅度的转换。将相位累加器或相位调制器输出的相位数据作为取样地址,来寻找正弦ROM表进行相位到幅度的变换,输出不同的幅度编码。在许多需要幅度的场合,可在正弦ROM查找表后,D/A转换前放置一个采用乘法器实现的幅度控制模块。再经D/A转换器得到相应的阶梯波,最后经过低通滤波器对阶梯波进行平滑处理,得到由输入的频率字决定的连续变化的输出正弦波。○6由前面的公式推导可得出基本DDS结构的常用参数计算如下DDS的输出频率FSINMFCLK/2N,M为频率输入字,其数据位宽度为N。DDS的频率分辨率1/2N。3.DDS特点○1DDS的频率分辨率在相位累加器的位数N足够大时,理论上可以获得相应的分辨精度,这是传统方法难以实现的。○2DDS是一个全数字结构的开环系统,无反馈环节,因此其速度极快,一般在纳秒量级。○3DDS的相位误差主要依赖于时钟的相位特性,相位误差小。另外,DDS的相位是连续变化的,形成的信号具有良好的频谱,这是传统的直接频率合成方法无法实现的。三、设计实现图6DDS信号流程图上图6为本次设计任务基本要求的信号流程图。从图中可以看到,频率字的输入为12位,相位字的输入为8位,以及后来的发挥部分中幅度字的输入也为8位,输出的两路正弦信号为10位数据位宽,分别接入两片高速DAC,最后由示波器显示波形。1.输入设计由于受到按键限制,输入部分采用数据分配器,由3位键控制数据的输入,S作为输入片选信号,CLK作为输入采样时钟,FWORD、PWORD、AWORD作为频率字、相位字、幅度字输出;FXIAN、PXIAN、AXIAN作为频率预置值、相位预置值、幅度预置值输出到数码管显示。当S’0’时,输入数据以频率有效,当S’1’时,输入数据以相位和幅度有效。由设计任务可知频率范围为1HZ4000HZ212,所以FXIAN、FWORD分别为16位和12位有效字,数值大小相同,不同的是FXIAN为10进制、FWORD为16进制。相位差范围为0~359,步进为14,由359/14256可以设置PXIAN、PWORD分别为8位和8位有效字,数值相等都为16进制。输出幅度峰峰值01~30V,步距01V,由301FH,同样设置AXIAN、AWORD分别为8位和8位有效字,数值大小相同,不同的是AXIAN为10进制、AWORD为16进制。具体控制如下表S’0’S’1’KEY控制说明频率1512幅度74计数满复位11830KEY0加法计数,产生进位74相位74KEY1加法计数,不产生进位3030KEY2加法计数,不产生进位图7输出显示与按键关系注有效字是实际有效的位数,但实际输出位数由后面的调制器决定。CLKKEY20SFXIAN150FWORD310PXIAN70PWORD90AXIAN70AWORD90DEMUXINST2.输出设计○1由于只有四个数码管显示数据,因此采用一个数据选择器对输出作调整如图,输入部分有三个数据,X1表示频率(十进制)、X2表示相位(16进制)、X3表示幅度(十进制);数据位数已在输入部分分析过,这里不再重复,D作为输出片选信号,当D’0’时,输出数据为X1频率,当D’1’时,输出数据为X2相位和X3幅度并置。○2对于两路正弦信号分别采用两片位超高速DAC(转换速率最高150MHZ),两个电位器可分别调协两个D/A输出的幅度(输出幅度峰峰值不可大于5V,否则波形失真);J1和J2分别是模拟信号输出的PA、PB口,也可在挂钩处输出,分别是两个10位DA5651输出口。本次设计调幅最大为3V,以30显示,步进为1,则最大值为21027217,以10显示表示1V,10≈23,所以取乘法器结果的167中间10位,此时基准幅度略微小于01V,最大为30V。PIN140PIO35PIN139PIO34PIN137PIO32PIN138PIO33PIN136PIO31PIN135PIO30PIN134PIO29PIN133PIO28PIN132PIO27PIN128PIO26PIN166PIO45PIN165PIO44PIN164PIO43PIN163PIO42PIN162PIO41PIN161PIO40PIN160PIO39PIN159PIO38PIN158PIO37PIN141PIO365510/5540PIN144PIN167PIO46DACLK模拟信号输出超高速D/A5651B口输出AOUT(B)D0D1D2D3D4D5D6D7D8D9数据输入PIN208PIN207PIN228PIN194PIN227PIN193PIN214PIN213AIN超高速A/DADCLK数据输出模拟信号输入D0D1D2D3D4D5D6D7模拟信号输出DACLK超高速D/A数据输入5651A口输出AOUT(A)D9D8D7D6D5D4D3D2D0D1附图11SOPCGWAC6/12板AD_DA板接口原理图X1150X270X370DDAX150MUX2INST1
编号:201312012340358793    类型:共享资源    大小:6.66MB    格式:DOC    上传时间:2013-12-01
  
9
关 键 词:
专业文献 学术论文 精品文档 数字移相
  人人文库网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
关于本文
本文标题:数字移相信号发生器设计.doc
链接地址:http://www.renrendoc.com/p-138793.html

当前资源信息

4.0
 
(2人评价)
浏览:15次
21ask上传于2013-12-01

官方联系方式

客服手机:17625900360   
2:不支持迅雷下载,请使用浏览器下载   
3:不支持QQ浏览器下载,请用其他浏览器   
4:下载后的文档和图纸-无水印   
5:文档经过压缩,下载后原文更清晰   

精品推荐

相关阅读

人人文库
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服客服 - 联系我们

网站客服QQ:2846424093    人人文库上传用户QQ群:460291265   

[email protected] 2016-2018  renrendoc.com 网站版权所有   南天在线技术支持

经营许可证编号:苏ICP备12009002号-5