2017毕业论文-智能抢答器的设计.doc_第1页
2017毕业论文-智能抢答器的设计.doc_第2页
2017毕业论文-智能抢答器的设计.doc_第3页
2017毕业论文-智能抢答器的设计.doc_第4页
2017毕业论文-智能抢答器的设计.doc_第5页
已阅读5页,还剩19页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

济源职业技术学院济源职业技术学院 毕毕 业业 设设 计计 题目 智能抢答器的设计 系别 电气工程系 专业 电子仪器仪表与维修 班级 仪表 0801 姓名 学号 指导教师 日期 2010 年 12 月 济源职业技术学院毕业设计 I 设计任务书 设计题目:设计题目: 智能抢答器的设计 设计要求:设计要求: 1.主持人有开始键和复位键,按下开始键后才能开始抢答,否则犯规。 2.用数码管显示,正常抢答后,显示抢到的队号,如果有人犯规发出短暂的警 报。 3.如果规定时间内没有抢答,则说明该题超时作废,用 0 闪烁表示。 4.复位键用于恢复犯规或超时状态。 设计进度要求:设计进度要求: 第一周到第四周:下达任务书,确定题目; 第五周:查找与其有关的资料,确定总体方案设计; 第六周:计算数据,选择元器件; 第七周:进行电路的硬件设计; 第八周:画出草图,让老师检查; 第九周:对电路进行查错,进行改进; 第十周:进行系统调试及撰写论文; 第十一周:修改论文、定稿; 第十二周:提交论文并准备答辩; 第十三周:参加答辩。 指导教师(签名):指导教师(签名): 济源职业技术学院毕业设计 II 摘摘 要要 随着电子技术的发展,它在各个领域的应用也越来越广泛。人们对它的认识 也逐步加深。人们也利用了电子技术以及相关的知识解决了一些实际问题。如: 智能抢答器的设计与制作。抢答器是竞赛问题中一种常用的必备装置,从原理上 讲,它是一种典型的数字电路。数字抢答器由主体电路与扩展电路组成。优先编 码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;主持人按开始 按钮示意开始,以上两部分组成主体电路。通过定时电路实现计时功能,构成扩 展电路。经过布线、焊接、调试等工作后数字抢答器成形。在抢答电路中利用一 个优先编码器译出最先抢到答题权的选手的编号并经 LED 显示器显示出来,同时 还要封锁电路以防其他选手再抢答。当选手答题完成后,主持人将系统恢复至零。 关键词:抢答,计时,锁存 济源职业技术学院毕业设计 III 目 录 设计任务书 I 摘 要 .II 目 录 III 1 智能仪器的发展及应用 1 1.1 智能抢答器的发展.1 1.2 智能抢答器的应用.1 2 方案的确定 2 2.1 单片机抢答器.2 2.2 PLC 抢答器 .2 2.3 电子抢答器.2 3 总体方案设计 3 4 单元模块设计 4 4.1 编码、锁存电路模块.4 4.2 定时电路模块.9 4.3 报警电路14 5 组装与调试 .16 致 谢 .18 参考文献 .19 附 录 .20 济源职业技术学院毕业设计 1 1 智能仪器的发展及应用 1.11.1 智能抢答器的发展智能抢答器的发展 当今的社会竞争日益激烈,选拔人才,评选优胜,知识竞赛之类的活动愈 加频繁,而在竞赛中往往分为几组参加,这时针对主持人提出的问题,如果要 是让抢答者用举手等方法,这在某种程度上会因为主持人的主观误断造成比赛 的不公平性。比赛中为了准确、公正、直观地判断出第一抢答者,这就要有一 种抢答设备作为裁判员,这就必然离不开抢答器。 抢答器是一种应用非常广泛的设备,在各种竞赛、抢答场合中,它能迅速、 客观地分辨出最先获得发言权的选手。早期的抢答器只由几个三极管、可控硅、 发光管等组成,能通过发光管的指示辩认出选手号码。现在大多数抢答器均使 用单片机或集成电路,并增加了许多新功能,如选手号码显示、抢按前或抢按 后的计时、选手得分显示等功能。 随着科技的发展,现在的抢答器正朝着数字化,智能化的方向发展,这就 必然提高了抢答器的成本。目前所使用的抢答器有的电路较复杂不便于制作, 可靠性低,实现起来很困难,有的则用一些专用的集成块,而专用集成块的购 买又很困难。简易逻辑数字抢答器具有电路简单、元件普通、易于购买等特点, 很好地解决了制作困难和难于购买问题。 1.21.2 智能抢答器的应用智能抢答器的应用 随着我国抢答器市场的迅猛发展,与之相关的核心生产技术应用与研发必 将成为业内企业关注的焦点,而抢答器作为一种电子产品,早已广泛应用于各 种知识竞赛场合。抢答器一般分为电子抢答器和电脑抢答器。电子抢答器多适 用于学校和企事业单位举行的简单的抢答活动。电脑抢答器多用于大型的电台 活动。 济源职业技术学院毕业设计 2 2 方案的确定 2.12.1 单片机抢答器单片机抢答器 所谓单片机系统就是采用目前市场上的单片机 CPU 及其它外围芯片,根据 不同系统设计电路板,最终设计成一台简易的计算机系统,并在此基础上设计 程序以达到所要求的控制功能。这种形式在 80 年代国内很流行,但由于受到 本身可靠性及其它方面的限制,目前除了仪表上仍然采用外,在工业现场的应 用已逐步被代替。 2.22.2 PLCPLC 抢答器抢答器 PLC 是专为在工业环境下应用而设计的一种数字运算操作的电子装置,是带 有存储器,可以编制程序的控制器。它能够存储和执行指令,进行逻辑运算,顺序 控制,定时,计数和算术等操作,并通过数字式和模拟式的输入输出,控制各种类 型的机械和生产过程。 2.32.3 电子抢答器电子抢答器 简易逻辑数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、 译码电路将参赛队的输入信号在显示器上输出;通过定时电路和译码电路将秒 脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。 在知识竞赛中,特别是做抢答题时,在抢答过程中,为了知道哪一组或哪 一位选手先答题,必须要有一个系统来完成这个任务。如果在抢答中,只靠人 的视觉是很难判断出哪组先答题材。这次设计就是电子技术以及三极管巧妙的 设计抢答器,使以上问题得以解决,即使两组的抢答时间相差几微秒,也可分 辨出哪组优先答题,这是本设计的一大优点。 通过研究发现,采用数字电路技术设计的抢答器与目前常用的抢答器相比, 首先,电路连接简单,因为大多数功能单元都能通过数字电路完成;第二。工 作性能可靠,抗干扰能力优于目前抢答器。所以本研究是一个实用的工程设计, 具有创新性。鉴于现在小规模的知识竞赛越来越多,操作简单,经济实用的小 型抢答器必将大有市场。因此,我选择简易逻辑数字抢答器这一课题。 济源职业技术学院毕业设计 3 3 3 总体方案设计总体方案设计 如图 3.1 所示为总体方框图。其工作原理为:接通电源后,主持人将开关拨到 “清零”状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主 持人将开关置“开始”状态,宣布“开始”,抢答器工作。定时器倒计时,选手在 定时时间内抢答时,抢答器完成优先判断、编号锁存、编号显示。当一轮抢答之后, 定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次抢答必须由主持人再 次操作“清除”和“开始”状态开关。 图 3.1 总体方框图 抢答 按 钮 优先编码 电路 锁存 器 译码 电 路 显 示 电 路 主持人控制 开关 控制 电 路 秒脉冲产生 电路 定时 电 路 译码 电 路 显示 电 路 济源职业技术学院毕业设计 4 4 单元模块设计 4.14.1 编码、锁存电路模块编码、锁存电路模块 该电路主要完成两个功能:分辨出选手按键的先后,并锁存优先抢答者的编号, 同时译码显示电路显示编号(显示电路采用七段数字数码显示管);禁止其他选手 按键,其按键操作无效。 其参考电路如图 4.1.1 所示,其工作过程:开关 S 置于“清除”端时,RS 触发 器的 R 端均为 0,4 个触发器输出置 0,使 74LS1480,使之处于工作状态。当开 关 S 置于“开始”时,抢答器处于等待工作状态,当有选手将键按下时(如按下 S3) ,74LS148 的输出 经 RS 锁存后,1Q=1,74LS48 处于工作状态,4Q3Q2Q=100,经译 码显示为“4” 。此外,1Q1,使 74LS1481,处于禁止状态,封锁其他按键的输 入。当按键松开即按下时,74LS148 的此时由于仍为Q1,74LS1481,所以 74LS148 仍处于禁止状态,确保不会出二次按键时输入信号,保证了抢答者的优先 性。如有再次抢答需由主持人将 S 开关重新置“清除”然后再进行下一轮抢答。 图 4.1.1 编码、锁存电路 济源职业技术学院毕业设计 5 编码、锁存电路由优先编码器 74LS148 和 RS 锁存器 74LS279 组成。优先编码器 74LS148 是 8 线输入 3 线输出的二进制编码器(简称 8-3 线二进制编码器) ,其作用 是将输入 I0I7 这 8 个状态分别编成 8 个二进制码输出。优先编码器允许同时输入 两个以上的编码信号,不过在优先编码器将所有的输入信号按优先顺序排了队,当 几个输入信号同时出现时,只对其中优先权最高的一个进行编码。其功能表如表 4.1 所示。由表看出 74LS148 的输入为低电平有效。优先级别从 I7 至 I0 递降。另 外,它有输入使能,输出使能和。ST 2 Y 1 Y 4.1.14.1.1 优先编码器优先编码器 74LS14874LS148 74LS148 为 8 线3 线优先编码器,表 4.1 为其真值表,图 4.1.2 为其管脚图。 I0 I1 I2 I3 I4 I5 I6 I7 S Y0 Y1 Y2 YEX Ys Y09 7 6 14 15 10 11 12 13 1 2 3 4 5 74LS148 Y0 1 2 3 4 5 6 7 8 74LS148 16 15 14 13 12 11 10 9 I4 I5 I6 I7 S(E) Y2 Y1 GND VCC YS YEX I3 I2 I1 I0 Y0 (a)(b) 图 4.1.2 管脚图 济源职业技术学院毕业设计 6 表 4.1 74LS148 8 线3 线二进制编码器真值表 74LS148 工作原理如下: 该编码器有 8 个信号输入端,3 个二进制码输出端。此外,电路还设置了输入 使能端 ST,输出使能端 EO 和优先编码工作状态标志 GS。 当 ST=0 时,编码器工作;而当 ST=1 时,则不论 8 个输入端为何种状态,3 个 输出端均为高电平,且优先标志端和输出使能端均为高电平,编码器处于非工作状 态。这种情况被称为输入低电平有效,输出也为低电来有效的情况。当 ST=0,且至 少有一个输入端有编码请求信号(逻辑 0)时,优先编码工作状态标志 GS 为 0。表 明编码器处于工作状态,否则为 1。 由表 4.1 可知,在 8 个输入端均无低电平输入信号和只有输入 0 端(优先级别 最低位)有低电平输入时,Y2Y1Y0 均为 111,出现了输入条件不同而输出代码相同 的情况,这可由 GS 的状态加以区别,当 GS1 时,表示 8 个输入端均无低电平输入, 此时 Y2Y1Y0=111 为非编码输出;GS0 时,Y2Y1Y0=111 表示响应输入 0 端为低电平 时的输出代码(编码输出)。Ys 只有在 ST 为 0,且所有输入端都为 1 时,输出为 0,它可与另一片同样器件的 ST 连接,以便组成更多输入端的优先编码器。 从表 4.1 不难看出,输入优先级别的次序为 7,6,0。输入有效信号 济源职业技术学院毕业设计 7 为低电平,当某一输入端有低电平输入,且比它优先级别高的输入端无低电平输入 时,输出端才输出相对应的输入端的代码。例如 5 为 0,且优先级别比它高的输入 6 和输入 7 均为 1 时,输出代码为 010,这就是优先编码器的工作原理。 4.1.24.1.2 锁存器锁存器 74LS27974LS279 在 74LS279 中,由于 4 回路中 2 回路置位端子为两个,所以使用其一时,整理 两个置位输入作为 1 个使用,或将另一个输入固定为“H”使用。另外,作为稍微变 化 74LS279 的使用方法,也可将 3 组作为 RS 锁存器使用,剩余的 RS 锁存器作为 2 输入 NAND 门电路使用,复位输入例如 1 管脚固定为“L”时其输入为“H”,所以可 构成将 2 管脚和 3 管脚作为输入,输出为 4 管脚,此变换如图 4.1.3 所示。 16 15 14 13 12 11 10 9 74LS279 1 2 3 4 5 6 7 8 GND2Q1Q VCC S4 4Q3Q R4 R111S21SR2S2 R313S23S 图 4.1.3 74LS279 管脚图 表 4.2 74LS279 锁存器功能表 输入输出 1 S 2 S R Q 0001 0X11 X011 1100 111 没改变 4.1.34.1.3 74LS4874LS48 七段显示译码器七段显示译码器 74LS48 芯片是一个十进制(BCD)译码器,可用来驱动共阴极的发光二极管显示器. 74LS48 的内部有升压电阻,因此无需外接电阻(可直接与显示器相连接) 。74LS48 济源职业技术学院毕业设计 8 其引脚图如下(图 4.1.3): 图 4.1.3 74LS48 引脚图 74LS48 的功能表如下表(表 4.3)所示。其中,A3A2A1A0 为 8421BCD 码输入端, a-g 为 7 段译码输出端。 表 4.3 74LS48 功能表 常用的七段显示器件:半导体数码管将十进制数码管分成七个字段,每段为一 个发光二极管。半导体数码管(或称 LED 数码管)的基本单元是 PN 结。目前较多采 用磷砷化镓做成的 PN 结,当外加正向电压时,就能发出清晰的光线。单个 PN 结可 以封装成发光二极管,多个 PN 结可以按分段式封装成半导体数码管,其管脚排列如 图 4.1.4 所示: 济源职业技术学院毕业设计 9 +5V GND a b c d e e f f g g dpdp d c b a R8R8 半导体显示管脚示意图 共阴极接线图 共阳极接线图 图 4.1.4 图 4.1.5 七段数字显示发光组合 本设计用到共阴极显示器和 74LS48 译码器。 为试灯输入:当=0 时,/=1 时,若七段均完好,显示字形是“8” ,LTLT B I BR Y 该输入端常用于检查 74LS48 显示器的好坏;当=1 时,译码器方可进行译码显示。LT 用来动态灭零,当=1 时,且=0 时,输入 A3A2A1A0=0000 时,则 BR ILT BR I /=0 使数字符的各段熄灭;/为灭灯输入/灭灯输出,当=0 时不管输 B I BR Y B I BR Y B I 入如何,数码管不显示数字;/为控制低位灭零信号,当=1 时,说明本位 B I BR Y BR Y 处于显示状态,若=0,且低位为零,则低位零被灭。 BR Y 4.24.2 定时电路模块定时电路模块 该部分主要由 555 定时器秒脉冲产生电路、十进制同步加减计数器 74LS192 减 济源职业技术学院毕业设计 10 法计数电路、74LS48 译码电路和 1 个 7 段数码管即相关电路组成。一块 74LS192 实 现减法计数,通过译码电路 74LS48 显示到数码管上,其时钟信号由时钟产生电路提 供。74LS192 的预置数控制端实现预置数,由节目主持人根据情况设定时间。 共阴极七段数码显示管上,当有人抢答时,停止计数并显示此时的倒计时时间; 如果没有人抢答,且倒计时时间到时, 输出低电平到时序控制电路,控制 74LS48,使 0 闪烁,同时以后选手抢答无效。 4.2.14.2.1 计数器计数器 74LS19274LS192 74LS192 是双时钟方式的十进制可逆计数器,具有下述功能: (1)异步清零:CR=1,Q3Q2Q1Q0=0000 (2)异步置数:CR=0,LD=0,Q3Q2Q1Q0=D3D2D1D0 (3)保持: CR=0,LD=1,CPU=CPD=1,Q3Q2Q1Q0 保持原态 (4)加计数:CR=0, LD=1,CPU=CP,CPD=1,Q3Q2Q1Q0 按加法规律计数 (5)减计数:CR=0, LD=1,CPU=1,CPD= CP,Q3Q2Q1Q0 按减法规律计数 其中 CPU 为加计数时钟输入端,CPD 为减计数时钟输入端。 LD 为预置输入控制端,异步预置。 CR 为复位输入端,高电平有效,异步清除。 CO 为进位输出:1001 状态后负脉冲输出 BO 为借位输出:0000 状态后负脉冲输出 (a) 济源职业技术学院毕业设计 11 (b) 图 4.2.1 74LS192 引脚排列示意图 表 4.4 74LS192 功能表 4.2.24.2.2 译码器译码器 74LS4874LS48 74LS48 芯片是一种常用的七段数码管译码器驱动器,常用在各种数字电路和单 片机系统的显示系统中。 图 4.2.2 74LS48 引脚排列示意图 4.2.34.2.3 555555 定时器定时器 济源职业技术学院毕业设计 12 555 定时器的内部电路框图 如图 4.2.3 所示: 图 4.2.3 555 定时器的内部电路框图 555 定时器外引脚排图 如图 4.2.4 所示: RESETVCC GND 1 TRIG 2 OUT 3 4 CVOLT 5 THOLD 6 DISCHG 7 8 U1 555 图 4.2.4 555 定时器外引脚排图 济源职业技术学院毕业设计 13 555 定时器的内部包括两个电压比较器,三个等值串联电阻,一个 RS 触发 器,一个放电管 T 及功率输出级。它提供两个基准电压VCC /3 和 2VCC /3 。 555 定时器的功能主要由两个比较器决定。两个比较器的输出电压控制RS 触发器和放电管的状态。在电源与地之间加上电压,当 5 脚悬空时,则电压比 较器 C1 的反相输入端的电压为 2VCC /3,C2 的同相输入端的电压为 VCC /3。若触发输入端 TR 的电压小于 VCC /3,则比较器 C2 的输出为 1,可使 RS 触发器置 1,使输出端 OUT=1。如果阈值输入端 TH 的电压大于 2VCC/3, 同时 TR 端的电压大于 VCC /3,则 C1 的输出为 1,C2 的输出为 0,可将 RS 触发器置 0,使输出为 0 电平。 4.2.44.2.4 定时电路定时电路 设定一次抢答的时间,通过定时电路对计数器进行时间预置,定时电路选用十 进制同步加减计数器 74LS192 进行设计,电路如图 4.2.5 所示. 济源职业技术学院毕业设计 14 图 4.2.5 定时电路原理图 4.34.3 报警电路报警电路 报警电路参考电路图如图 4.3.1 所示 其中 555 构成多谐振荡器,振荡频率 f =1.443/(R1+2R2)C1,其输出信号经三极管推动扬声器,PR 为控制信号,当 PR 为 高电平时,多谐振荡器工作。反之,电路停振。 图 4.3.1 报警电路 济源职业技术学院毕业设计 15 4.44.4 时序控制电路时序控制电路 时序控制电路需具有以下几个功能: (1)主持人闭合开关,多路抢答器电路和计时电路进入正常状态。 (2)参赛者按键时 ,抢答电路和计时电路停止工作。 (3)抢答时间到,无人抢答,扬声器发声,同时抢答电路和计时电路停止工作。 根据上面的功能要求,设计的时序控制电路如图 4.3.1 所示。图中,门 G1 的 作用是控制时钟信号 CP 的放行与禁止,门 G2 的作用是控制 74LS148 的输人使能端 。 图 4.4.1 的工作原理如下: 主持人控制开关从“清除”位置拨到“开始”位置时,来自于图 4.1.3 中的 74LS279 的输出 1Q=0,经 G3 反相, A1,则时钟信号 CP 能够加到 74LS192 的 CPD 时钟输入端,定时电路进行递减计时。同时,在定时时间未到时,则“定时到信号“ 为 1,门 G2 的输出 =0,使 74LS148 处于正常工作状态,从而实现功能 1 的要求。 当选手在定时时间内按动抢答键时,1Q1,经 G3 反相,A0,封锁 CP 信号,定 时器处于保持工作状态;同时,门 G2 的输出 =1,74LS148 处于禁止工作状态,从 而实现功能 2 的要求。当定时时间到时,则“定时到信号”为 0,使 74LS148 处于 禁止工作状态,禁止选手进行抢答。同时, 门 G1 处于关门状态,封锁 CP 信号, 使定时电路保持 00 状态不变,从而实现功能 3 的要求。 济源职业技术学院毕业设计 16 图 4.4.1 时序控制电路 5 组装与调试 根据需求选择电路的设计进行组装,完成系统的原理图设计与面包板设计,对 准备好的面包板,按照组装图或原理图进行器件组装,组装完成后进行电路的调试。 在试验箱上按各个单元电路分别组装抢答器、定时译码显示电路、控制电路和 报警电路。然后按照以下步骤进行调试: 1 检测与查阅器件 用数字集成电路测试仪检测所用的集成电路。通过查阅集成电路手册,标出电 路图中各集成电路输入、输出端的引脚编号。 2 连接电路 按电路图连接电路,先在面包板上插好各种器件,在安装器件的时候,要注意 器件的活口方向,同时要保证各管脚与插座接触良好,管脚不能弯曲或折断,指示 灯的正、负极不能接反。在通电以前先用万能表检查各器件的电源接线是否正确。 3 电路调试 首先按照抢答器的功能进行操作,若电路满足要求,说明电路没有故障。若某 些功能不能实现,说明电路存在问题,就要设法查找并排除故障,消除故障可按照 信息流程的正向(由输入到输出)查找,也可以按信息流程逆向(由输出到输入) 查找。 (1)显示电路的调试 主要是由一块 74L148 和一块 74L48 芯片以一个七段 LED 数码显示器组成。在调 试时,可以在编码器的各输入端接上开关,当接上电源后,用各开关打开或断开来 判断七段 LED 数码显示器是否显示正常。 (2)锁存电路的调试 在调试锁存电路时,我们可以在各触发器的 Q 端各接上一个发光

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论