多路信号复用的基带系统的建模与设计_第1页
多路信号复用的基带系统的建模与设计_第2页
多路信号复用的基带系统的建模与设计_第3页
多路信号复用的基带系统的建模与设计_第4页
多路信号复用的基带系统的建模与设计_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

多路信号复用的基带系统的建模与设计摘要在通信系统中,为了提高信道的利用率,采用多路复用技术能把多个信号组合起来在一条物理信道上进行传输,在远距离传输时可大大节省电缆的安装和维护费用,在数字通信系统中主要采用时分多路复用(TDM)方式。并将复用信号进行HDB3码转换以利于在信道中传输。关键词时分复用;模型;原理;模块建模前言在数字通信中,为了扩大传输容量和提高传输效率,通常需要将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在高速宽带信道中传输。数字复接就是依据时分复用基本原理完成数码合并的一种技术,并且是数字通信中的一项基础技术。当今社会是数字话的社会,数字集成电路应用广泛。而在以往的PDH复接电路中,系统的许多部分采用的是模拟电路,依次有很大的局限性。随着微电子技术的发展,出现了现场可编辑逻辑器件PLD,其中应用最广泛的当属现场可编程门阵列FPGA和复杂可编程逻辑器件CPLD。本文就是用硬件描述语言等软件与技术来实现一个基于CPLD/FPGA的简单数字同步复接系统的设计。在通信系统中,为了提高信道的利用率,使多路信号在同一条信道上传输时互相不产生干扰的方式叫做多路复用。在数字通信系统中主要采用时分多路复用(TDM)方式,把时间划分为若干时隙,让多路数字信号的每一路占用不同的时隙,即多路信号在不同的时间内被传送,各路信号在时域中互不重叠。1多路信号复用的基带系统的设计时分多路复用(TDM)是按传输信号的时间进行分割的,它使不同的信号在不同的时间内传送,将整个传输时间分为许多时间间隔,每个时间片被一路信号占用。TDM就是通过在时间上交叉发送每一路信号的一部分来实现一条电路传送多路信号的。电路上的每一短暂时刻只有一路信号存在。因数字信号是有限个离散值,所以TDM技术广泛应用于数字通信系统。多路信号复用的基带系统中的发信设备由数字信源与复接器、码型变换器等组成,其中数字信号包括晶振、分频和内部基带码产生等;系统的接收设备由码型逆变换与时钟提取电路、帧同步信号提取、数字终端与分接器等。S1TS3TS2TS4T数字信源与复接器码型变换器逆变换与时钟提取帧同步提取数字终端与分解器S1TS4TS3TS2T信道图1多路复用数字基带传输系统组成框图当前,根据国际电报电话咨询委员会(CCITT)建议,目前TDM采用两种标准系列一种是欧洲和我们国家所采用的30路系列,即由32个话路组成一个PCM基群,如图2所示;另一种是北美和日本等国所采用的24路体系,即由24个话路组成一个PCM基群。F0TS0TS1F00TFTS2TS16TS30TS31125US图2PCM30/32路基群系统的帧结构在PCM30/32系统中,抽样频率为8KHZ,抽样周期TS1/8000125US,被称为一个帧周期。每个抽样值用8比特表示,所占用的时间TC125/3239US,被称为一个路时隙。每个比特所占用的时间为TB39/80488US,总码速率为FB1/04882048KB/S。图13给出了PCM30/32路(基群)路制式帧结构,从图中可以看出1个复帧中有16个子帧编号为F0,F1,,F15,其中F0,F2,,F14为偶帧,F1,F3,,F15为奇帧,一帧分为32个路时隙,分别用TS0TS31表示,其中TS0作为帧同步时隙,用来传送帧同步码组和帧失步对告码,TS16用来传送复帧同步信号,复帧失步对告及各路信道信号,另外30路时隙用来传送30路话音信号,每个时隙可以插入8位二进制信息码即每时隙含8B信息码,由PCM编码器完成,以上的帧构成PCM30/32路基群系统。图3PCM30/32路(基群)路制式帧结构2时分多路复用信号的产生模型多路信号复用的模型它包括了分频器、内码产生器、时序信号发生器及复用输出电路等功能模块。晶振输出信号送给分频器分频后得到低频信号作为内码产生器的时钟信号每个内码产生器用于产生8位数据码且为串行输出,作为内部分路数据信号,其串行数据码输出受到时序信号的控制时序发生器的功能是产生四路宽度为8位数据码宽度的时序信号,每路时序信号的相对相位延迟按规定顺序为8位数据码宽度输出电路的功能是将四路分路码组合成一路完整的复用信号。复用信号输出时钟分频器内码控制器内码产生器内码产生器内码产生器内码产生器输出电路时序发生器图4四路复用器的VHDL建模框图21各功能模块的VHDL建模与程序设计1分频器分频器实际是一个4位二进制计数器,其作用是将晶体振荡电路产生的方波信号进行分频。图5分频器模型图中A表示16分频输出,B表示8分频输出,C表示4分频输出,D表示2分频输出图6分频器时序仿真图2时序发生器时序发生器用于产生四路宽度为8位数据码宽度的时序信号。具体实现是将内码控制器的二分频端通过一个32分频器,其二分频和四分频输出端作为2/4译码器的控制端,2/4译码器的四个输出端,经过反相器输出。图7时序译码器模型图8译码器时序波形3内码产生器四个内码产生器可产生四路独立的八位数据码,并在内码控制器的控制下输出相应的数码,例如C,B,A为三个地址控制端,Y7,Y6,Y5,Y4Y3,Y2,Y1,Y0为八位码的输出。图9内码产生器4输出电路在时序发生器产生的四路时序信号的控制下,按顺序依次将四路数据码接入同一通道,形成了一路串行码,从而完成了四路数据码的复用。实现的关键是三态与门的利用,就是当时序信号的上升沿到来,并且在高电平持续时内。图10输出模型3四路复用器系统总程序及仿真图11总发信端以下为VHDL源程序LIBRARYIEEEUSEIEEESTD_LOGIC_1164ALLUSEIEEESTD_LOGIC_UNSIGNEDALLENTITYTTISPORTCLKINSTD_LOGICA,B,C,DINBIT_VECTOR7DOWNTO0CLK1OUTSTD_LOGICQOUTBITV,B1,B2,HDB3OUTSTD_LOGIC_VECTOR1DOWNTO0CHOOSEOUTSTD_LOGIC_VECTOR3DOWNTO0ENDTTARCHITECTURES2OFTTISSIGNALQ1,Q5,Q6,Q7,Q8STD_LOGIC_VECTOR1DOWNTO0SIGNALQ2BIT_VECTOR7DOWNTO0SIGNALQ4BITSIGNALSR1STD_LOGIC_VECTOR5DOWNTO0SIGNALSR2STD_LOGIC_VECTOR3DOWNTO0SIGNALSR3STD_LOGIC_VECTOR7DOWNTO0SIGNALQ3STD_LOGIC_VECTOR4DOWNTO0SIGNALCOUNT,F1,F2,F3INTEGERRANGE0TO100SIGNALC1INTEGERRANGE0TO3BEGINA1PROCESSCLKBEGINIFCLKEVENTANDCLK1THENIFSR1“111111“THENSR1SR2SR2SR2SR2SR2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2Q2“00000000“ENDCASEIFSR10EVENTANDSR101THENQ4Q27ENDIFB2Q7ENDPROCESSA6A7PROCESSSR1,Q7BEGINIFSR10EVENTANDSR101THENIFQ7“01“ORQ7“10“THENIFF20THENQ8“01“F21ELSEQ8“10“F20ENDIFENDIFIFQ7“11“THENIFF21THENQ8“01“ELSEQ8“10“ENDIFENDIFIFQ7“00“THENQ8“00“ENDIFENDIFHDB3Q8ENDPROCESSA7END第1,2,3,4路分路码在时间上分别对应第1,2,3,4路时序信号的高电平持续时间,从图可看出第1路分路码为“00110000“,第2路分路码为“01100111“,第3路分路码为“00000000“,第4路分路码为“01001110“。仿真结果图12仿真结果4心得与体会在过去将近两周多的时间,我们终于完成了这次创新学分设计;从一开始的查阅资料、重新学习使用QUARTUSII软件,到编辑各个模块的子程序并进行仿真调试,每一个细节的成功都会给我们带来一番欣喜。通过本次做基于VHDL的时分多路信号复接器的设计,进一步熟悉了VHDL的语法结构及其编程的流程,学会了自己设计简单的元器件并加载到元器件库中,掌握了数码合并提高效率形成复接器的原理,更加熟悉的掌握了原件例化语句,通过原件例化语句将各个硬件实现结合,通过调用各个程序子模块进行模块连接最后实现复

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论