高速ADC输入接口设计的6个条件ADI中文技术支持_第1页
高速ADC输入接口设计的6个条件ADI中文技术支持_第2页
高速ADC输入接口设计的6个条件ADI中文技术支持_第3页
高速ADC输入接口设计的6个条件ADI中文技术支持_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

大家一起来复习高速ADC输入接口设计的6个条件 | 中文技术支持 下午 5:46:45 English | 日本語 意见或者反馈 登入註冊 首頁內容人員位置 数据转换器专区中的更多討論區 2 回覆 最新回覆: 2015-11-23 下午2:57 透過 ADI_Amy 采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口 设计有6个主要条件,你知道是那些吗? 输入阻抗 输入阻抗是设计的特征阻抗。ADC的内部输入阻抗取决于ADC架构的类型,ADC供应商会 在数据手册或产品页面上提供这一数据。电压驻波比(VWSR)与输入阻抗密切相关,衡量目 标带宽内反射到负载中的功率量。该参数设置实现ADC满量程输入所需的输入驱动电平,因 此很重要。当源阻抗与负载阻抗相等时,发生最大功率传输。 图1. 网络分析仪上的输入Z/VWSR 图1所示的例子为利用网络分析仪测得的一个前端网络的输入阻抗和VSWR曲线。输入阻抗 是设计的特征阻抗。大多数情况下,它是50 ,但特定设计可能需要不同的阻抗。 大家一起来复习高速ADC输入接口设计的6个条 件 ADI_Amy 2015-11-5 上午10:20 操作 正在擷取資料. 更讚這個 傳入連結 Re: 高速ADC模拟输入架 构类型详解 搜索 EngineerZone 大家一起来复习高速ADC输入接口设计的6个条件 | 中文技术支持 下午 5:46:45 VSWR是一个无量纲参数,反映的是在目标带宽内,有多少功率被反射到负载中。该参数设 置实现ADC满量程输入所需的输入驱动电平,因此很重要。 注意,频率越高,则将ADC输入驱动至满量程所需的驱动功率或增益越大。 输入驱动 输入驱动与带宽特性相关,可设置特定应用所需的系统增益。输入驱动电平应在前端设计开 始之前确定,取决于所选的前端器件,如滤波器、变压器和放大器等。 带宽 带宽是系统要使用的频率范围。 通带平坦度 通带平坦度是指定带宽内的波动量;引起波动的原因可能是纹波效应,或者是巴特沃兹滤波 器的慢速滚降特性。通带平坦度通常小于1 dB,对于设置整体系统增益至关重要。 噪声 信噪比(SNR)和失真要求对ADC的选择有帮助,因而一般在设计早期确定。转换器看到的噪 声量与其自己的噪声量之比即为SNR。SNR与带宽、信号质量(抖动)和增益相关。提高增益 也会提高与之相关的噪声成分。 失真 失真由无杂散动态范围(SFDR)来衡量,SFDR指rms满量程与峰值杂散频谱成分的rms值之 比。 SFDR主要受两个因素的控制 前端平衡质量的线性度,它主要与二次谐波失真有关; 所需的增益和输入匹配。 较高的增益要求会提高匹配难度。此外,高增益要求会压缩ADC内部器件的裕量,从而提高非线性度, 而且由于有更多功率经过外部无源器件,它们的非线性度也会提高。这种效应一般被视为三次谐波。 图2. 理想12位ADC的噪底,使用4096点FFT 大家一起来复习高速ADC输入接口设计的6个条件 | 中文技术支持 下午 5:46:45 1995 - Analog Devices, Inc. All Rights Reserved 职业 | 联络ADI | 关于ADI | 投资信息 | 新闻中心 | 网站地图 | English | 日本語 | 电子新闻快讯 483 檢 視 標記: 图2显示了一个理想12位ADC的4096点FFT的输出以及一些基本运算。理论SNR为74 dB。 噪声分布在整个奈奎斯特带宽。FFT会增加处理增益,因为它处理的是小“仓”,小仓的宽度 等于采样频率除以FFT点数。对于4096点FFT,处理增益为33 dB。这就像使模拟频谱分析 仪的带宽变窄一样。 实际FFT噪底等于SNR加上处理增益,如图2所示。上述条件下的FFT噪底等于74 + 33 = 107 dBFS。在某些系统中,会对多个独立FFT的结果求平均值,这不会降低FFT噪底,只 是减小噪声成分的幅度变化。 本文摘自ADI工程应用笔记高速ADC模拟输入接口考虑,戳链接下载完整PDF文档 動作 使用DAC和ADC时最关心的是转换精度和转换时间。转换精度受芯片外部影响的因素主要有:电源电压和参考电 压的稳定度、运算放大器的稳定性、环境温度等,受芯片本身影响因素有:分辨率、量化误差、相对误差、线性 误差等。 讚 (1) Re: 大家一起来复习高速ADC输入接口设计的6个条件 mu-zi 2015-11-18 上午11:32 (回應 ADI_Amy ) 動作 顺便分享几篇相关文档,供大家参考学习哦 了解高速DAC测试和评估 听说ADC输入“不太友好”,我应当注意些什么? 高速ADC PCB布局布线技巧 利用引脚兼容高速ADC简化设计任务 讚 (0) Re: 大家一起来复习高

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论