[毕业设计精品]基于EDA技术的集成电路设计及当代集成电路公司简介.doc_第1页
[毕业设计精品]基于EDA技术的集成电路设计及当代集成电路公司简介.doc_第2页
[毕业设计精品]基于EDA技术的集成电路设计及当代集成电路公司简介.doc_第3页
[毕业设计精品]基于EDA技术的集成电路设计及当代集成电路公司简介.doc_第4页
[毕业设计精品]基于EDA技术的集成电路设计及当代集成电路公司简介.doc_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术课程研究性论文digital electronic technology courses research papers数字电子技术课程研究性论文基于eda技术的集成电路设计及当代集成电路公司简介电子信息工程学院目录第一章 eda技术简介41.1 概念41.2 发展历程41.3 基本特征5第二章 pld和fpga简介62.1 pld简介62.2 fpga简介72.3 pld与fpga的关系8第三章 集成电路的设计流程93.1 设计准备93.2 设计输出93.3 设计处理103.4 设计校验113.5 器件编程123.6器件测试和设计验证12第四章 常用eda技术124.1 设计输入编辑器124.2 仿真器134.3 hdl综合器134.4 适配器144.5 下载器14第五章 当代集成电路公司简介145.1 美国高通公司145.2 broadcom155.3 nvidia165.4 海思半导体有限公司175.5 其他国内外知名集成电路设计公司17第六章 研究性教学感言18参 考 文 献20基于eda技术的集成电路设计及当代集成电路公司简介摘要:本文主要概述了eda技术的概念,发展历史,基本特征以及集成电路的设计过程。继而说明了以pld和fpga为主要技术的现代集成电路设计技术,并比较了两种技术的差异性。集成电路的设计过程是本文的核心,它包括设计准备,设计输出,设计处理,设计校验,器件编程,器件测试和设计验证几个部分。此外,本文还着重讲述了常用的eda技术和高通,海思等国内外当代著名的集成电路公司。关键词:集成电路设计过程,可编程逻辑器件,软件设计平台,集成电路公司abstract: this paper outlines the concept of eda technology, history, basic features, and integrated circuit design process. then explains the pld and fpga as the main technology of the modern integrated circuit design technology, and compare the differences of both technologies. integrated circuit design process is the core of this paper, which includes design preparation, design output, design process, design validation, device programming, device testing and design verification of several parts. in addition, the article also highlighted the plight of common eda technology and high-pass, hass and other well-known contemporary ic company.keyword: integrated circuits design process, programmable logic devices, software design platform, ic company一、 eda技术简介1.1概念eda是电子设计自动化(e1echonicsdes5pamtom60n)的缩写。由于它是一门刚刚发展起来的新技术,涉及面广,内容丰富,理解各异,所以目前尚无一个确切的定义。但从eda技术的几个主要方面的内容来看,可以理解为:eda技术是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件的方式设计电子系统到硬件系统的一门新技术。可以实现逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化,逻辑布局布线、逻辑仿真。完成对于特定目标芯片的适配编译、逻辑映射、编程下载等工作,最终形成集成电子系统或专用集成芯片。1.2发展历程eda技术是伴随着计算机、集成电路、电子系统的设计发展起来的,至今已有30多年的历程。大致可以分为三个发展阶段:1.2.1 20世纪70年代的cad(计算机辅助设计)阶段:这一阶段的主要特征是利用计算机辅助进行电路原理图编辑,pcb布同布线,使得设计师从传统高度重复繁杂的绘图劳动中解脱出来。1.2.2 20世纪80年代的qte(计算机辅助工程设计)阶段:这一阶段的主要特征是以逻辑摸拟、定时分析、故障仿真、自动布局布线为核心,重点解决电路设计的功能检测等问题,使设计而能在产品制作之前预知产品的功能与性能。1.2.3 20吐纪如年代是eda(电子设计自动化)阶段:这一阶段的主要特征是以高级描述语言,系统级仿真和综合技术为特点,采用“自顶向下”的设计理念,将设计前期的许多高层次设计由eda工具来完成。eda是电子技术设计自动化,也就是能够帮助人们设计电子电路或系统的软件工具。该工具可以在电子产品的各个设计阶段发挥作用,使设计更复杂的电路和系统成为可能。在原理图设计阶段,可以使用eda中的仿真工具论证设计的正确性;在芯片设计阶段,可以使用eda中的芯片设计工具设计制作芯片的版图:在电路板设计阶段,可以使用eda中电路板设计工具设计多层电路板。特别是支持硬件描述语言的eda工具的出现,使复杂数字系统设计自动化成为可能,只要用硬件描述语言将数字系统的行为描述正确,就可以进行该数字系统的芯片设计与制造。有专家认为,21世纪将是四a技术的高速发展期,eda技术将是对21世纪产生重大影响的十大技术之一。1.3 基本特征eda代表了当今电子设计技术的最新发展方向,利用eda工具,电子设计师可以从概念、算法、协议等开始设计电子系统,大量工作可以通过计算机完成,并可以将电子产品从电路设计、性能分析到设计出ic版图或pcb版图的整个过程在汁算机上自动处理完成。设计者采用的设计方法是一种高层次的”自顶向下”的全新设计方法,这种设汁方法首先从系统设计人手,在顶层进行功能方框图的划分和结构设计。在方框图一级进行仿真、纠错并用硬件描述语言对高层次的系统行为进行描述,在系统一级进行驶证。然后,用综合优化工具生成具体门电路的网络表,其对应的物理实现级可以是印刷电路板或专用集成电路(asic)。设计者的工作仅限于利用软件的方式,即利用硬件描述语言和eda软件来完成对系统硬件功能的实现。由于设计的主要仿真和调试过程是在高层次上完成的,这既有利于早期发现结构设计上的错误,避免设计工作的浪费,又减少了逻辑功能仿真的工作量,提高了设计的一次性成功率。由于现代电子产品的复杂度和集成度的日益提高,一般分离的中小规模集成电路组合已不能满足要求,电路设计逐步地从中小规模芯片转为大规模、超大规模芯片,具有高速度、高集成度、低功耗的可编程朋ic器件已蓬勃发展起来。在eda技术中所用的大规模、超大规模芯片被称为可编程asic芯片,这些可编程逻辑器件自70年代以来,经历了cpm、izpga、cpld、fpga几个发展阶段,其中cpm(复杂可编程逻辑器件)izpga(现场可编程逻辑器件)肩高密度可编程逻辑器件,目前集成度已高达200万门片以上,它将掩模asic集成度高的优点和可编程逻辑器件设计生产方便的特点结合在一起,特别适合于样品研制或小批量产品开发,使产品能以最快的速度上市,而当市场扩大时,它可以很容易地转由掩模asic实现,因此开发风险也大为降低。可以说cple)fpga器件,已成为现代高层次电子设计方法的实现裁体。硬件描述语言(hdl)是eda技术的重要组成部分,是eda设计开发中的很重要的软件工具,vhdl即:超高速集成电路硬件描述语言,仍量凡是作为电子设计主流硬件的描述语言。它具有很强的电路描述和建模能力,能从多个层次对数字系统进行建模和描述,从而大大简化了硬件设计任务,提高了设计较串和可靠性,用vhdl进行电子系统设计的一个很大的优点是设计者可以专心致力于其功能的实现,而不需要对不影响功能的与工艺有关的因素花费过多的时间和精力。例如一个32位的加法器,利用图形输入软件需要输入500至1删个门,而利用vhdl语言只需要书写一行“ab十c”即可。使用硬件描述语言(hdl)可以用模拟仿真的方式完成以前必须设计和制作好的样机上才能进行的电子电路特性的说明和调试。能在系统行为级就发现可能出现的错误、问题,并加以多次反复修改论证,避免了物理级器件的损伤和多次制作,节约了时间和开发成本,缩短了电子系统开发的周期。将eda技术与传统电子设计方法进行比较可以看出,传统的数字系统设计只能在电路板上进行设计,是一种搭积木式的方式,使复杂电路的设计、调试十分困难;如果某一过程存在错误查找和修改十分不便;对于集成电路设计而言,设计实现过程与具体生产工艺直接相关,因此可移植性差;只有在设计出样机或生产出芯片后才能进行实泅,因而开发产品的周期长。而电子eda技术则有很大不同,采用可编程器件,通过设计芯片来实现系统功能。采用硬件描述语言作为设计输入和库(libraiy)的引入,由设计者定义器件的内部逻辑和管脚,将原来由电路板设计完成的大部分工作故在芯片的设计中进行。由于管脚定义的灵活性,大大减轻了电路图设计和电路板设计的工作量和难度,有效增强了设计的灵活性,提高了工作效率。并且可减少芯片的数量,缩小系统体积,降低能源消耗,提高了系统的性能和可靠性。能全方位地利用计算机自动设计、仿真和调试。二pld和fpga简介2.1 pld简介2.1.1概念可编程逻辑器件pld(programmable logic device) :pld是做为一种t生产的,通用集成电路的逻辑功能按照用户对器件编程来搞定。一般的pld的集成度很高,足以满足设计一般的数字系统的需要。这样就可以由设计人员自行编程而把一个数字系统“集成”在一片pld上,而不必去请芯片制造厂商设计和制作专用的集成电路的芯片了。pld阵列如图1所示。 图1 pld阵列表示2.1.2分类目前使用的pld产品主要有:1、现场可编程逻辑阵列fpla(field programmable logic array);2、可编程阵列逻辑pal(programmable array logic);3、通用阵列逻辑gal(generic array logic);4、可擦除的可编程逻辑器件epld(erasable programmable logic device);5、现场可编程门阵列fpga(field programmable gate array)。其中epld和fpga的集成度比较高。有时又把这两种器件称为高密度pld。2.1.3组成1)一个二维的逻辑块阵列,构成了pld器件的逻辑组成核心。 2)输入/输出块:连接逻辑块的互连资源。3)连线资源:由各种长度的连线线段组成,其中也有一些可编程的连接开关,它们用于逻辑块之间、逻辑块与输入/输出块之间的连接。2.1.4应用它与分立元件相比,具有速度快、容量大、功耗小和可靠性高等优点。由于集成度高,设计方法先进、现场可编程,可以设计各种数字电路,因此,在通信、数据处理、网络、仪器、工业控制、军事和航空航天等众多领域内得到了广泛应用。不久的将来将全部取代分立数字元件,目前一些数字集成电路生产厂商已经停止了分立数字集成电路的生产。因此应该学会pld的设计技术。2.2 fpga简介2.2.1概念fpga(fieldprogrammable gate array),即现场可编程门阵列,它是在pal、gal、cpld等可编程器件的基础上进一步发展的产物。它是作为专用集成电路领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。2.2.2工作原理fpga采用了逻辑单元阵列lca(logic cell array)这样一个概念,内部包括可配置逻辑模块clb(configurable logic block)、输出输入模块iob(input output block)和内部连线(interconnect)三个部分。 现场可编程门阵列(fpga)是可编程器件。与传统逻辑电路和门阵列(如pal,gal及cpld器件)相比,fpga具有不同的结构,fpga利用小型查找表(161ram)来实现组合逻辑,每个查找表连接到一个d触发器的输入端,触发器再来驱动其他逻辑电路或驱动i/o,由此构成了既可实现组合逻辑功能又可实现时序逻辑功能的基本逻辑单元模块,这些模块间利用金属连线互相连接或连接到i/o模块。fpga的逻辑是通过向内部静态存储单元加载编程数据来实现的,存储在存储器单元中的值决定了逻辑单元的逻辑功能以及各模块之间或模块与i/o间的联接方式,并最终决定了fpga所能实现的功能,fpga允许无限次的编程.2.2.3芯片结构目前主流的fpga仍是基于查找表技术的,已经远远超出了先前版本的基本性能,并且整合了常用功能(如ram、时钟管理和dsp)的硬核(asic型)模块。如图2所示(注:图2只是一个示意图,实际上每一个系列的fpga都有其相应的内部结构),fpga芯片主 要由7部分完成,分别为:可编程输入输出单元、基本可编程逻辑单元、完整的时钟管理、嵌入块式ram、丰富的布线资源、内嵌的底层功能单元和内嵌专用硬件模块。图2 fpga内部结构示意图2.3 pld与fpga的关系 早在1980年代中期,fpga已经在pld设备中扎根。cpld和fpga包括了一些相对大数量的可编辑逻辑单元。cpld逻辑门的密度在几千到几万个逻辑单元之间,而fpga通常是在几万到几百万。 cpld和fpga的主要区别是他们的系统结构。cpld是一个有点限制性的结构。这个结构由一个或者多个可编辑的结果之和的逻辑组列和一些相对少量的锁定的寄存器。这样的结果是缺乏编辑灵活性,但是却有可以预计的延迟时间和逻辑单元对连接单元高比率的优点。而fpga却是有很多的连接单元,这样虽然让它可以更加灵活的编辑,但是结构却复杂的多。 cpld和fpga另外一个区别是大多数的fpga含有高层次的内置模块和内置的记忆体。因此一个有关的重要区别是很多新的fpga支持完全的或者部分的系统内重新配置。允许他们的设计随着系统升级或者动态重新配置而改变。一些fpga可以让设备的一部分重新编辑而其他部分继续正常运行。三、集成电路的设计流程集合电路设计的大部分工作是在eda软件工作平台上进行的,其设计流程如图3所示。eda设计流程包括设计准备、设计输入、设计处理(包括设计校验)、器件编程4个步骤,以及相应的功能仿真、时序仿真和器件测试3个设计验证过程。图3 集成电路设计流程图3.1 设计准备设计准备是指设计者在进行设计之前,依据任务要求,确定系统所要完成的功能及复杂程度,器件资源的利用、成本等所要做的准备工作,如进行方案论证、系统设计和器件选择等。3.2设计输入设计输入是指将pld设计的系统或电路按照eda开发软件要求的某种形式表示出来,并送入计算机的过程。设计输入有多种方式,包括采用硬件描述语言(如ahdl、vhdl和verilog hdl等)进行设计的文本输入方式、图形输入方式和波形输入方式,或者采用文本、图形两者混合的设计输入方式。也可以采用自顶向下(top-down)的层次结构设计方法,将多个输入文件合并成一个设计文件等。3.2.1图形输入方式图形输入也称为原理图输入,这是一种最直接的设计输入方式,它使用软件系统提供的元器件库及各种符号和连线画出设计电路的原理图,形成图形输入文件。这种方式大多用在对系统及各部分电路很熟悉的情况下,或在系统对时间特性要求较高的场合。优点是容易实现仿真,便于信号的观察和电路的调整。3.2.2文本输入方式文本输入是指采用硬件描述语言进行电路设计的方式。硬件描述语言有普通硬件描述语言和行为描述语言,它们用文本方式描述设计和输入。普通硬件描述语言有ahdl、cupl等,它们支持逻辑方程、真值表、状态机等逻辑表达方式。行为描述语言是目前常用的高层硬件描述语言,包括vhdl、verilog hdl等,它们具有很强的逻辑描述和仿真功能,可实现与工艺无关的编程与设计,可以使设计者在系统设计、逻辑验证阶段便确立方案的可行性,而且输入效率高,在不同的设计输入库之间转换也非常方便。运用vhdl或verilog hdl硬件描述语言进行设计已是当前的趋势。3.2.3波形输入方式波形输入主要用于建立和编辑波形设计文件以及输入仿真向量和功能测试向量。波形设计输入适用于时序逻辑和有重复性的逻辑函数,系统软件可以根据用户定义的输入/输出波形自动生成逻辑关系。波形编辑功能还允许设计者对波形进行复制、剪切、粘贴、重复与伸展,从而可以用内部节点、触发器和状态机建立设计文件,并将波形进行组合,显示各种进制的状态值。还可以通过将一组波形重叠到另一组波形上,对两组仿真结果进行比较。3.3设计处理设计处理是pld设计中的核心环节。在设计处理阶段,编译软件将对设计输入文件进行逻辑化简、综合和优化,并适当地用一片或多片器件自动地进行适配,最后产生编程用的编程文件。设计处理主要包括设计编译和检查、逻辑优化和综合、适配和分割、布局和布线、生成编程数据文件等过程。3.3.1设计编译和检查设计输入完成之后,将立即进行编译。在编译过程中首先进行语法检验,如检查原理图的信号线有无漏接,信号有无双重来源,文本输入文件中关键词有无错误等各种语法错误,并及时标出错误的位置信息报告,供设计者修改。然后进行设计规则检验,检查总的设计有无超出器件资源或规定的限制并将编译报告列出,指明违反规则和潜在不可靠电路的情况以供设计者纠正。3.3.2逻辑优化和综合逻辑优化主要包括面积优化和时间优化。面积优化的目的是使设计所占用的pld中的逻辑元件(logic elements,简称le或les)数最少。时间优化是指设计电路的输入信号经过最短的路径到达输出,使传输延迟时间最小。综合的目的是将多个模块化设计文件合并为一个网表文件,并使层次设计平面化(即展平)。3.3.3适配和分割在适配和分割过程,确定优化以后的逻辑能否与下载目标器件cpld或fpga中的宏单元和i/o单元适配,然后将设计分割为多个便于适配的逻辑小块形式映射到器件相应的宏单元中。如果整个设计不能装入一片器件时,可以将整个设计自动分割成多块并装入同一系列的多片器件中去。分割工作可以全部自动实现,也可以部分由用户控制,还可以全部由用户控制进行。分割时应使所需器件数目和用于器件之间通信的引脚数目尽可能少。3.3.4布局和布线布局和布线工作是在设计检验通过以后由软件自动完成的,它能以最优的方式对逻辑元件布局,并准确地实现元件间的布线互连。布局和布线完成后,软件会自动生成布线报告,提供有关设计中各部分资源的使用情况等信息。3.3.5生成编程数据文件设计处理的最后一步是产生可供器件编程使用的数据文件。对cpld来说,是产生熔丝图文件,即jedec文件(电子器件工程联合会制定的标准格式,简称jed文件);对于fpga来说,是生成位流数据文件bg(bit-stream generation)。3.4设计校验设计校验过程包括功能仿真和时序仿真,这两项工作是在设计处理过程中同时进行的。功能仿真是在设计输入完成之后,选择具体器件进行编译之前进行的逻辑功能验证,因此又称为前仿真。此时的仿真没有延时信息或者有由系统添加的微小标准延时,这对于初步的功能检测非常方便。仿真前,要先利用波形编辑器或硬件描述语言等建立波形文件或测试向量(即将所关心的输入信号组合成序列),仿真结果将会生成报告文件和输出信号波形,从中便可以观察到各个节点的信号变化。若发现错误,则返回设计输入中修改逻辑 设计。时序仿真是在选择了具体器件并完成布局、布线之后进行的时序关系仿真,因此又称为后仿真或延时仿真。由于不同器件的内部延时不一样,不同的布局、布线方案也给延时造成不同的影响,因此在设计处理以后,对系统和各模块进行时序仿真、分析其时序关系、估计设计的性能以及检查和消除竞争冒险等是非常有必要的。3.5器件编程编程是指将设计处理中产生的编程数据文件通过软件放到具体的可编程逻辑器件中去。对cpld器件来说是将jed文件下载(down load)到cpld器件中去,对fpga来说是将位流数据bg文件配置到fpga中去。器件编程需要满足一定的条件,如编程电压、编程时序和编程算法等。普通的cpld器件和一次性编程的fpga需要专用的编程器完成器件的编程工作。基于sram的fpga可以由eprom或其他存储体进行配置。在系统的可编程器件(isp-pld)则不需要专门的编程器,只要一根与计算机互连的下载编程电缆就可以了。3.6器件测试和设计验证器件在编程完毕之后,可以用编译时产生的文件对器件进行检验、加密等工作,或采用边界扫描测试技术进行功能测试,测试成功后才完成其设计。设计验证可以在eda硬件开发平台上进行。eda硬件开发平台的核心部件是一片可编程逻辑器件fpga或cpld,再附加一些输入输出设备,如按键、数码显示器、指示灯、喇叭等,还提供时序电路需要的脉冲源。将设计电路编程下载到fpga或cpld中后,根据eda硬件开发平台的操作模式要求,进行相应的输入操作,然后检查输出结果,验证设计电路。四常用eda工具eda工具在pld技术应用中占据极其重要的位置,eda的核心是利用计算机完成电路设计的全程自动化,因此基于计算机环境下的eda工具软件的支持是必不可少的。用eda技术设计电路可以分为不同的技术环节,每一个环节中必须有对应的软件包或专用的eda工具独立处理。eda工具大致可以分为设计输入编辑器、仿真器、hdl综合器、适配器(或布局布线器)和下载器(或编程器)这5个模块。4.1 设计输入编辑器通常专业的eda工具供应商或各可编程逻辑器件厂商都提供eda开发工具,在这些eda开发工具中都含有设计输入编辑器,如xilinx公司的foundation,altera公司的max+plusii和quartus ii等。一般的设计输入编辑器都支持图形输入和hdl文本输入。图形输入通常包括原理图输入、状态图输入和波形图输入3种常用方法。原理图输入方式沿用传统的数字系统设计方式,即根据设计电路的功能和控制条件,画出设计的原理图或状态图或波形图,然后在设计输入编辑器的支持下,将这些图形输入到计算机中,形成图形文件。图形输入方式与protel作图相似,设计过程形象直观,而且不需要掌握硬件描述语言,便于初学或教学演示。但图形输入方式存在没有标准化、图形文件兼容性差不便于电路模块的移植和再利用等缺点。hdl文本输入方式与传统的计算机软件语言编辑输入基本一致,就是在设计输入编辑器的支持下,使用某种硬件描述语言对设计电路进行描述,形成hdl源程序。hdl文本输入方式克服了图形输入方式存在的所有弊端,为eda技术的应用和发展打开了一个广阔的天地。当然,在用eda技术设计电路时,也可以充分利用图形输入与hdl文本输入方式各自的优势,将它们结合起来,进而实现一个复杂的电路系统的设计。4.2 仿真器在eda技术中仿真的地位非常重要,行为模型的表达、电子系统的建模、逻辑电路的验证以及门级系统的测试,每一步都离不开仿真器的模拟检测。在eda发展的初期,快速地进行电路逻辑仿真是当时的核心问题,即使在现在,各个环节的仿真仍然是整个eda设计流程中最重要、最耗时的步骤。因此,仿真器的仿真速度、仿真的准确性和易用性成为衡量仿真器的重要指标。按仿真器对硬件描述语言不同的处理方式,可以分为编译型仿真器和解释型仿真器。编译型仿真器速度较快,但需要预处理,因此不能及时修改;解释型仿真器的速度一般,但可以随时修改仿真环境和条件。几乎每个eda厂商都提供基于verilog hdl和vhdl的仿真器。常用的仿真器有model technology公司的modelsim,cadence公司的verilog-xl和nc-sim,aldec公司的active hdl,synoposys公司的vcs等。4.3 hdl综合器硬件描述语言诞生的初衷是用于设计逻辑电路的建模和仿真,但直到synoposys公司推出了hdl综合器后,才使hdl能够直接用于电路设计。hdl综合器是一种将硬件描述语言转化为硬件电路的重要工具软件,在使用eda技术实施电路设计过程中,hdl综合器完成电路化简、算法优化、硬件结构细化等操作。hdl综合器在把可综合的hdl(verilog hdl或vhdl)转化为硬件电路时,一般要经过两个步骤:第1步是hdl综合器对verilog hdl或vhdl进行处理分析,并将其转换成电路结构或模块,这时是不考虑实际器件实现的,即完全与硬件无关,这个过程是一个通用电路原理图形成的过程;第2步是对应实际实现目标器件的结构进行优化,并使之满足各种约束条件,优化关键路径等。hdl综合器的输出文件一般是网表文件,是一种用于电路设计数据交换和交流的工业标准化格式的文件,或是直接用硬件描述语言hdl表达的标准格式的网表文件,或是对应fpga/cpld器件厂商的网表文件。hdl综合器是eda设计流程中的一个独立的设计步骤,它往往被其他eda环节调用,完成整个设计流程。hdl综合器的调用具有前台模式和后台模式两种,用前台模式调用时,可以从计算机的显示器上看到调用窗口界面;用后台模式(也称为控制模式)调用时,不出现图形窗口界面,仅在后台运行。4.4 适配器(布局布线器)适配也称为结构综合,适配器的任务是完成在目标系统器件上的布局布线。适配通常都由可编程器件厂商提供的专用软件来完成,这些软件可以单独存在,或嵌入在集成eda开发环境中。适配器最后输出的是各厂商自己定义的下载文件,下载到目标器件后即可实现电路 设计。4.5 下载器(编程器)下载器的任务是把电路设计结果下载到实际器件中,实现硬件设计。下载软件一般由可编程逻辑器件厂商提供,或嵌入到eda开发平台中。五、当代集成电路公司简介51 qualcomm(美国高通公司)美国高通公司以其cdma(码分多址)数字技术为基础,开发并提供富于创意的数字无线通信产品和服务。如今,美国高通公司正积极倡导全球快速部署3g网络、手机及应用。公司总部驻于美国加利福尼亚州圣迭戈市,高通公司的股票是标准普尔500指数的成分股,公司业务涵盖技术领先的3g芯片组、系统软件以及开发工具和产品,技术许可的授予,brew应用开发平台,qchat、brewchatvoip解决方案技术,qpoint定位解决方案,eudora电子邮件软件,包括双向数据通信系统、无线咨询及网络管理服务等的全面无线解决方案, mediaflo系统和gsm1x技术等。美国高通公司拥有所有3000多项cdma及其它技术的专利及专利申请,这些标准已经被全球制定标准机构普遍采纳或建议采纳。高通已经向全球125家以上电信设备制造商发放了cdma专利许可。 作为一项新兴技术,cdma正迅速风靡全球并已占据20%的无线市场。目前,全球cdma用户已超过2.56亿,遍布70个国家的 156家运营商已经商用3gcdma业务。2002年,高通公司芯片销售创历史佳绩;1994年至今,高通公司已向全球包括中国在内的众多制造商提供了累计超过15亿多枚芯片。 在中国向下一代无线技术演进的过程中,高通公司致力于向中国的运营商、制造商和开发商提供支持。作为中国第二大无线通信运营商,中国联通率先于2002年初启动了其全国cdma网络。截至2005年6月,中国联通已拥有超过3100多万cdma用户这得益于其先进的无线话音与数据业务、不断扩大的网络覆盖,以及在全国范围推出了高通公司提供的基于brew平台的数据业务。到2004年底,中国联通公司活跃的brew用户已经超过 100万,brew应用的下载量已经超过1000万次,国内支持brew的手机机型也已超过50种。brew正在给中国的用户带来非凡的体验。 2004年8月,中国联通与高通公司联手推出“世界风”双模手机,用户可以通过该手机同时享受到高速、高性能的cdma1x话音与数据业务和gsm语音服务。多模多频终端设备已经成为3g发展的未来趋势,这使中国的运营商第一次走在了全世界的前面。 为满足用户在个人导航、儿童安全保障、销售人员管理和物流跟踪服务等方面的需求,1999年,高通公司开始了专门针对无线设备的个人定位技术的研发,即gpsone。从2003年开始,中国联通在brew平台上推出了基于高通公司gpsone技术的定位业务“定位之星”,该项业务目前已覆盖全国。 2003年6月,高通公司宣布,将投资1亿美元以资助那些从事cdma产品、应用与服务开发及商业化的中国初创企业。这笔投资正在逐渐兑现中。截至目前,已有三家中国企业获得投资。高通公司相信,这笔面对中国市场的投资,会促进cdma在全球范围的应用。52 broadcombroadcom corporation 是全球领先的有线和无线通信 半导体公司。其产品实现向家庭、 办公室和移动环境以及在这些环境中传递语音、 数据和多媒体。 broadcom 为计算和网络设备、数字娱乐和宽带 接入产品以及移动设备的制造商提供业界最广泛的、 一流的片上系统和软件解决方案。 这些解决方案支持我们的核心任务: connecting everything®。 broadcom 是世界上最大的无生产线半导体公司之一, 年收入超过 25 亿美元。公司总部在美国加利福尼亚州 的尔湾 (irvine),在北美洲、亚洲和欧洲有办事处 和研究机构。 broadcom 拥有 2,600 多项美国专利和 1,200 项外国专利,还有 7,450 多项专利申请,并且拥有最广泛的知识产权组合之一,能够解决语音、视频、数据和多媒体的有线和无线传输。 5.3 nvidianvidia(全称为nvidia corporation,nasdaq:nvda,官方中文名称英伟达),创立于1993年1月,是一家以设计显示芯片和主板芯片组为主的半导体公司。nvidia亦会设计游戏 机内核,例如xbox和playstation 3。nvidia最出名的产品线是为游戏而设的geforce显示卡系列,为专业工作站而设的quadro显卡系列,和用于计算机主板的nforce芯片组系列。nvidia的总部设在美国加利福尼亚州的圣克拉拉。是一家无晶圆(fabless)ic半导体设计公司。现任总裁为黄仁勋。nvidia公司(nasdaq代码:nvda)是全球可编程图形处理技术领袖。专注于打造能够增强个人和专业计算平台的人机交互体验的产品。公司的图形和通信处理器拥有广泛的市场,已被多种多样的计算平台采用,包括个人数字媒体pc、商用pc、专业工作站、数字内容创建系统、笔记本电脑、军用导航系统和视频游戏控制台等。nvidia全球雇员数量超过4000人。全球各地众多oem厂商、显卡制造商、系统制造商、消费类电子产品公司都选择nvidia的处理器作为其娱乐和商用解决方案的核心组件。在pc应用领域(例如制造、科研、电子商务、娱乐和教育等),nvidia公司获奖不断的图像处理器可以提供出色的性能和鲜锐的视觉效果。其媒体和通信处理器能够执行宽带连接和通信应用中要求十分苛刻的多媒体处理任务,并在音频应用能力方面取得突破。nvidia产品和技术的基础是nvidia forceware,这是一种综合性软件套件,能够实现业内领先的图形、音频、视频、通信、存储和安全功能。nvidia forceware可以提高采用nvidia geforce图形芯片和nvidia nforce平台解决方案的各类台式和移动pc的工作效率,稳定性和功能。成为算机、消费电子和移动终端,能够改变整个行业的创新产品。这些产品家族正在改变视觉丰富和运算密集型应用例如视频游戏、电影产业、广播、工业设计、财政模型、空间探索以及医疗成像。 此外,nvidia致力于研发和提供引领行业潮流的先进技术,包括nvidia sli技术能够灵活地大幅提升系统性能的革命性技术和nvidia purevideo高清视频技术。5.4 海思半导体有限公司海思半导体有限公司成立于2004年10月,前身是创建于1991年的华为集成电路设计中心。海思公司总部位于深圳、北京、上海、美国硅谷和瑞典设计分部。 海思的产品覆盖无线网络、固定网络、数字媒体等领域的芯片及解决方案,成功应用在全球100多个国家和地区;在数字媒体领域,已推出网络监控芯片及解决方案、可视电话芯片及解决方案、dvb芯片及解决方案和iptv芯片及解决方案。多年的技术积累使海思掌握了国际一流的ic设计与验证技术,拥有先进的eda设计平台、开发流程和规范,已经成功开发出100多款自主知识产权的芯片,共申请专利500多项。 海思与美国,日本,欧洲及国内的业界同行建立了良好的传略伙伴关系,拥有成熟稳固的晶圆加工、封装及测试合作渠道。历经17年的发展与积累,海思致力于为客户提供品质好、服务优、快速响应客户需求的芯片及解决方案,持续为客户创造价值。5.5 其他国内外知名集成电路设计公司5.5.1国际知名集成电路设计公司: sandisk、marvell、lsi logic、联发科mediatek、xilinx、avago、altera。5.5.2国内知名集成电路设计公司: 华大、展讯、大唐微、珠海炬力、华润矽科、杭州士兰微、中星微、上海华虹、清华同方微电子等。我的感想和体会又一次坐在电脑前,认真的撰写着侯老师留给我们的报告。汲取了上半年的经验,掌握了一些撰写的必要方法后,这次写起来比较得心应

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论