1《计算机组成原理A》选择题_第1页
1《计算机组成原理A》选择题_第2页
1《计算机组成原理A》选择题_第3页
1《计算机组成原理A》选择题_第4页
1《计算机组成原理A》选择题_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

与非与非 门中的某一个输入值为门中的某一个输入值为 0 0 那么它的输出值 那么它的输出值 D D 取决于正逻辑还是负逻辑 取决于正逻辑还是负逻辑 ASCIIASCII 编码编码 B B 是是 7 7 位的编码位的编码 C C 共有共有 128128 个字符个字符 B B 变址寻址方式中 操作数的有效地址等于变址寻址方式中 操作数的有效地址等于 变址寄存器变址寄存器 内容加上形式地址内容加上形式地址 B B 补码加减法是指 补码加减法是指 C C 操作数用补码表示 连同符号位直接相加减 减某数用加负某数的补码代替 结果的符号在运算中形成操作数用补码表示 连同符号位直接相加减 减某数用加负某数的补码代替 结果的符号在运算中形成 C C CPUCPU 通过指令访问通过指令访问 CacheCache 所用的程序地址叫做所用的程序地址叫做 A A A A 逻辑地址逻辑地址 C C CPUCPU 通过指令访问主存所用的程序地址叫做通过指令访问主存所用的程序地址叫做 A A A A 逻辑地址逻辑地址 C C CPUCPU 正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为 A A A A 中中 断嵌套断嵌套 C C CPUCPU 中通用寄存器中通用寄存器 C C C C 可以存储数据和地址可以存储数据和地址 CPUCPU 输出数据的速度远远高于打印机的打印速度 为解决这一矛盾 可采用输出数据的速度远远高于打印机的打印速度 为解决这一矛盾 可采用 缓冲技术缓冲技术 CPUCPU 通过指令访问主存所用的程序地址叫做通过指令访问主存所用的程序地址叫做 逻辑地址逻辑地址 CPUCPU 正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中 断优先级别问题的办法被称为断优先级别问题的办法被称为 中断嵌套中断嵌套 CPUCPU 中的通用寄存器 可以存放数据和地址 中的通用寄存器 可以存放数据和地址 C C 采用虚拟存储器的目的是为了采用虚拟存储器的目的是为了 B B 给用户提供比主存容量大得多的逻辑编程空间给用户提供比主存容量大得多的逻辑编程空间 C C 采用虚拟存储器的目的是为了采用虚拟存储器的目的是为了 给用户提供比主存容量大得多的逻辑编程空间给用户提供比主存容量大得多的逻辑编程空间 C C 采用虚拟存储器的主要目的是 采用虚拟存储器的主要目的是 B B 扩大主存储器的存储空间 并能进行自动管理和调度 扩大主存储器的存储空间 并能进行自动管理和调度 C C 常用的虚拟存储系统由 常用的虚拟存储系统由 A A 主存 辅存 两级存储器组成 其中辅存是大容量的磁表面存储器 主存 辅存 两级存储器组成 其中辅存是大容量的磁表面存储器 C C 程序的执行过程中 程序的执行过程中 CacheCache 与主存的地址映像是由与主存的地址映像是由 D D 硬件自动完成的 硬件自动完成的 C C 程序计数器程序计数器 PCPC 的位数取决于 存储器的容量 的位数取决于 存储器的容量 指令寄存器 指令寄存器 IRIR 的位数取决于 指令字长 的位数取决于 指令字长 C C 程序计数器程序计数器 PCPC 的位数取决于的位数取决于 指令寄存器指令寄存器 IRIR 的位数取决于的位数取决于 B B 存储器的容量 指令字长存储器的容量 指令字长 C C 程序计数器程序计数器 PCPC 属于属于 B B 控制器 控制器 C C 程序控制类指令的功能是 程序控制类指令的功能是 D D 改变程序执行顺序 改变程序执行顺序 C C 串行运算器是一种最简单的运算器 其运算规律是 按时间先后次序 串行运算器是一种最简单的运算器 其运算规律是 按时间先后次序 C C 由低位到高位先行进位运算 由低位到高位先行进位运算 C C 存储单元是指 存储单元是指 C C 存放一个字节的所有存储元集合 存放一个字节的所有存储元集合 C C 存储器是计算机系统中的记忆设备 它主要用来 存储器是计算机系统中的记忆设备 它主要用来 C C 存放数据和程序 存放数据和程序 C C 存取周期是指存储器进行一次完整的读写操作所需要的全部时间 存取周期是指存储器进行一次完整的读写操作所需要的全部时间 C C 长度相同但格式不同的长度相同但格式不同的 2 2 种浮点数 假设前者阶码短 尾数长 后者阶码长 尾数短 其他规定均相同 则它们可表示的数的范种浮点数 假设前者阶码短 尾数长 后者阶码长 尾数短 其他规定均相同 则它们可表示的数的范 围和精度为围和精度为 C C C C 后者可表示的数的范围大但精度低后者可表示的数的范围大但精度低 C C 长度相同但格式不同的长度相同但格式不同的 2 2 种浮点数 假设前者阶码长 尾数短 后者阶码短 尾数长 其他规定均相种浮点数 假设前者阶码长 尾数短 后者阶码短 尾数长 其他规定均相 同 则它们可表示的数的同 则它们可表示的数的 范围和精度为范围和精度为 前者可表示的数的范围大但精度低前者可表示的数的范围大但精度低 后者可表示的数的范围小但精度高 后者可表示的数的范围小但精度高 D D 当采用当采用 直接存储器访问方式直接存储器访问方式 输入数据时 除非输入数据时 除非 CPUCPU 等待否则无法传送数据给计算机 等待否则无法传送数据给计算机 D D 当采用 程序查询方式 输入数据时 除非当采用 程序查询方式 输入数据时 除非 CPUCPU 等待否则无法传送数据给计算机 等待否则无法传送数据给计算机 D D 当码距当码距 d 4d 4 时 海明校验码具有时 海明校验码具有 A A 检错能力检错能力 B B 纠错能力纠错能力 F F 能发现能发现 2 2 位错 并纠正位错 并纠正 2 2 位错位错 D D 当在采用 当在采用 B B 输入数据时 除非 输入数据时 除非 CPUCPU 等待否则无法传送数据给计算机 等待否则无法传送数据给计算机 B B 程序查询方式程序查询方式 D D 定点数补码加法具有两个特点 一是符号位定点数补码加法具有两个特点 一是符号位 B B B B 与数值位一起参与运算与数值位一起参与运算 D D 定点数补码加法具有两个特点 一是符号位定点数补码加法具有两个特点 一是符号位 与数值位一起参与运算与数值位一起参与运算 二是相加后最高位上的进位 二是相加后最高位上的进位 要舍去要舍去 D D 定点数补码减法可以直接用加法器完成 此时 符号位参与运算 并把补码形式的减数诸位求反发送至加法器 再向最低位给出定点数补码减法可以直接用加法器完成 此时 符号位参与运算 并把补码形式的减数诸位求反发送至加法器 再向最低位给出 进位信号进位信号 B B 与数值位与数值位 起参与运算起参与运算 D D 定点运算器是用来进行定点运算器是用来进行 定点运算定点运算 D D 堆栈寻址的原则是堆栈寻址的原则是 后进先出后进先出 D D 对磁盘进行格式化 在一个记录面上要将磁盘划分为若干 在这基础上 又要将划分为若干对磁盘进行格式化 在一个记录面上要将磁盘划分为若干 在这基础上 又要将划分为若干 A A A A 磁道 磁道 磁道 磁道 扇区扇区 D D 对于阶码和尾数都用补码表示的浮点数 判断运算结果是否为规格化 错误的方法是选择一项或多项 对于阶码和尾数都用补码表示的浮点数 判断运算结果是否为规格化 错误的方法是选择一项或多项 A A 阶符和数符相同阶符和数符相同 B B 阶符和数符相异阶符和数符相异 C C 数符与尾数小数点后第一位数字相同数符与尾数小数点后第一位数字相同 D D 对主存储器的基本操作包括对主存储器的基本操作包括 A A 读出信息读出信息 B B 写入信息写入信息 D D 在定点二进制运算器中 减法运算一般通过在定点二进制运算器中 减法运算一般通过 D D 来实现 来实现 D D 补码运算的二进制加法器补码运算的二进制加法器 EPROMEPROM 是指 可擦可编程的只读存储器 是指 可擦可编程的只读存储器 F F 冯冯 诺依曼机工作方式的基本特点是 诺依曼机工作方式的基本特点是 B B 按地址访问并顺序执行指令按地址访问并顺序执行指令 F F 浮点数范围和精度取决于浮点数范围和精度取决于 A A 阶码的位数和尾数的位数阶码的位数和尾数的位数 G G 关于操作数的来源和去处 表述不正确的是 关于操作数的来源和去处 表述不正确的是 D D 第四个来源和去处是外存储器 第四个来源和去处是外存储器 H H 和辅助存储器相比 主存储器的特点是和辅助存储器相比 主存储器的特点是 容量小 速度快 成本高容量小 速度快 成本高 H H 和外存储器相比 内存储器的特点是 和外存储器相比 内存储器的特点是 容量小 速度快 成本高 容量小 速度快 成本高 H H 汇编语言要经过汇编语言要经过 C C 汇编程序汇编程序 的翻译才能在计算机中执行 的翻译才能在计算机中执行 H H 汇编语言要经过汇编语言要经过 编译程序编译程序 的翻译才能在计算机中执行 的翻译才能在计算机中执行 J J 加法器采用并行进位的目的是加法器采用并行进位的目的是 B B B B 快速传递进位信号快速传递进位信号 J J 机器数中 零的表示形式不唯一的是机器数中 零的表示形式不唯一的是 A A 原码原码 C C 移码移码 D D 反码反码 J J 基址寻址方式中 操作数的有效地址等于基址寻址方式中 操作数的有效地址等于 A A A A 基址寄存器内容加上形式地址基址寄存器内容加上形式地址 J J 基址寻址方式中 操作数的有效地址等于基址寻址方式中 操作数的有效地址等于 基址寄存器内容加上形式地址基址寄存器内容加上形式地址 J J 计算机的总线接口中 串行总线的特点是计算机的总线接口中 串行总线的特点是 成本低成本低 线数少线数少 传输距离长 传输距离长 J J 计算机科技文献中 英文缩写计算机科技文献中 英文缩写 CAICAI 代表 代表 B B 计算机辅助教学计算机辅助教学 J J 计算机系统的输入输出接口是计算机系统的输入输出接口是 B B 主机与外围设备主机与外围设备 之间的交接界面 之间的交接界面 J J 计算机系统中的存储器系统是指 计算机系统中的存储器系统是指 D D 主存储器和外存储器 主存储器和外存储器 J J 计算机系统中的存储器系统是指 没有外部存储器的计算机监控程序可以存放在中计算机系统中的存储器系统是指 没有外部存储器的计算机监控程序可以存放在中 D D 主存储器和外存储器 主存储器和外存储器 ROMROM J J 计算机硬件能直接识别和运行的只能是计算机硬件能直接识别和运行的只能是 机器语言机器语言 程序 程序 J J 寄存器间接寻址方式中 操作数在 主存单元 中寄存器间接寻址方式中 操作数在 主存单元 中 J J 加法器采用并行进位的目的是加法器采用并行进位的目的是 B B 快速传递进位信号快速传递进位信号 J J 间接寻址是指间接寻址是指 指令中间接给出操作数地址 指令中间接给出操作数地址 K K 控制器的功能是控制器的功能是 向计算机各部件提供控制信号 向计算机各部件提供控制信号 L L 立即寻址是指立即寻址是指 B B B B 指令中直接给出操作数指令中直接给出操作数 L L 两个补码数相加 只有在两个补码数相加 只有在 时有可能产生溢出 在时有可能产生溢出 在 时一定不会产生溢出 时一定不会产生溢出 A A A A 符号位相同 符号位不同符号位相同 符号位不同 L L 两个补码数相加 只有在两个补码数相加 只有在 符号位相同符号位相同 时有可能产生溢出 在时有可能产生溢出 在 符号位不同符号位不同 时一定不会产生溢出 时一定不会产生溢出 L L 两个补码数相加 只有在两个补码数相加 只有在 最高位最高位 符号位相同符号位相同 时会有可能产生溢出 在时会有可能产生溢出 在 最高位最高位 符号位不同符号位不同 时时 一定不会一定不会 产生溢出产生溢出 L L 两个补码数相加 只有在最高位相同时会有可能产生溢出 在最高位不同时两个补码数相加 只有在最高位相同时会有可能产生溢出 在最高位不同时 C C C C 一定不会产生溢出一定不会产生溢出 L L 两个补码数相减 在符号相同时不会产生溢出 符号不同时两个补码数相减 在符号相同时不会产生溢出 符号不同时 A A 产生溢出 产生溢出 A A 有可能有可能 L L 两个补码数相减 只有在两个补码数相减 只有在 时有可能产生溢出 在时一定不会产生溢出 时有可能产生溢出 在时一定不会产生溢出 B B 符号位不同 符号位相同符号位不同 符号位相同 L L 两个补码数相减 只有在符号位不同时会有可能产生溢出 在符号位相同时两个补码数相减 只有在符号位不同时会有可能产生溢出 在符号位相同时 一定不会产生溢出一定不会产生溢出 L L 逻辑运算中的逻辑运算中的 逻辑加逻辑加 是指是指 或运算或运算 M M 没有外存储器的计算机监控程序可以放在 没有外存储器的计算机监控程序可以放在 B B ROMROM M M 每一条指令执行时通常有每一条指令执行时通常有 读取指令 读取指令 执行指令 执行指令 分析指令等几个步骤 他们的执行顺序应该是分析指令等几个步骤 他们的执行顺序应该是 B B B B 读取指令 读取指令 分析指令 分析指令 执行指令执行指令 M M 某某 SRAMSRAM 芯片 其容量为芯片 其容量为 1K 81K 8 位 加上电源端和接地端 该芯片引出线的最少数目应为位 加上电源端和接地端 该芯片引出线的最少数目应为 20 20 M M 某存储器容量为某存储器容量为 32K 1632K 16 位 则位 则 C C 地址线为 地址线为 1515 根 数据线为根 数据线为 1616 根根 M M 某机字长某机字长 3232 位 采用定点整数表示 符号位为位 采用定点整数表示 符号位为 1 1 位 尾数为位 尾数为 3131 位 则原码表示法可表示的最大正整位 则原码表示法可表示的最大正整 数为数为 最小负整数为 最小负整数为 231 1231 1 231 1 231 1 M M 某机字长某机字长 1616 位 采用补码定点小数表示 符号位为位 采用补码定点小数表示 符号位为 1 1 位 数值位为位 数值位为 1515 位 则可表示的最大正小数为位 则可表示的最大正小数为 最小负小数为 最小负小数为 1 2 15 1 1 2 15 1 M M 某机字长某机字长 1616 位 采用定点小数表示 符号位为位 采用定点小数表示 符号位为 1 1 位 尾数为位 尾数为 1515 位 则可表示的最大正小数为位 则可表示的最大正小数为 最小负小数为 最小负小数为 1 2 15 1 2 15 1 2 15 1 2 15 M M 某机字长某机字长 1616 位 采用定点整数表示 符号位为位 采用定点整数表示 符号位为 1 1 位 尾数为位 尾数为 1515 位 则可表示的最大正整数为位 则可表示的最大正整数为 最小负整数为 最小负整数为 A A A A 215 1215 1 215 1215 1 M M 某机字长某机字长 3232 位 采用定点小数表示 符号位为位 采用定点小数表示 符号位为 1 1 位 尾数为位 尾数为 3131 位 则原码表示法可表位 则原码表示法可表 示的最大正小数为示的最大正小数为 最小负小数为 最小负小数为 1 1 2 2 31 31 一 一 1 1 2 2 31 31 M M 某机字长某机字长 3232 位 采用定点整数表示 符号位为位 采用定点整数表示 符号位为 1 1 位 尾数为位 尾数为 3131 位 则可表示的最大正整数为位 则可表示的最大正整数为 最小负整数为 最小负整数为 A A A A 231 1231 1 231 1231 1 M M 某机字长某机字长 3232 位 采用原码定点小数表示 符号位为位 采用原码定点小数表示 符号位为 1 1 位 数值位为位 数值位为 3131 位 则可表示的最大正小数为位 则可表示的最大正小数为 最小负小数为 最小负小数为 1 2 n 1 2 n 1 2 n 1 2 n M M 某机字长某机字长 3232 位 其中位 其中 1 1 位符号位 位符号位 3131 位表示尾数 若用定点整数表示 则最大正整数为 位表示尾数 若用定点整数表示 则最大正整数为 231231 1 1 最小负整数为 最小负整数为 231231 1 1 若用定点小数表示 则最大正小数为 若用定点小数表示 则最大正小数为 1 1 2 2 3131 1 1 最小负小数为 最小负小数为 1 1 2 2 3131 1 1 M M 某计算机的字长是某计算机的字长是 1616 位 它的存储容量是位 它的存储容量是 64KB64KB 若按字编址 那么它的寻址范围应该是 若按字编址 那么它的寻址范围应该是 0 0 32K32K M M 某计算机的字长是某计算机的字长是 8 8 位 它的存储容量是位 它的存储容量是 64KB64KB 若按字编址 那么它的寻址范围应该是 若按字编址 那么它的寻址范围应该是 B B 0 0 64K64K M M 某寄存器中的值有时是地址 因此只有计算机的 某寄存器中的值有时是地址 因此只有计算机的 A A 译码器译码器 才能识别它 才能识别它 M M 某微型机系统 其操作系统保存在软磁盘上 其内存储器应该采用 某微型机系统 其操作系统保存在软磁盘上 其内存储器应该采用 C C RAMRAM 和和 ROMROM M M 某一某一 RAMRAM 芯片 其容量为芯片 其容量为 512 8512 8 位 除去电源端和接地端外 该芯片引出线的最小数目应为 位 除去电源端和接地端外 该芯片引出线的最小数目应为 D19D19 N N 若浮点数用补码表示 则判断运算结果是否为规格化数的方法是 若浮点数用补码表示 则判断运算结果是否为规格化数的方法是 C C 数符与尾数小数点后第一位数字相异为规格化数数符与尾数小数点后第一位数字相异为规格化数 N N 若主存每个存储单元存若主存每个存储单元存 8 8 位数据 则位数据 则 其地址线与其地址线与 8 8 无关无关 N N 若主存每个存储单元为若主存每个存储单元为 1616 位 则位 则 其地址线与其地址线与 1616 无关无关 P P PUSHPUSH 指令 按操作数的个数是分属于指令 按操作数的个数是分属于 A A 使用的寻址方式是 使用的寻址方式是 E E 和和 G G A A 单操作数单操作数 E E 寄存器寻寄存器寻 址方式址方式 G G 堆栈寻址方式 堆栈寻址方式 Q Q 迄今为止 计算机中的所有信息仍以二进制方式表示的原因是 计算机硬件能直接执行的只有 迄今为止 计算机中的所有信息仍以二进制方式表示的原因是 计算机硬件能直接执行的只有 C C C C 物理器件性能所致 物理器件性能所致 机器语言机器语言 Q Q 请从下面表示浮点运算器的描述中选出描述正确的句子是请从下面表示浮点运算器的描述中选出描述正确的句子是 A A 浮点运算器可用两个定点运算器部件来实现浮点运算器可用两个定点运算器部件来实现 C C 阶码部件只阶码部件只 进行阶码相加 相减和比较操作进行阶码相加 相减和比较操作 R R RAMRAM 芯片串联的目的是 并联的目的是芯片串联的目的是 并联的目的是 B B B B 增加存储单元数量 增加存储器字长增加存储单元数量 增加存储器字长 RAMRAM 芯片串联的目的是 增加存储单元数量 芯片串联的目的是 增加存储单元数量 并联的目的是 增加存储器字长 并联的目的是 增加存储器字长 RAMRAM 芯片串联时的片选信号是芯片串联时的片选信号是 并联时的片选信号是 并联时的片选信号是 A A 串联 并联串联 并联 R R 若一若一 RAMRAM 芯片 其容量芯片 其容量 1024 81024 8 位 除电源端和接地端外 连同片选和读位 除电源端和接地端外 连同片选和读 写信号 该芯片引出脚的最小数目应为写信号 该芯片引出脚的最小数目应为 B B B B 2020 C C 1717 R R 若主存每个存储单元存若主存每个存储单元存 8 8 位数据 则位数据 则 B B B B 其地址线与其地址线与 8 8 位无关位无关 R R 若主存每个存储器单元为若主存每个存储器单元为 1616 位 则位 则 B B B B 其地址 其地址 线线 与与 1616 无关无关 S S 输入输出指令的功能是输入输出指令的功能是 C C 进行进行 CPUCPU 和和 I OI O 设备之间的数据传送设备之间的数据传送 S S 数据传送过程中 数据由串行变并行或由并行变串行 这种转换是由接口电路中的数据传送过程中 数据由串行变并行或由并行变串行 这种转换是由接口电路中的 移位寄存器移位寄存器 实现的 实现的 S S 数控机床是计算机在 数控机床是计算机在 实时控制实时控制 方面的应用 方面的应用 S S 随着随着 CPUCPU 速度的不断提升 程序查询方式很少被采用的原因是速度的不断提升 程序查询方式很少被采用的原因是 CPUCPU 与外设并行工作与外设并行工作 T T 停电后存储的信息将会丢失 停电后存储的信息将会丢失 A A 静态存储器静态存储器 B B 动态存储器动态存储器 C C 高速缓冲存储器高速缓冲存储器 W W 完整的计算机系统应包括 完整的计算机系统应包括 D D 配套硬件设备和软件系统 配套硬件设备和软件系统 W W 微程序控制器中 机器指令与微指令的关系是微程序控制器中 机器指令与微指令的关系是 每一条机器指令由一段用微指令编成的微程序来解释执行每一条机器指令由一段用微指令编成的微程序来解释执行 W W 为了便于检查加减法运算是否发生溢出 定点运算器采用双符号位的数值表示 在寄存器和主存中是采用为了便于检查加减法运算是否发生溢出 定点运算器采用双符号位的数值表示 在寄存器和主存中是采用 B B 的数值表示 的数值表示 B B 单符号位 单符号位 W W 为了便于检查加减运算是否发生溢出 定点运算器采用双符号位的数值表示 在寄存器和主存中是采用 单符号位 的数值表示 为了便于检查加减运算是否发生溢出 定点运算器采用双符号位的数值表示 在寄存器和主存中是采用 单符号位 的数值表示 X X 下列部件 设备 中 存取速度最快的是下列部件 设备 中 存取速度最快的是 CPUCPU 的寄存器的寄存器 X X 下列数中最大的数是下列数中最大的数是 10011000 BCD 10011000 BCD X X 下列数中最大的数是下列数中最大的数是 56 8 56 8 X X 下列数中最大的数是下列数中最大的数是 C C D D 5A 16 5A 16 X X 下列数中最大的数是下列数中最大的数是 D D D D 235 16 235 16 X X 下列数中最大的数是下列数中最大的数是 D D D D 2C 16 2C 16 X X 下列数中最大的数是 下列数中最大的数是 2C2C X X 下列数中最小的数是下列数中最小的数是 42 8 42 8 最大的是 最大的是 10101000 BCD 10101000 BCD X X 下列数中最小的数是下列数中最小的数是 C C C C 00101000 BCD 00101000 BCD X X 下列数中最小的数是下列数中最小的数是 C C C C 00101001 BCD 00101001 BCD X X 下列数中最小的数是下列数中最小的数是 D D D D 25 10 25 10 X X 下列数中最小的数为 下列数中最小的数为 C C 101001101001 BCDBCD X X 下列说法正确的是下列说法正确的是 D D 只有带符号数的运算才有可能产生溢出只有带符号数的运算才有可能产生溢出 X X 下列说法中下列说法中 B B 是正确的 是正确的 B B 半导体半导体 ROMROM 是非易失性的 断电后仍然能保持记忆是非易失性的 断电后仍然能保持记忆 X X 下列正确的是下列正确的是 A A 取指令操作是控制器固有的功能 不需要根据指令要求进行取指令操作是控制器固有的功能 不需要根据指令要求进行 B B 指令长度相同的情况下 所有取指令指令长度相同的情况下 所有取指令 的操作都是相同的的操作都是相同的 C C 单总线单总线 CPUCPU 中 一条指令读取后中 一条指令读取后 PCPC 的值是下一条指令的地址的值是下一条指令的地址 X X 相对补码而言 移码相对补码而言 移码 D D 1 1 表示正号 表示正号 0 0 表示负号表示负号 X X 相对寻址方式中 求有效地址使用相对寻址方式中 求有效地址使用 D D 加上偏移量 加上偏移量 D D 程序计数器内容程序计数器内容 X X 相对寻址方式中 求有效地址使用相对寻址方式中 求有效地址使用 程序计数器内容程序计数器内容 加上偏移量 加上偏移量 X X 相对寻址方式中相对寻址方式中 若指令中地址码为若指令中地址码为 X X 则操作数地址为则操作数地址为 PC X PC X X X 相对指令流水线方案和多指令周期方案 单指令方案的资源利用率和性能价格比相对指令流水线方案和多指令周期方案 单指令方案的资源利用率和性能价格比 A A A A 最低最低 X X 虚拟存储器管理系统的基础是程序的局部性原理 因此虚存的目的是为了给每个用户提供比主存容量虚拟存储器管理系统的基础是程序的局部性原理 因此虚存的目的是为了给每个用户提供比主存容量 大得多的逻辑大得多的逻辑 编程空间 编程空间 X X 虚拟存储器管理系统的基础是局部性原理 因此虚存的目的是为了给每个用户提供比主存容量虚拟存储器管理系统的基础是局部性原理 因此虚存的目的是为了给每个用户提供比主存容量 B B 编程空间 编程空间 B B 大得大得 多的逻辑多的逻辑 Y Y 19461946 年研制成功的第一台计算机称为 年研制成功的第一台计算机称为 19491949 年研制成功的第一台程序内存的计算机称为年研制成功的第一台程序内存的计算机称为 B B B B ENIACENIAC EDSACEDSAC C C ENIACENIAC MARKIMARKI Y Y 已知已知 X X 原原 010100 010100 X X 反反 A A 010100010100 Y Y 已知已知 X X 原原 110100 110100 X X 补补 D D 101100101100 Y Y 已知已知 X X 原原 110100 110100 X X 移移 B B 001100001100 Y Y 硬连线控制器中 使用硬连线控制器中 使用 程序计数器程序计数器 来区别指令不同的执行步骤 来区别指令不同的执行步骤 Y Y 用于对某个寄存器中操作数的寻址方式称为 用于对某个寄存器中操作数的寻址方式称为 C C 寄存器直接 寻址 寄存器直接 寻址 Y Y 运算器的主要功能是进行运算器的主要功能是进行 逻辑运算和算术运算逻辑运算和算术运算 Y Y 运算器由运算器由 ALUALU 完成运算后 除了运算结果外 下面所列完成运算后 除了运算结果外 下面所列 结果是否为零结果是否为零 不是运算器给出的结果特征信息 不是运算器给出的结果特征信息 Y Y 运算器由运算器由 ALUALU 完成运算后 除了运算结果外 下面所列 时钟信号 不是运算器给出的结果特征信息 完成运算后 除了运算结果外 下面所列 时钟信号 不是运算器给出的结果特征信息 Y Y 运算器由许多部件组成 但核心部分是运算器由许多部件组成 但核心部分是 B B B B 算术逻辑运算单元算术逻辑运算单元 Y Y 运算型指令的寻址方式与转移型指令的寻址不同点在于 运算型指令的寻址方式与转移型指令的寻址不同点在于 A A 前者取操作数 后者决定程序的转移地址 前者取操作数 后者决定程序的转移地址 Z Z 在在 CPUCPU 和主存之间加入和主存之间加入 CacheCache 的目的是的目的是 D D D D 解决解决 CPUCPU 和主存之间的速度匹配和主存之间的速度匹配 Z Z 在在 CPUCPU 与主存之间加入与主存之间加入 CacheCache 能够 解决 能够 解决 CPUCPU 和主存之间的速度匹配问题 和主存之间的速度匹配问题 Z Z 在在 CPUCPU 与主存之间加入与主存之间加入 CacheCache 能够提高 能够提高 CPUCPU 访问存储器的速度 一般情况下访问存储器的速度 一般情况下 CacheCache 的容量命中率 因此的容量命中率 因此 CacheCache 容量容量 C C C C 越大 越高 只要几百越大 越高 只要几百 K K 就可达就可达 9090 以上 以上 Z Z 在在 CPUCPU 与主存之间加入与主存之间加入 CacheCache 能够提高 能够提高 CPUCPU 访问存储器的速率 一般情况下访问存储器的速率 一般情况下 CacheCache 的容量的容量 越大越大 命中率命中率 越高越高 因此 因此 CacheCache 容量容量 只要几十或几百只要几十或几百 K K 就可达就可达 90 90 以上以上 Z Z 在在 CPUCPU 中跟踪指令后继地址寄存器是 中跟踪指令后继地址寄存器是 B B 程序计数器 程序计数器 Z Z 在采用在采用 DMADMA 方式的方式的 I OI O 系统中 其基本思想是在系统中 其基本思想是在 B B 主存与外围设备主存与外围设备 之间建立直接的数据通路 之间建立直接的数据通路 Z Z 在采用在采用 DMADMA 方式高速传输数据时 数据传送是方式高速传输数据时 数据传送是 在在 DMADMA 控制器本身发出的控制信号控制下完成的控制器本身发出的控制信号控制下完成的 Z Z 在采用在采用 DMADMA 方式高速传送数据时 数据传送是通过计算机的 方式高速传送数据时 数据传送是通过计算机的 D D 数据总线数据总线 传输的 传输的 Z Z 在磁盘和磁带这两种磁表面存储器中 存取时间与存储单元的物理位置有关 按存取方在磁盘和磁带这两种磁表面存储器中 存取时间与存储单元的物理位置有关 按存取方 式为 式为 C C 磁盘是随机半顺序存取 磁带磁盘是随机半顺序存取 磁带 是顺序存取 是顺序存取 Z Z 在单级中断系统中 在单级中断系统中 CPUCPU 一旦响应中断 则立即关闭一旦响应中断 则立即关闭 C C 中断屏蔽中断屏蔽 标志 以防止中断服务结束前同级的其他中断源产生另一标志 以防止中断服务结束前同级的其他中断源产生另一 次中断进行干扰 次中断进行干扰 Z Z 在定点二进制运算器中 加法运算一般通过在定点二进制运算器中 加法运算一般通过 D D 来实现 来实现 D D 补码运算的二进制加法器补码运算的二进制加法器 Z Z 在定点二进制运算器中 减法运算一般通过在定点二进制运算器中 减法运算一般通过 补码运算的二进制加法器补码运算的二进制加法器 来实现 来实现 Z Z 在定点数运算中产生溢出的原因是在定点数运算中产生溢出的原因是 C C C C 运算的结果的操作数超出了机器表示范围运算的结果的操作数超出了机器表示范围 Z Z 在定点运算器用来进行在定点运算器用来进行 B B B B 定点运算定点运算 Z Z 在定点运算器中 必须要有溢出判断电路 它一般用 在定点运算器中 必须要有溢出判断电路 它一般用 异或门 来实现异或门 来实现 Z Z 在机器数 在机器数 B B 补码补码 中 零的表示方式是唯一的 中 零的表示方式是唯一的 Z Z 在定点运算器中 无论采用双符号位还是采用单符号位 都必须要有溢出判断电路 它一般用在定点运算器中 无论采用双符号位还是采用单符号位 都必须要有溢出判断电路 它一般用 异或门异或门 来实现 来实现 Z Z 在独立编址方式下 存储单元和在独立编址方式下 存储单元和 I OI O 设备是靠设备是靠 不同的地址和指令代码不同的地址和指令代码 来区分的 来区分的 Z Z 在独立编址方式下 存储单元和在独立编址方式下 存储单元和 I OI O 设备是靠设备是靠 不同的指令或不同的控制信号不同的指令或不同的控制信号 来区分的 来区分的 Z Z 在计算机在计算机 I OI O 系统中 在用系统中 在用 DMADMA 方式传送数据时 方式传送数据时 DMADMA 控制器应控制控制器应控制 以上都是以上都是 Z Z 在计算机总线结构的单机系统中 三总线结构的计算机的总线系统有在计算机总线结构的单机系统中 三总线结构的计算机的总线系统有 B B 组成 组成 B B 数据总线 地址总线和控制总线数据总线 地址总线和控制总线 Z Z 在控制器中 必须有一个部件 能提供指令在内存中的地址 服务于读取指令 并接收下条将被执行的指令的地址 这个部件是在控制器中 必须有一个部件 能提供指令在内存中的地址 服务于读取指令 并接收下条将被执行的指令的地址 这个部件是 PCPC Z Z 在控制器中 部件在控制器中 部件 C C 用于接收并保存从内存读出的指令内容 在执行本条指令的过程中提供本条指令的主要信息 用于接收并保存从内存读出的指令内容 在执行本条指令的过程中提供本条指令的主要信息 C C 指指 令寄存器令寄存器 IRIR Z Z 在控制器中 部件在控制器中 部件 D D 能提供指令在内存中的地址 服务于读取指令 并接收下条将被执行的指令的地址 能提供指令在内存中的地址 服务于读取指令 并接收下条将被执行的指令的地址 D D 程序计数程序计数 器器 PCPC Z Z 在控制器中 部件在控制器中 部件 D D 用于存放下一条指令的地址 用于存放下一条指令的地址 D D 程序计数器程序计数器 PCPC Z Z 在控制器中 部件在控制器中 部件 程序计数器程序计数器 PCPC 能提供指令在内存中的地址 服务于读取指令 并接收下条将被执行的指令的地址 能提供指令在内存中的地址 服务于读取指令 并接收下条将被执行的指令的地址 Z Z 在控制器中 部件在控制器中 部件 指令寄存器指令寄存器 IRIR 用于接收并保存从内存读出的指令内容 在执行本条指令的用于接收并保存从内存读出的指令内容 在执行本条指令的 过程中提供本条指令的主要过程中提供本条指令的主要 信息 信息 Z Z 在控制器中 部件 程序计数器在控制器中 部件 程序计数器 PCPC 用于存放下一条指令的地址 用于存放下一条指令的地址 Z Z 在数据传送过程中 数据由串行变并行或由并行变串行 这种转换是由接口电路中的 移位寄存器 实现的在数据传送过程中 数据由串行变并行或由并行变串行 这种转换是由接口电路中的 移位寄存器 实现的 57 57 周期挪用方式周期挪用方式 常用于 直接存储器访问方式 的输入输出中常用于 直接存储器访问方式 的输入输出中 Z Z 在数据传送过程中 数据由串行变并行或由并行变串行 这种转换是由接口电路中的在数据传送过程中 数据由串行变并行或由并行变串行 这种转换是由接口电路中的 移位寄存器移位寄存器 实现的 实现的 Z Z 在

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论