EDA设计——序列检测器的设计.ppt_第1页
EDA设计——序列检测器的设计.ppt_第2页
EDA设计——序列检测器的设计.ppt_第3页
EDA设计——序列检测器的设计.ppt_第4页
EDA设计——序列检测器的设计.ppt_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

EDA课程设计,设计题目:序列检测器的设计 指导老师:张广忠 张薇,组员:宋成发 克彩霞 彭亚伟,序列检测器的介绍,序列检测器用于检测一组或多组由二进制组成的脉冲序列信号,在数字通信中有着广泛的应用。当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的8位二进制码相同,则输出1,否则输出0。由于这种检测器的关键在于正确码的收到必须记住前一次的正确码及正确序列,直到在连续的检测中所收到的每一位码都与预置的对应码相同。在检测过程中,任何一位不相等都将导致回到初始状态重新开始检测。,附加功能,本次设计中不但完成了对VHDL程序中预设的序列检测。我们组还设计:数码显示被检测数(十六进制);并对被检测数据(二进制)统计其连续0的个数,规定该被检测数据中只能有一串连0出现,即8位串行数据中0是相邻的。否则,认为数据无效,连0计数器清0,并且给出错误提示信号,即D8点亮,表示该被检测数据不合法! 此功能可用于通信系统编码时,对一组串行二进制码若出现太多0码的检测。,设计原理,在状态连续变化的数字系统设计中,常常采用状态机进行设计。这样不仅有利于提高设计效率,增加程序的可读性,而且可以减少错误的发生率。同时,状态机的设计方法也是数字系统中一种最常用的设计方法,因而有必要掌握。下面用状态机设计一个电路完成已预置的序列数“11110000”的检测。,顶层设计原理

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论