计算机组成原理2_第1页
计算机组成原理2_第2页
计算机组成原理2_第3页
计算机组成原理2_第4页
计算机组成原理2_第5页
已阅读5页,还剩122页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、作  业1第6题下列_不属于浮点加法的流水段?A.对阶B.阶码相加C.尾数加减D.规格化及舍入处理标准答案:B您的答案:题目分数:2.0此题得分:0.0 2第9题在cache的下列映射方式中,无需考虑替换策略的是_。A.全相联映射B.组相联映射C.段相联映射 D.直接映射标准答案:D您的答案:题目分数:2.0此题得分:0.0 3第10题计算机操作的最基本时间单位是_。A.时钟周期B.指令周期C. CPU周期D.微指令周期标准答案:A您的答案:题目分数:2.0此题得分:0.0 4第22题微程序控制器中,机器指令与微指令的关系是_。A.每一条机器指

2、令由一条微指令来执行B.一段机器指令组成的程序可由一条微指令来执行C.每一条机器指令由一段用微指令编成的微程序来解释执行D.一条微指令由若干条机器指令组成标准答案:C您的答案:题目分数:2.0此题得分:0.0 5第23题浮点加法运算中,尾数求和的结果是01.001100(补码),如下规格化处理正确的是_。A.右规1位,结果为00.100110B.左规1位,结果为11.011010C.左规1位,结果为10.011010D.左规2位,结果为00.110100标准答案:A您的答案:题目分数:2.0此题得分:0.0 6第31题下列各项中,_是异步传输的特点。A.需要应答信号B.各部

3、件的存取时间比较接近C.总线周期的长度不可变D.统一的公共时钟信号标准答案:A您的答案:题目分数:2.0此题得分:0.0 7第32题cpu在每个_周期后响应dma请求。A.时钟B.指令C.存储D.总线标准答案:B您的答案:题目分数:2.0此题得分:0.0 8第33题下面哪个标志触发器是CPU是否受理中断或者批准中断的标志_。A.准备就绪的标志(RD)B.允许中断触发器(EI)C.中断请求触发器(IR)D.中断屏蔽触发器(IM)标准答案:D您的答案:题目分数:2.0此题得分:0.0 9第35题某cpu微程序控制器控存容量为256×20位,分别根据op字段、

4、zf条件码和c条件码进行分支转移,op字段有4位,则p字段和后继地址字段应分别为_位。A.3和8B.6和9C.3和9D.6和8标准答案:A您的答案:题目分数:2.0此题得分:0.0 10第40题程序计数器属于_部分。A.控制器B.运算器C.存储器D. I/O接口标准答案:A您的答案:题目分数:2.0此题得分:0.0 11第1题对存储器的要求是容量大,速度快,成本低。为了解决这方面的矛盾,计算机采用多级存储体系结构,即使用        。标准答案:  高速缓冲存储器(cache)、主存储器和辅助

5、存储器您的答案:题目分数:2.0此题得分:0.0 12第2题若浮点数据格式中阶码的基数已确定,且尾数采用规格化表示法,则浮点数表示数的范围取决于浮点数          的位数,而精度则取决于           的位数。标准答案: 阶码、尾数您的答案:题目分数:2.0此题得分:0.0 13第3题若x=01001011,y=10001011,则逻辑异运算xÅy= &#

6、160;       。标准答案: 11000000您的答案:题目分数:2.0此题得分:0.0 14第4题在浮点数运算时,尾数结果要规格化,则规格化的补码负尾数应为形如            的形式。标准答案:  1.0×××您的答案:题目分数:2.0此题得分:0.0 15第5题  DMA采用三种传送方式,即:停止CPU访问内存方式、 &

7、#160;      方式和         方式。标准答案: _周期挪用,_DMA与CPU交替访内_您的答案:题目分数:2.0此题得分:0.0 16第7题 CPU从主存取出一条指令并执行该指令的时间叫做指令周期,它常常用若干个         来表示,而后者又包含有若干个时钟周期。标准答案: CPU周期(或机器周期)您的答案:题目分数:2.0此题得分:0.

8、0 17第8题 磁盘的最小寻址单位是            。标准答案:  扇区您的答案:题目分数:2.0此题得分:0.0 18第11题某采用多模块交叉方式编址的存储器容量为32字,存储模块数为4,则地址为10110的字位于第         _号模块内的第_号字(模块号和字号都是从0开始编号的)。标准答案: 2,5您的答案:题目分数:2.0此题得分:0.0 

9、;19第13题已知条件同上题,地址为(0B1F)16的存储单元所在DRAM芯片的所有存储单元中,最小地址是_。标准答案:  (0800)16您的答案:题目分数:2.0此题得分:0.0 20第19题计算机系统是一个由硬件、软件组成的多级层次结构,它通常由                、一般机器级、           

10、          、汇编语言级和高级语言级组成。标准答案: 微程序设计级、操作系统级您的答案:题目分数:2.0此题得分:0.0 21第20题 在总线的三种集中式仲裁方式中,响应速度最快的是            。标准答案:  独立请求方式您的答案:题目分数:2.0此题得分:0.0 22第21题 cache地址映射方式,  &

11、#160;         方式命中率最高但比较电路很复杂,而            方式比较电路与cache容量大小无关,适合于大容量cache。标准答案:  全相联映射   ,    直接映射 您的答案:题目分数:2.0此题得分:0.0 23第24题某计算机的存储器系统采用L1、L2 Cache和主存3级分层结构,访问第一级命中率95

12、,访问第二级时命中率50,其余50访问主存,假定访问L1 Cache需要1个时钟周期,访问L2 Cache和主存分别需要10个和100个时钟周期。平均需要_个时钟周期。标准答案: 3.7您的答案:题目分数:2.0此题得分:0.0 24第29题按照冯.诺伊曼的思想,将解决问题的指令序列存放到存储器中,这叫                   。标准答案:  存储程序您的答案:题目分数:2.0此题得分

13、:0.0 25第30题 DMA采用三种传送方式:即:                 方式、周期挪用方式和                   方式。标准答案: _停止CPU访问内存,_DMA与CPU交替访内您的答案:题目分数:2.0此题得

14、分:0.0 26第34题 主存有256个数据块,cache有8行,若采用直接映射方式,则主存第222块可映射到cache第_        行(行从0开始编号)。标准答案:   6 您的答案:题目分数:2.0此题得分:0.0 27第36题 假定用若干个1K´4位DARM芯片组成一个8K´8位存储器,总共需要_片DRAM芯片;地址线中需要_位作为芯片的选择。标准答案:  16、3您的答案:题目分数:2.0此题得分:0.0 28第

15、37题若x=01001011,x的逻辑非 =         。标准答案:  10110100您的答案:题目分数:2.0此题得分:0.0 29第38题定点8位字长的字,采用移码形式表示8位的二进制整数,可表示的数范围为     。标准答案:  -128 +127您的答案:题目分数:2.0此题得分:0.0 30第39题 在DMA控制器与CPU分时使用内存的三种方法中,     &

16、#160;    方式不需要总线使用权的申请、建立和归还过程,对CPU而言,如透明玻璃一般,没有任何感觉或影响,因此又被称为“透明的DMA”,在这种方式下,CPU既不停止主程序的运行,也不进入等待状态,是一种高效的工作方式,但相应的硬件逻辑也更加复杂。标准答案:  DMA与CPU交替访内    您的答案:题目分数:2.0此题得分:0.0 31第12题 一台有3个盘片的磁盘组,共有4个记录面,转速为6000转/分,盘面有效记录区域的外直径为30cm,内直径为20cm,内层位密度为300位/mm,磁

17、道密度为8道/mm,盘面分为16个扇区,每个扇区有1024个字节。计算盘组的非格式化容量和格式化容量。标准答案: 解:最内圈磁道周长:2×3.14×1062.8(cm)628(mm)       每个记录面的磁道数:K(300200)÷2×8400(道)       所以,盘组非格式化的容量为: CN4×400×628×300301440000(b)37680000(B)36797(KB)36(MB)盘组格式化的容量

18、为: C4×400×1024×1625600 (KB) 25 (MB) 您的答案:题目分数:4.0此题得分:0.0 32第14题已知cache存储周期40ns,主存存储周期200ns,cache/主存系统平均访问时间为50ns,求cache的命中率是多少(保留4位小数)?并求出该cache/主存系统的效率。标准答案:  解:1)由ta =h*tc+(1-h)*tm 可得h =(tm ta)/(tm tc)=(200-50)/(200-40)=0.9375 2)cache/主存系统的效率e=tc/ta =40/50= 80%您

19、的答案:题目分数:4.0此题得分:0.0 33第18题已知x=0.1001和y=0.1111, 用变形补码计算x+y和x-y, 同时指出运算结果是否溢出。标准答案:              解:x=0.1001    y=0.1111X补00.1001, Y补11.0001, -Y补00.1111X+Y补00.1001+11.000111.1010 无溢出X+Y-0.0110 X-Y补00.1001+00.111101.10

20、00 溢出X-Y+1.1000 > 1您的答案:题目分数:4.0此题得分:0.0 34第25题 有一个具有22位地址和16位字长的存储器,由512K×4位DRAM芯片构成。问1)该存储器能存储多少个字节的信息?2)总共需要多少DRAM芯片?需要多少位地址作芯片选择?标准答案:  解:               (1)该存储器能存储的信息为:222 x 16 8= 8MB 。(2)(222/ 512k

21、)×(16 4)= 32(片);采用字位同时扩展,222 512k =8,故需要3位地址作为芯片选择。您的答案:题目分数:4.0此题得分:0.0 35第26题某指令流水线有取指(IF)、译码(ID)、执行(EX)、访存(MEM)和写回寄存器堆(WB)5个过程段,各功能段所用的时间分别为120ns、80ns、90ns、100ns和60ns。今有40条指令流过此流水线,试求流水线的时钟周期和加速比(保留2位小数)。标准答案: 解: 流水线的时钟周期T=max120,80,90,100,60=120ns       &#

22、160; 加速比C=(40×(120+80+90+100+60))/(5+40-1)*120=3.41您的答案:题目分数:4.0此题得分:0.0 36第15题集中式总线仲裁方式有哪三种,其特点是什么?标准答案:  答: (1)链式查询方式。离中央仲裁器最近的设备具有最高优先权,离总线控制器越远,优先权越低。优点是所需传输线少,便于更改和扩充;缺点是对询问链的电路故障很敏感,优先级固定。(2)计数器定时查询方式。计数器的初值也可用程序来设置,这可以方便地改变优先次序,但这种灵活性是以增加线数为代价的。优先次序可灵活变动。(3)独立请求方式。响应速度快,对优

23、先次序的控制灵活。当然,这种灵活性同样是以增加更多的线数为代价的。您的答案:题目分数:4.0此题得分:0.0教师未批改 37第16题冯诺依曼型计算机主要由哪几个功能部件组成?简述它们的主要功能。标准答案:  答:冯诺依曼型计算机的硬件主要有:1)运算器,主要功能是进行加、减、乘、除等算术运算,除此之外,还可以进行逻辑运算,因此通常称为ALU(算术逻辑运算部件);2)存储器,其功能是存储程序和数据信息;3)控制器,向计算机各部件发出控制信息的部件,其功能:控制指令的读出、解释和执行、中断事件的处理等;4)输入/输出(I/O)设备,其功能是输入程序和有关的数据,输出计算机的有关

24、信息及运算结果等;5)适配器: 其作用相当于一个转换器,它可以保证外围设备用计算机系统特性所要求的形式发送或接收信息。您的答案:题目分数:4.0此题得分:0.0教师未批改 38第17题什么是溢出?简述双符号位的判溢出方法。标准答案:  答:在运算过程中出现大于字长绝对值得现象,称为“溢出”。双符号位的判溢出是用模4补码扩大表数范围,使运算结果-1A+B<1时,小数点左边两位的状态总是相同的。当运算结果A+B<-1或A+B1时,小数点左边两位的状态为S'nSn=10或01,此时为溢出的情况。您的答案:题目分数:4.0此题得分:0.0教师未批改 3

25、9第27题什么叫“软件与硬件的逻辑等价性”,并举例说明。标准答案: 随着大规模集成电路技术的发展和软件硬化的趋势,计算机系统的软、硬件界限已经变得模糊了。任何操作可以由软件来实现,也可以由硬件来实现;任何指令的执行可以由硬件完成,也可以由软件来完成。这就叫“软件与硬件的逻辑等价性”。例如原来通过编制程序实现的整数乘除法指令,现在改为直接由硬件完成。您的答案:题目分数:4.0此题得分:0.0教师未批改 40第28题计算机的运算器有哪三种总线结构?简述它们的特点。标准答案:  答:计算机的运算器有单总线、双总线和三总线三种总线结构。分别具有以下特点:1)单总线结构的运算器:同一

26、时间总线上只能有一个操作数,主要缺点是操作速度慢,优点是只控制一条总线,控制电路简单。2)双总线结构的运算器:两个操作数同时在总线上,同时送ALU,提高了操作速度,并增强了数据传送的灵活性,但结果仍不能直接送到总线上,需放入输出缓冲器中。3)三总线结构的运算器:克服了单总线和双总线的多步操作的缺点,若操作数不需要修改,通过旁路器直接把数据从总线2传送到总线3而不经过ALU,大大提高了速度。您的答案:题目分数:4.0此题得分:0.0教师未批改 作业总得分:0.0作业总批注:作  业1第9题下列_不属于浮点加法的流水段?A.对阶B.阶码相加C.尾数加减D.规格化及舍入

27、处理标准答案:B您的答案:题目分数:2.0此题得分:0.0 2第10题微程序控制器中,机器指令与微指令的关系是_。A.每一条机器指令由一条微指令来执行B.一段机器指令组成的程序可由一条微指令来执行C.每一条机器指令由一段用微指令编成的微程序来解释执行D.一条微指令由若干条机器指令组成标准答案:C您的答案:题目分数:2.0此题得分:0.0 3第19题下面磁盘存储器的技术指标与转速无关的是(    )。A.平均存取时间B.平均等待时间C.平均找道时间 D.数据传输率标准答案:C您的答案:题目分数:2.0此题得分:0.0 4第20题通用寄存

28、器属于_部分。A.运算器B.控制器C.存储器D.I/O接口标准答案:A您的答案:题目分数:2.0此题得分:0.0 5第21题计算机操作的最基本时间单位是_。A.时钟周期B.指令周期C. CPU周期D.微指令周期标准答案:A您的答案:题目分数:2.0此题得分:0.0 6第22题下列各项中,_是异步传输的特点。A.需要应答信号B.各部件的存取时间比较接近C.总线周期的长度不可变D.统一的公共时钟信号标准答案:A您的答案:题目分数:2.0此题得分:0.0 7第25题某cpu微程序控制器控存容量为256×20位,分别根据op字段、zf条件码和c条件码进行分支转移

29、,op字段有4位,则p字段和后继地址字段应分别为_位。A.3和8B.6和9C.3和9D.6和8标准答案:A您的答案:题目分数:2.0此题得分:0.0 8第30题以下四种类型的二地址指令中,执行时间最长的是_。A.RR型 B.RS型 C.SS型D.SR型标准答案:C您的答案:题目分数:2.0此题得分:0.0 9第35题下列关于寄存器间接寻址方式操作数所在位置的说法正确的是_。A.操作数在指令中B.操作数在寄存器中C.操作数在内存中D.操作数地址在指令中标准答案:C您的答案:题目分数:2.0此题得分:0.0 10第38题为了便于实现多级中断,保存现场信息最有效的方法是

30、采用_。A.通用寄存器B.堆栈C.存储器D.外存标准答案:B您的答案:题目分数:2.0此题得分:0.0 11第1题某指令格式结构如下所示,操作码OP可指定        条指令。标准答案:   64  您的答案:题目分数:2.0此题得分:0.0 12第5题若x=01001011,x的逻辑非 =         。标准答案:  10110100您的答案:题目分数:2.0此题得分:0.0&#

31、160;13第6题若x=01001011,y=10001011,则逻辑乘运算x·y=         。标准答案:  00001011您的答案:题目分数:2.0此题得分:0.0 14第7题 某磁盘里,平均找道时间为TS=10毫秒,平均旋转等待时间TL=5毫秒,数据传输速率为40MB/s。磁盘机上存放着250个文件,每个文件的平均长度为10MB。现在需将所有文件逐一读出并检查更新,然后写回磁盘机,每个文件平均需要1毫秒的额外处理时间(也即检查更新时间)。假设一次取出或者写入所需

32、时间为T=TS+TL+T数据传送,则检查并更新所有文件需要占用的时间为           。标准答案: 132.75s 您的答案:题目分数:2.0此题得分:0.0 15第8题 在DMA控制器与CPU分时使用内存的三种方法中,_方法具有控制简单的优点,适用于数据传输率很高的设备进行成组传送,但在这种DMA传送过程中,CPU基本处于不工作状态,在外围设备传送两个数据的间隔中空闲出的许多存储周期不能被CPU利用。标准答案: 停止CPU访问内存您的答案:题目分数:2.0此题得分:0

33、.0 16第11题 cache地址映射方式,            方式命中率最高但比较电路很复杂,而            方式比较电路与cache容量大小无关,适合于大容量cache。标准答案:  全相联映射   ,    直接映射 您的答案:题目分数:2.0此题得分:0.0 17第1

34、2题已知条件同上题,地址为(0B1F)16的存储单元所在DRAM芯片的所有存储单元中,最小地址是_。标准答案:  (0800)16您的答案:题目分数:2.0此题得分:0.0 18第14题定点8位字长的字,采用补码形式表示8位的二进制整数,可表示的数范围为_。标准答案:  -128-+127您的答案:题目分数:2.0此题得分:0.0 19第15题在浮点数运算时,尾数结果要规格化,则规格化的补码负尾数应为形如            的形式。标准答案:

35、  1.0×××您的答案:题目分数:2.0此题得分:0.0 20第16题CPU从主存取出一条指令并执行该指令的时间叫做             ,它常常用若干个             来表示,而后者又包含有若干个时钟周期。标准答案:  _指令周期 ,_CPU周期您的答案:题目分数:2.0此题得分:

36、0.0 21第18题  DMA采用三种传送方式:即:停止CPU访问内存方式、         方式和DMA与CPU交替访内方式。标准答案: _周期挪用 您的答案:题目分数:2.0此题得分:0.0 22第23题某计算机的存储器系统采用L1、L2 Cache和主存3级分层结构,访问第一级命中率95,访问第二级时命中率50,其余50访问主存,假定访问L1 Cache需要1个时钟周期,访问L2 Cache和主存分别需要10个和100个时钟周期。平均需要_个时钟周期。标准答案: 3.7

37、您的答案:题目分数:2.0此题得分:0.0 23第24题计算机系统是一个由硬件、软件组成的多级层次结构,它通常由                、一般机器级、                     、汇编语言级和高级语言级组成。标准答案:

38、 微程序设计级、操作系统级您的答案:题目分数:2.0此题得分:0.0 24第31题三级存储系统是由          、          和辅助存储器组成的。标准答案:  高速缓冲存储器(cache)、主存储器您的答案:题目分数:2.0此题得分:0.0 25第32题定点8位字长的字,采用移码形式表示8位的二进制整数,可表示的数范围为     。标

39、准答案:  -128 +127您的答案:题目分数:2.0此题得分:0.0 26第33题 总线是构成计算机系统的互联机构,是多个        之间进行          的公共通路。 标准答案: 系统功能部件 、 数据传送  您的答案:题目分数:2.0此题得分:0.0 27第34题 磁盘的最小寻址单位是     

40、60;      。标准答案:  扇区您的答案:题目分数:2.0此题得分:0.0 28第36题主存有8个数据块(编号为07),cache有4行(编号为04),现采用2路组相联地址映射方式,则第4号数据块可映射到cache的第                行(若有不止1行需全部列出)。标准答案:   0或者1 您的答案:题目分数:2.0此题得分:0

41、.0 29第37题 主存有256个数据块,cache有8行,若采用直接映射方式,则主存第222块可映射到cache第_        行(行从0开始编号)。标准答案:   6 您的答案:题目分数:2.0此题得分:0.0 30第39题 在总线的三种集中式仲裁方式中,响应速度最快的是            。标准答案:  独立请求方式您的答案:题目分数

42、:2.0此题得分:0.0 31第2题 (2010-2011学年第1学期 计算)考虑一个单片磁盘,它有如下参数:旋转速率是7200转/分,一面上的磁道数是30000,每道扇区数是600,找道时间是每横越百条磁道花费1ms。1)    平均找道时间是多少?2)    平均旋转延迟时间是多少?(也即平均等待时间)3)    一扇区的传送时间是多少?(注意指的是数据传送时间)标准答案: 解. 1)150ms; 2)4.165ms; 3)13.9 ms您的答案:题目分数:4.0此题得分:0.0&

43、#160;32第17题 设存储器容量为64M字,字长128位,模块数m8,采用交叉方式进行组织。存储周期T160ns,数据总线宽度为128位,总线传送周期40ns。假设连续读取8个字。(1)交叉存储器的带宽是多少?(2)如果其它条件不变,总线传送周期提速到10ns,则交叉存储器的带宽是多少?标准答案:  解:(1) 信息总量:q=128位×8=1024位交叉存储器读出n=8个字的时间是:t1=T+ (n-1)maxT/m,=160+7×40= 4.4×10-7(s)交叉存储器带宽是:W1=q/t1=1024÷(4.4×10

44、)=232.7×107(位/S) (2) 交叉存储器读出8个字的时间变为是:t2=T+ (n-1) maxT/m, =160+7×20= 3×10-7(s)交叉存储器带宽是:W1=q/t1=1024÷(3×10 )=341.3×107(位/S)    您的答案:题目分数:4.0此题得分:0.0 33第28题已知x=0.1001和y=0.1111, 用变形补码计算x+y和x-y, 同时指出运算结果是否溢出。标准答案:      

45、        解:x=0.1001    y=0.1111X补00.1001, Y补11.0001, -Y补00.1111X+Y补00.1001+11.000111.1010 无溢出X+Y-0.0110 X-Y补00.1001+00.111101.1000 溢出X-Y+1.1000 > 1您的答案:题目分数:4.0此题得分:0.0 34第29题 某采用交叉方式编址的存储器容量为64字,存储模块数为8,每个模块8个字,起始地址为000000,存储周期

46、为200ns,总线传送周期为50ns。问:1) 地址为101000的字在哪一个存储模块?2)某程序需要连续读出地址为101000101111的8个字,求所需的时间。标准答案: 解: 1)根据地址的后三位000,可知在M0 块 2)t=T+ (m-1) maxT/m, =200+7×50= 550ns 您的答案:题目分数:4.0此题得分:0.0 35第40题某指令流水线有取指(IF)、译码(ID)、执行(EX)、访存(MEM)和写回寄存器堆(WB)5个过程段,各功能段所用的时间分别为120ns、80ns、90ns、100ns和60ns。今有40条指令流过此

47、流水线,试求流水线的时钟周期和加速比(保留2位小数)。标准答案: 解: 流水线的时钟周期T=max120,80,90,100,60=120ns         加速比C=(40×(120+80+90+100+60))/(5+40-1)*120=3.41您的答案:题目分数:4.0此题得分:0.0 36第3题试谈谈什么是存储系统的高速缓冲存储器(Cache),画出“主存- Cache”这一存储层次与CPU连接的结构框图。标准答案:  答:高速缓冲存储器是介于CPU与主存之间的用于存放当前最活跃的程序

48、块和数据的高速、小容量的存储器。您的答案:题目分数:4.0此题得分:0.0教师未批改 37第4题集中式总线仲裁方式有哪三种,其特点是什么?标准答案:  答: (1)链式查询方式。离中央仲裁器最近的设备具有最高优先权,离总线控制器越远,优先权越低。优点是所需传输线少,便于更改和扩充;缺点是对询问链的电路故障很敏感,优先级固定。(2)计数器定时查询方式。计数器的初值也可用程序来设置,这可以方便地改变优先次序,但这种灵活性是以增加线数为代价的。优先次序可灵活变动。(3)独立请求方式。响应速度快,对优先次序的控制灵活。当然,这种灵活性同样是以增加更多的线数为代价的。您的答

49、案:题目分数:4.0此题得分:0.0教师未批改 38第13题冯诺依曼型计算机主要由哪几个功能部件组成?简述它们的主要功能。标准答案:  答:冯诺依曼型计算机的硬件主要有:1)运算器,主要功能是进行加、减、乘、除等算术运算,除此之外,还可以进行逻辑运算,因此通常称为ALU(算术逻辑运算部件);2)存储器,其功能是存储程序和数据信息;3)控制器,向计算机各部件发出控制信息的部件,其功能:控制指令的读出、解释和执行、中断事件的处理等;4)输入/输出(I/O)设备,其功能是输入程序和有关的数据,输出计算机的有关信息及运算结果等;5)适配器: 其作用相当于一个转换器,它可以保证外围设

50、备用计算机系统特性所要求的形式发送或接收信息。您的答案:题目分数:4.0此题得分:0.0教师未批改 39第26题什么叫“软件与硬件的逻辑等价性”,并举例说明。标准答案: 随着大规模集成电路技术的发展和软件硬化的趋势,计算机系统的软、硬件界限已经变得模糊了。任何操作可以由软件来实现,也可以由硬件来实现;任何指令的执行可以由硬件完成,也可以由软件来完成。这就叫“软件与硬件的逻辑等价性”。例如原来通过编制程序实现的整数乘除法指令,现在改为直接由硬件完成。您的答案:题目分数:4.0此题得分:0.0教师未批改 40第27题什么是溢出?简述双符号位的判溢出方法。标准答案:  

51、答:在运算过程中出现大于字长绝对值得现象,称为“溢出”。双符号位的判溢出是用模4补码扩大表数范围,使运算结果-1A+B<1时,小数点左边两位的状态总是相同的。当运算结果A+B<-1或A+B1时,小数点左边两位的状态为S'nSn=10或01,此时为溢出的情况。您的答案:题目分数:4.0此题得分:0.0教师未批改 作业总得分:0.0作业总批注:作  业1第6题下列是用补码表示的机器数,真值最大的是()。A.001011B.101100C.110100D.110101标准答案:A您的答案:题目分数:2.0此题得分:0.0 2第7题为了便于实

52、现多级中断,保存现场信息最有效的方法是采用_。A.通用寄存器B.堆栈C.存储器D.外存标准答案:B您的答案:题目分数:2.0此题得分:0.0 3第10题cpu在每个_周期后响应dma请求。A.时钟B.指令C.存储D.总线标准答案:B您的答案:题目分数:2.0此题得分:0.0 4第15题 计算机系统是一个由硬件、软件组成的多级层次结构,由下至上各层级分别是             。A.微程序设计级、一般机器级、汇编语言级、操作系统级、高级语言级B.一般机器

53、级、微程序设计级、操作系统级、汇编语言级、高级语言级C.微程序设计级、一般机器级、操作系统级、汇编语言级、高级语言级D.一般机器级、微程序设计级、汇编语言级、操作系统级、高级语言级标准答案:C您的答案:题目分数:2.0此题得分:0.0 5第18题以下四种类型的二地址指令中,执行时间最短的是_。A.RR型B. RS型C.SS型D.SR型标准答案:A您的答案:题目分数:2.0此题得分:0.0 6第19题下面哪个标志触发器是CPU是否受理中断或者批准中断的标志_。A.准备就绪的标志(RD)B.允许中断触发器(EI)C.中断请求触发器(IR)D.中断屏蔽触发器(IM)标准答案:D您

54、的答案:题目分数:2.0此题得分:0.0 7第20题下列各项中,_是异步传输的特点。A.需要应答信号B.各部件的存取时间比较接近C.总线周期的长度不可变D.统一的公共时钟信号标准答案:A您的答案:题目分数:2.0此题得分:0.0 8第29题下面磁盘存储器的技术指标与转速无关的是(    )。A.平均存取时间B.平均等待时间C.平均找道时间 D.数据传输率标准答案:C您的答案:题目分数:2.0此题得分:0.0 9第35题在cache的下列映射方式中,无需考虑替换策略的是_。A.全相联映射B.组相联映射C.段相联映射 D.直接映射标准答案

55、:D您的答案:题目分数:2.0此题得分:0.0 10第36题下列各项中,_是同步传输的特点。A.需要应答信号B.各部件的存取时间比较接近C.总线长度较长D.总线周期长度可变标准答案:B您的答案:题目分数:2.0此题得分:0.0 11第1题 在总线的三种集中式仲裁方式中,响应速度最快的是            。标准答案:  独立请求方式您的答案:题目分数:2.0此题得分:0.0 12第2题计算机的硬件包括:运算器、  

56、0;        、         、适配器、输入输出设备。标准答案:   控制器 、存储器 您的答案:题目分数:2.0此题得分:0.0 13第3题主存有1024个数据块(B0B1023),cache有16行(L0L15),现采用2路组相联地址映射方式(每组2行),则第200号数据块可映射到cache的         行。

57、标准答案:    0或者1   您的答案:题目分数:2.0此题得分:0.0 14第4题 CPU从主存取出一条指令并执行该指令的时间叫做指令周期,它常常用若干个         来表示,而后者又包含有若干个时钟周期。标准答案: CPU周期(或机器周期)您的答案:题目分数:2.0此题得分:0.0 15第5题 磁盘的最小寻址单位是        

58、0;   。标准答案:  扇区您的答案:题目分数:2.0此题得分:0.0 16第8题在相对寻址方式中,操作数的有效地址等于           的内容加上指令中的形式地址D。标准答案:  程序计数器(或PC)您的答案:题目分数:2.0此题得分:0.0 17第9题 假设要传送的是数据是10101010,采用增加1位偶校验位的方式,则相应的偶校验编码为      

59、0;   (假定最低一位为校验位,其余高8位为数据位)。标准答案:  101010100您的答案:题目分数:2.0此题得分:0.0 18第13题某CPU微程序控制器控存容量为1024×48位,需要分别根据OP字段和ZF条件码进行分支转移,则P字段和后继地址字段应分别为2位和       位。标准答案:   10   您的答案:题目分数:2.0此题得分:0.0 19第14题某CPU微程序控制器控存容量为512×20位,需要分别根

60、据OP字段和ZF条件码进行分支转移,则P字段和后继地址字段应分别为            和            位。标准答案:  _2_,_9_您的答案:题目分数:2.0此题得分:0.0 20第21题线性k级指令流水线,有n条指令流过,加速比为         &#

61、160;          。标准答案: nk/(n+k-1) 您的答案:题目分数:2.0此题得分:0.0 21第22题已知条件同上题,地址为(0B1F)16的存储单元所在DRAM芯片的所有存储单元中,最小地址是_。标准答案:  (0800)16您的答案:题目分数:2.0此题得分:0.0 22第25题用8位(含符号位)补码表示整数,能表示的最大正整数和最小负整数分别是         &

62、#160;  和            。标准答案: +127、 -128您的答案:题目分数:2.0此题得分:0.0 23第26题设有补码为1.011010,则它所表示的定点纯小数真值(2进制形式)为            。标准答案:  -0.100110您的答案:题目分数:2.0此题得分:0.0 24第27题 为了使CPU能

63、受理新的中断源发出中断请求,中断服务子程序在返回前一定要执行            指令。在中断接口电路中,控制是否允许设备发出中断请求的触发器是            。标准答案:  开中断, EI 您的答案:题目分数:2.0此题得分:0.0 25第28题  DMA采用三种传送方式,即:停止CPU访问内存方式、  

64、     方式和         方式。标准答案: _周期挪用,_DMA与CPU交替访内_您的答案:题目分数:2.0此题得分:0.0 26第30题某采用多模块交叉方式编址的存储器容量为32字,存储模块数为4,则地址为10110的字位于第         _号模块内的第_号字(模块号和字号都是从0开始编号的)。标准答案: 2,5您的答案:题目分数:2.0此题得分:0.0

65、 27第37题主存有8个数据块(编号为07),cache有4行(编号为04),现采用2路组相联地址映射方式,则第4号数据块可映射到cache的第                行(若有不止1行需全部列出)。标准答案:   0或者1 您的答案:题目分数:2.0此题得分:0.0 28第38题 在总线的三种集中式仲裁方式中,响应速度最快的是_;对询问链的电路故障很敏感的是_。 标准答

66、案:  独立请求方式 、 链式查询方式  您的答案:题目分数:2.0此题得分:0.0 29第39题按照冯.诺伊曼的思想,将解决问题的指令序列存放到存储器中,这叫                   。标准答案:  存储程序您的答案:题目分数:2.0此题得分:0.0 30第40题某指令格式结构如下所示,操作码OP可指定    &#

67、160;   条指令。标准答案:   64  您的答案:题目分数:2.0此题得分:0.0 31第11题 某采用交叉方式编址的存储器容量为64字,存储模块数为8,每个模块8个字,起始地址为000000,存储周期为200ns,总线传送周期为50ns。问:1) 地址为101000的字在哪一个存储模块?2)某程序需要连续读出地址为101000101111的8个字,求所需的时间。标准答案: 解: 1)根据地址的后三位000,可知在M0 块 2)t=T+ (m-1) maxT/m, =200+7×50= 550ns&

68、#160;您的答案:题目分数:4.0此题得分:0.0 32第23题存储器容量为32M字,字长64位,模块数m = 8,分别用顺序方式和交叉方式进行组织。存储周期T = 100ns,数据总线宽度为64位,总线周期= 20ns 。问顺序存储器和交叉存储器的带宽各是多少?(取读出8个字为例进行计算)标准答案:  解:信息总量:q=64位×8=512位顺序存储器和交叉存储器读出8个字的时间分别是:t2=mT=8×100ns=8×10-7 (s)t1=T+ (m-1) maxT/m, =100+7×20= 2.4×10-7 (s)顺序存储器带宽是:W2= q/t2=512÷(8×10 )=64×107(位/S)交叉存储器带宽是:W1=q/t1=512÷(2.4×10 )=213×107(位/S) 您的答案:题目分数:4.0此

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论