微机原理与接口技术复习总结_第1页
微机原理与接口技术复习总结_第2页
微机原理与接口技术复习总结_第3页
微机原理与接口技术复习总结_第4页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第一章计算机基础知识本章的主要内容为不同进位计数制计数方法、 不同进位制数之间相互转换的方法、数和字符在计算机中的表示方法、 简单的算术运算以及计算机系统的组成。下边将本章的知识点作了归类,图 1 为本章的知识要点图,图 1.2 为计算机系统组成的示意图。二进制数 (B)八进制数 (Q)数制十六进制数 (H)十进制数 (D)B)原码带符号数编码反码本补码章码制知奇偶校验码识要点ASCII 码字符编码压缩 BCD 码BCD 码非压缩 BCD 码计算机系统组成控制器中央处理器 (CPU)主机运算器ROM半导体存储器计硬件RAM算输入设备机外部设备输出设备系统操作系统:如DOS 、 Windows

2、、 Unix 、 Linux 等组成系统软件各种计算机语言处理软件:如汇编、解释、编译等软件软件其他系统软件用户应用软件应用软件其他应用软件1/10第二章8086 微处理器本章要从应用角度上理解 8086CPU 的内部组成、编程结构、引脚信号功能、最小工作模式的系统配置、 8086 的存储器组织、基本时序等概念。下面这一章知识的结构图。Intel 8086 微处理器时钟发生器(8284)系统配置8086CPU三总线 (DB 、 AB 、 CB)(最小模式)地址锁存器( 74LS373 、 8282)本数据收发器 (8286、 74LS245)章知存储器逻辑分段逻辑地址物理地址识存储器组织奇地址

3、存储体( BHE )要点存储器分体偶地址存储体(A0 )时钟周期 (T 状态 )总线周期指令周期时序基本读总线周期基本写总线周期中断响应时序执行单元EU( AX 、BX 、 CX 、DX 、 SP、BP 、SI、 DI 、标志寄存器)内部组成总线接口单元BIU ( CS、 DS、 SS、 ES、IP)地址 /数据地址 /状态引脚功能负责地址 BHE/S7 、 ALE(最小模式)数据允许和收发DEN 、 DT/R负责读写RD、WR 、M/IO负责中断INTR 、 NMI 、 INTA控制负责总线HOLD 、HLDA协调 CLK 、 READY 、 TEST模式选择MN/MX=5V2/10第三章8

4、086 的指令系统本章重点是 8086CPU 指令的寻址方式,每条指令的格式、功能及标志的影响;同时还涉及到存储器单元的物理地址计算、标志位填写和堆栈操作。下图为本章知识结构图。操作数寻址方式立即数寻址、寄存器寻址、存储器寻址 .本逻辑地址、物理地址章指令功能对标志位影响指令格式知填写标志位识要点堆栈指针 (SP)堆栈结构 (后进先出 )堆栈操作(入栈、出栈)立即数寻址直接寻址寄存器寻址寄存器间接寻址寻存储器寻址寄存器相对寻址址串操作寻址基址变址寻址方相对基址变址寻址式I/O 端口寻址隐含寻址数据传送类(通用数据传送指令、堆栈指令、交换指令、I/O 传送指令、换码指令、有效地址传送指令、标志寄

5、存器传送指令)算术运算类指令(加法指令,减法指令, 乘法指令,除法指令,BCD 码调整指令)指逻辑类指令(逻辑运算指令、逻辑移位操作指令)令功串操作类指令(串传送、比较、扫描、串存和取指令)能控制转移类指令(条件和无条件转移、子程序调用和返回指令、子程序调用和返回、中断)、处理器控制类指令3/10第四章汇编语言程序设计本章主要内容是汇编语言类别、 伪指令语句格式和作用、 基本程序结构、 调用程序和被调用程序之间数据传递途径以及汇编源程序上机调试过程。本章重点是阅读程序和编写程序。下边是本章的知识结构图。实指令语句汇编语言语句类别伪指令语句宏指令语句本章顺序结构知程序基本结构分支结构识寄存器约定

6、循环结构要参数传递途径点过程(子程序)存储器约定堆栈传递程序开发步骤: 编辑汇编链接调试运行符号定义伪指令EQU、 =数据定义伪指令DB 、DW 、DD 伪段定义伪指令SEGMENT ENDS指PROC、 ENDP令过程定义伪指令语段指派伪指令ASSUME句程序定位伪指令ORG汇编结束伪指令END其他伪指令 .4/10第五章半导体存储器半导体存储器是用半导体器件作为存储介质的存储器。 本章讨论半导体存储器芯片的类型、存储原理、引脚功能、如何与 CPU(或系统总线)连接等问题。本章知识结构图如下。存储器作用存放程序和数据只存放二进制数SRAMRAMDRAM本半导体存储器芯片分类章掩模 ROM知R

7、OMPROMPROM识EPROM要EEROM点存储器芯片存储容量引脚功能计算芯片数主存储器设计与系统连接地址分配、片选逻辑、控制选择全译码部分译码线译码5/10第六章 输入输出接口本章讨论输入 / 输出接口的基本概念,包括输入/输出接口的作用、内部结构、传送信息的分析、IO 端口编址以及主机通过接口与外设之间数据传送的方式。下边是本章的知识结构图。接口作用控制信息IO 接口概念接口传送信息的种类状态信息数据信息(开关量、脉冲量、数据量、模拟量)本IO 端口IO端口编址方式单独编址IO 端口号章统一编址知识主机通过接口与外设数据传送方式要点简单的 I/O 芯片的使用无条件传送程序控制方式有条件传

8、送 (查询 )数据传送方式中断控制方式直接存储器存取控制方式(DMA)6/10第七章中断与中断控制器本章主要内容:中断的基本概念、CPU 响应中断的条件、中断响应过程、中断服务程序的执行;8086/8088 中断系统; 可编程中断控制器8259A 的引脚功能、 编程结构以及工作工程。中断概念中断源中断源的中断优先级别本中断请求中断判优中断响应中断服务中断返回章中断优先级排队知实现中断与返回识中断系统功能实现中断优先级控制要中断嵌套点(高级中断请求能中断低级中断服务)软件查询中断优先级控制硬件查询(菊花链)可编程中断控制器 (PIC)实现中断与返回全嵌套方式优先级设置方式特殊全嵌套方式优先级自动

9、循环方式优先级特殊循环方式8259A 的自动 EOI 结束方式中断管理中断结束方式普通 EOI 结束方式方式特殊 EOI 结束方式实现中断优先级控制中断屏蔽方式边沿触发方式中断请求引入方式电平触发方式中断查询方式7/10第八章定时器 /计数器 8253 及应用本章主要内容是定时器/计算器的应用场合;如何实现定时/计数;可编程计数器/定时器 8253芯片的内部结构、引脚功能、计数原理、6 种工作方式下的工作条件和输出波形特征。下边是知识要点图。定时 / 计数的实现下本章知识要点可编程定时器 /计数器软件:延时子程序硬件:数字逻辑电路采用可编程定时器/计数器引脚功能8253通道的编程结构通道的 6

10、 种工作方式芯片的使用:硬件连线、软件编程方式 0:计数结束中断方式方式 1:可重新触发单稳态输出方式方式 2:分频器方式8253 的工方式 3:方波发生器方式作方式方式 4:软件选通触发方式方式 5:硬件选通触发方式可编程并行接口 8255:功能、内部结构框图及功能、引脚及功能、 8255 的工作方式、 8255 的设置(初始化)及控制字和状态字、 8255 的使用(硬件设计及软件设计)以及与打印机、 ADC的控制连接等等。8/10第九章A/D 和 D/A 转换本章重点是 A/D 转换的任务和转换原理, D/A 转换的任务和转换原理, 常用 A/D 转换器 (ADC) 集成芯片和 D/A 转

11、换器 (DAC) 集成芯片的外部引脚功能、 内部结构、 工作过程、 性能指标以及实际应用。A/D :模拟量数字量转换任务D/A :数字量模拟量基准电压、权电阻解码网络本A/D章转换原理常用方法基准电压、 T 型电阻解码网络知逐次逼近式,计数器式D/A识要积分式,并联式点硬件连线:同微机系统总线的连接集成芯片使用软件编程:控制转换,控制数字量传送ADC :将 CPU 处理后的数字量转换为模拟量集成芯片应用场合将 CPU 处理后的数字量转换为模拟量,送控制现场DAC与运算放大器一起组成各种波形发生器9/10如下图所示, 以 8088 微处理器为核心的IBM PC/XT机与 DAC0832 连接,实现波形发生器。IBM PC/XT 机使用 10 根地址线 A0A9寻址 I/O 端口, AEN 为地址允许信号,低电平时选中端口。DAC0832 的参考电压VREF=-5V,VREF 的范围为 05V, 计算式为Vout1N,其中, N 是

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论