之移位寄存器_第1页
之移位寄存器_第2页
之移位寄存器_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、D触发器构成的移位寄存器一、实验目的1、熟悉Multisim软件的使用方法。2、加深对触发器工作原理的理解。3、掌握D触发器逻辑功能的应用。4、了解触发器的两种触发方式(脉冲电平触发和脉冲边沿触发)及触发特点。二、虚拟实验仪器及器材直流电源、信号发生器、逻辑分析仪等仪器等。 74LS74引脚图 74LS74逻辑图3、 实验原理 D触发器在时钟脉冲CP的前沿(正跳变0到1)发生翻转,触发器的次态取决于脉冲上升沿到来之前D端的状态,即=D。因此,它具有置0、置1两种功能。由于CP=1期间电路具有维持阻塞作用,所以在CP=1期间,D端的数据状态变化,不会影响触发器的输出状态。和分别是决定触发器初始状

2、态的直接置0、置1端。当不需要强迫置0、置1时,和端都应置高电平(如接+5V电源)。74LS74、74LS175等均为上升沿触发的边沿触发器。触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生器等。四、实验内容:1、逻辑功能验证。在仿真平台画出如下电路图:2、 仿真运行分析逻辑分析仪显示的波形如图所示。图中,“1”为Q1端输出信号的波形,“2”为Q2端输出信号的波形,“3”为Q3输出信号的波形,“4”为Q4输出信号的波形。由图可知,4个D触发器一次输出输入数据,高位触发器与地位触发器的输出波形只差一个脉冲周期。3、 结果分析图表CPQ1Q2Q3Q4000001D10002D1D2

3、003D1D2D304D1D2D3D4由表可知,输入数码依次地由低位触发器移到高位触发器,作右向移动。经过4个时钟脉冲后,4个触发器的输出状态Q4Q3Q2Q1与输入数码D4D3D2D1相对应。4、 收获与感想在本次实验中我清楚的认识到软件仿真的快捷与方便,使用软件仿真可以快捷迅速的对电路进行查错,修正。省时省力。尤其对较复杂的电路,搭建电路进行硬件仿真比较困难耗时,而且还会浪费资源,如果在软件调试成功后,在进行硬件电路的搭建就比较方便快捷,而且硬件电路的功能也比较容易实现。 刚开始使用Multisim的时候,有很多次仿真结果与实际差很多,不过仿真终究是在理想情况下对电路进行的模拟,与现实的结果会有较大

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论