智能卡门禁系统设计_第1页
智能卡门禁系统设计_第2页
智能卡门禁系统设计_第3页
智能卡门禁系统设计_第4页
智能卡门禁系统设计_第5页
已阅读5页,还剩26页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、智能卡门禁系统设计1 设计要求智能卡的应用并不是简单的读写卡操作, 而是一个综合性的工程项目。 它不仅包括卡和 读写模块的选择,还涉及到读写模块的控制、 数据的传输、数据的处理和存储;既需要有硬 件应用的知识、 也还必须具有软件方面的能力。 下面我们以一个完整的应用系统为例, 详细 地描述了各组成部分的设计要求、完成的功能及具体的实现方法。智能卡门禁系统设计任务:1 智能卡门禁系统门禁机模块的设计(1)非接触式 IC 卡读写头部分主要内容: 读头部分采用非接触智能卡读写模块, 由读卡器读入数据并加以保存, 智能 卡按常规要具有加密和数据分区存储功能,读写头的读写距离在 5-10 厘米左右,必须

2、具有 掉电保护、精确时间记时和显示,3K 5K的临时数据存储。( 2) 门禁机主控模块主要内容:智能门禁机主控模块是智能门禁机系统的核心部分,主要包括MCU键盘、显示、电子时钟、外部数据存储器及掉电保护和看门狗电路,有精确时间记时和显示。2 智能卡门禁系统系统管理模块的设计( 1) 系统管理主控模块设计主要内容: 设计门禁上层软件的主控模块, 其主要实现的功能是最高权限卡对管理员和 一般用户发卡, 管理员对一般用户发卡。 能对丢失的卡进行挂失, 对找回的卡进行解挂,同 时还要具备查找功能。(2)系统管理的数据库管理软件设计 主要内容:运用高级语言编程,制作数据库管理软件。 采集下位机的数据并保

3、存,然后 管理采集到的数据,具有采集、数据更新、查询统计和报表的打印功能3 .智能卡门禁系统一一数据传输模块的设计主要内容: 完成中央控制电脑与门禁读写器之间的数据传输协议的设计,能实现主、 从机的双向数据传输及一对一、一对多的数据传输。2 总体方案根据设计要求,整个智能卡门禁系统分为三大部分:其一是读写器部分,包括MCU复位电路、时钟电路、显示电路、键盘、数据存储等主控模块及非接触IC 卡读写模块和电锁驱动部分; 其二是中央控制电脑的软件管理系统模块; 其三是中央控制电脑与读写器之间的 数据传输模块。其总体方案见图 5.1 。J申真推制中證电脑RS485浪晶昱示岀门CKOO&tt图1非接触式

4、IC卡门禁系统框图cumM 片C9C53)3非接触式IC卡门禁机的设计系统采用Philips 公司的非接触智能IC卡Mifare 1卡,以M1卡作为用户卡,以用户 卡的序列号 SN (全球唯一)为依据控制门的开启。因为它是一个高频卡(工作频率为 13.5MHZ),有较强的抗干扰能力、读写距离远(5MI 10MM。首先,在发卡系统(中央控制PC机)里把用户的卡号及个人信息输入系统数据库,并将该卡号作为合法卡号下载给所有门禁机。当有一张M1卡在门禁机的有效工作范围内时,系统会自动向卡发出命令,卡接收到命令后向门禁机反馈其SN,门禁机判断收到的卡号是否合法,合法则驱动电磁门锁开门,并实时上传其开门记

5、录;如果是非法卡(未经授权或已 挂失的卡)则拒绝开门并上传报警信息。只有最高授权者(掌握授权密码)才可以发管 理员卡,管理员必须用管理员卡方可登录发卡系统进行发卡/下传合法卡号、挂失、解挂、下传黑名单等操作。附录二门禁机硬件原理图由于采用了 Philips公司的非接触式Mifare 1卡,所以卡的读写模块也采用了以Philips 公司最新推出的 Mifare读写芯片MF RC500为核心开发的 ZLG500A读写模块。门禁机模块的硬件原理图见附录二。通过AT89C52对ZLG500A的控制达到对卡的读写。系统结构简单 ,成本较低且具有信息 量大和安全保密性好等特点。外围配有RS232转RS48

6、5接口能与PC机互连成网络,可以完成读卡、显示卡号和出入时间、身份识别、开锁以及保存和上传出入记录、下载黑名单、设 置开门权限等功能。门禁机模块的主控软件主要完成门禁机模块的初始化、卡的识别、开启门锁及保存有关数据和数据的传输等五大功能。其总体工作流程如图5.2所示:图3非接触式IC卡门禁机总体工作流程在完成整个门禁机模块的设计和制作前,首先必须明确非接触式IC卡读写模块的功能特性、接口规范和控制方式。本系统选用MIFARE 1卡作为门禁钥匙,相应地,选用广州周立功公司的ZLG500A读写模块作为卡与门禁机交换数据的接口模块。1. ZLG500A读写模块特性1)功能特性图5.3为ZLG500A

7、非接触式IC卡读写模块,该模块采用最新 PHILIPS高集成ISO14443读卡芯片一MF RC5O0能读写RC500内EEPROM提供三线 SPI接口,并具有控制线输出口,EMC生能优良;并自带无源能与任何MCI接口。此外,该模块四层电路板设计,双面表贴, 蜂鸣器信号输出,能用软件控制输出频率及持续时间。J1图4 ZLG500A模块实物图如图5.3所示J1为与天线的接口 J2为与MCU的接口,J1、J2的管脚排列和功能说明 见表5.1 :表5.1 ZLG500A非接触式IC卡读写模块管脚说明(一)管脚符号描述J1-1GND地J1-2TX1天线发送1J1-3GND地J1-4TX2天线发送2J1

8、-5GND地J1-6RX天线接收表5.1 ZLG500A非接触式IC卡读写模块管脚说明(二)管脚符号类型描述J2-1SCLK输入三线SPI接口时钟线总是由外部 MCU产生J2-2SDATA双向数据线可双向传输J2-3SS双向传输启动线接MCU外部中断J2-4VCCPWR电源正端J2-5RST复位内部MCU复位端咼电平有效J2-6GNDPWR电源负端J2-7CTRL输出控制线输出J2-8BZ输出蜂鸣器信号输出ZLG500模块可方便地与任何 MCU进行接口,如图5.4所示为ZLG500与MCS-51单片机P1.0ASCLKP1.1SDATAP1.2SSZLG500MCS51“cP3.3ARSTVC

9、TRLD7BZ图5.4 ZLG500 与MCS-51单片机接口图的典型接口。 SCLK SDATA SS为ZLG500A与 MCU相联接的控制线,分别为片选SS时钟线SCLK和数据线SDATA主控制器的MCU和读卡模块内的 MCU通过此三线相连,三根线上的 实际电平是双方口线状态逻辑线与的结果。2) ZLG500三线串行读卡模块接口规范(1) 接口原理接口空闲时主机 SS=1 SCLK=0 SDATA=0从机 SS=1 SCLK=1 SDATA=d 其中 SS和 DATA!双 向的而时钟线SCLK是单向的,即时钟只能由主控制器产生,该信号必须严格遵守时序规范, 否则将出现通信错误读卡模块必须释

10、放该线。SS为数据发送使能,若一方有数据要发送给另一方,则该方控制SS线为低并在发送结束后将该线置高,接收数据方不得控制该线,双方必须遵守通信协议不得同时控制该线。SDAT为数据线,由数据发送端控制数据,接收端必须释放该线。该线在一次传输开始 时还同时作为数据接收端的响应信号。(2) 时序图如图5.5所示,无论数据传输的方向如何,SPI线上信号的波形总是如下;Staii from senderStop from senderSS一一t1 tHt2t3SCLKSDATAAck from receiverSender and receiver图5 ZLG500时序图且在SCLK低时取决接收器内一旦

11、接收器响由图中可以看出,在SS为低的情况时,时钟和数据线上的信号才有效。 SDAT变化,在SCLK高时SDAT应保持稳定。以上传输中从数据发送器请求开始至数据接收器响应的时间是不确定的, 的MCU是否忙,有必要设置一个看门狗定时器对数据接收器的响应进行监视, 应,则MCU必须根据数据传输的方向,严格控制以下几个时间,以确保数据传输无误。t1 数据接收器响应至MCU产生第一个SCLK上升沿的时间。t2 两个字节传输之间SCLK低电平的持续时间。t3 传输最后一个字节的最后一位的SCLK信号的上升沿至SS上升沿的时间。tH SCLK信号的高电平持续时间。tL SCLK信号的低电平持续时间。 在数据

12、传输的方向不同时,对时间t1 t3 tH 和tL都有各自不同的要求。(3) 通信协议MC与ZLG5O0勺通信必须先由MCI发送命令和数据给 ZLG50Q ZLG500执行命令完毕后, 将 命令执行的状态和响应数据发回MCU开始通信前,收发双方必须处于空闲状态。首先由MC发出SS下降沿信号,然后等待ZLG500载SDAT线上的响应,若在50ms内为检测到此信号,则退出本次传输。若正确响应, 则MC可将命令和数据发送出去。然后MC等待ZLG50C发回的状态和响应数据。也即等待SS线上的下降沿信号,若在 50ms内为检测到此信号,则退出本次传输,若正确检测到SS信号,则可以接收状态和数据。ZLG50

13、C初始化的子程序如下:SCLKBIT P1.0SDATABITP1.1SSBITP1.2RSTBIT P3.3Zlg500:SETB RSTLCALL DELAY_50MSCLR RSTLCALL DELAY_50MSSETBSSCLRSDATA;ZLG500内部复位处于空闲状态MOV 58H,#11HMOV59H,#11HMOV5AH,#11HMOV5BH,#11HLCALLCONFIGLCALLREQUESTLCALLANTICOLL.* if have CARD *配置发送请求;防碰撞CLR SCLKMOV A,52H;A=04 IS NO CARDCJNE A,#04H,SA123LJ

14、MP SA234SA123:RETSA234:从存储器中读取数据LCALL READ_BLOCKLCALL DELAY_100MSMOV R2,#20MOV R0,#58H进行卡号的比较和验证MOV R1,#80H LCALL COMPAREREL13:SETB FLAGLCALL REL123JB FLAG,REL13RET是由MC向ZLG5O0发出的不带数主要是检REQUES命令上述程序中CONFIGF程序为RC5O0勺复位和配置子程序,据的命令程序;REQUES子程序是MC向ZLG50C发出的带一个字节数据的命令程序, 查在有效范围内是否有卡存在;ANTICOLI子程序是防冲突操作,必须

15、在执行了后立即执行。MCU与 ZLG500之间的通信一般遵循如下的数据格式MCU向 ZLG500发出的命令模式的格式如下:SeqNrComma ndLenData0 NBCC其中:SeqNr: 1 Byte是数据交换包的序号Comma nd: 1 Byte是命令字符Len:1 Byte是数据的长度DataLen Byte是数据字节BCC:1 Byte是一个字节的BCC效验SeqNrStatusLenData0 NBCCINFO0INFO n其中:SeqNr:1 Byte是数据交换包的序号status: 1 Byte是状态字符Len:1 Byte是数据的长度DataLen Byte是数据字节BC

16、C:1 Byte 是一个字节的 BCC效验按照上述数据格式传输编制的CONFIG REQUES和ANTICOLL子程序清单如下:* ONFIG *CONFIG:MOV60H,#00H;数据交换包的序号MOV61H,#52H;配置命令字符代码MOV62H,#00H;数据的长度为0LCALLBCC_SUM0;BCC效验子程序MOV63H,A;BCC_SUMMOV A,#00HMOV R2,#04HMOVR0,#60H;发送首地址LCALLSPI_SENDMOV R0,#30H;接收起始地址LCALL_SPI_RCVRET* R.EQUEST *REQUEST:MOV60H,#00H;数据交换包的序

17、号MOV 61H,#41H;请求命令字符代码MOV62H,#01H;数据的长度为1MOV63H,#01H; 请求模式的数据 mode=01HLCALLBCC_SUMMOV64H,AMOVA,#00HMOVR2,#05H;发送5个字节数MOVR0,#60H;60H_64H的数据发送LCALLSPI_SEND;MOV R0,#40H;接收起始地址LCALLSPI_RCVRET* ANTICOLL *MOV60H,#00;数据交换包的序MOV61H,#42H;防碰撞命令字符代码MOV62H,#01;数据的长度为1MOV63H,#00H;数据值为0LCALLBCC_SUMMOV64H,AMOVA,#0

18、0HMOVR2,#05H;发送5个字节数MOVR0,#60H;60H_64H的数据发送LCALLSPI_SENDMOVR0,#50H;存放数据ANTICOLL:LCALL SPI_RCVMOV A,52HCJNE A,#04 H,L0MOV 58H,53HMOV 59H,54HMOV 5AH,55HMOV 5BH,56HMOV A,58HXRL A,59HXRLA,5AHXRLA,5BHMOV 5CH,AMOV A,#00HCLRP3.4LCALLDELAY_50MSLCALLDELAY_50MSLCALLDELAY_50MSLCALLDELAY_50MSSETBP3.4L0:RET3) 写数

19、据 MC ZLG500除响应信号外,三根线上的信号全由MCU产生。MCU在SS线上产生一个下降沿,发出请求数据传输的信号,等待 ZLG500响应后本次数据传输开始,ZLG500将在SCLK为高时读 取SDAT戯上的数据,传输完毕后 MC应在SS线上产生一个上升沿结束本次传输。写数据的 具体步骤可见表5.2 。表5.2 ZLG500A读写模块写数据步骤序号动作发出者动作动作接收者动作说明1MCUSDATA=1 SCLK=0 SS下 降沿ZLG500本次数据传输开始请 求2ZLG500SDATA上升沿MCU本次数据传输响应3MCUSDATA串行数据ZLG500数据传输4MCUSCLK吐升沿、延时、

20、下降沿ZLG500产生时钟ZLG500读数据5MCU重复动作3、4传送N 8位ZLG500数据传输N字节6MCUSS吐升沿 SDATA=0 SCLK=0ZLG500本次数据传输结束传输过程中必须严格遵守以下时间要求: t17s , t214s , tH7s , tL9s , t3=任意F面是MCI向ZLG500写入数据的子程序,为满足上述时间要求,可通过加入空操作来实现。SPI_SEND:ANL P3,#0F7H 求DECR0SETBSDATACLR SCLKJB SDATA,$CLR SSMOVR5,#100DL33:MOVR6,#7DHDL44:JBSDATA,ASDFDJNZ R6,DL

21、44DJNZ R5,DL33AJMPSPI_SENDASDF:ANLP1,#0FDHSENDBYTE:NOPINCRONOPNOPMOV A,R0MOV R3,#8NOPNOPSENDBIT:NOPRLC AMOV SDATA,CNOPNOPSETB SCLK: NOP;恢复SS的输出功能,传输开始请;发送数据的首地址;SADATA仍为高则等待;MCU等待SDATAD勺上升沿;STADA恢复输出设置一个字节的位数发送数据位NOPCLR SCLKDJNZR3,SENDBITDJNZR2,SENDBYTESETBSS;本次数据传输结束CLRSDATANOPJB SS,$RET4) 读数据ZLG50

22、0MCU响应信号SCLK信号由MCU产生,SS信号和SDAT信号由ZLG500产生。ZLG500会在 SS线 上产生一个下降沿发出请求数据传输的信号,等待MC响应后本次数据传输开始,MCU将在SCLK为高时读取SDATA线上的数据,传输完毕后 ZLG500将会在SS线上产生一个上升沿结 束本次传输。读数据的具体步骤可见表5.3传输过程中必须严格遵守以下时间要求t114s, t216s, tH6s, tL6s, t39s下面是MCU从ZLG500读取数据的子程序 作来实现。SPI_RCV:ORL P3,#08H ANL P1,#0FDH DECROCLR SCLKSETBSDATANOPORL

23、P1,#02NOPNOPRCVBYTE:MOV R3,#8 INC R0RCVBIT:NOPNOPSETBSCLKNOPNOPMOV C,SDATA RLC A NOPNOPCLR,同理,为满足上述时间要求, 可通过加入空操;SS设置为输入;SDATA设置为输出;SDATA设置为输入读取一位SCLK表5.3 ZLG500A读写模块读数据步骤动作序号动作 发出者动作动作 接收者动作说明1ZLG500SDATA=1 SS下 降沿MCU本次数据传输开始请求2MCUSDATA上升沿ZLG500本次数据传输响应3ZLG500SDATA串行数据MCU数据传输4MCUSCLK=上升沿、延时、下降沿ZLG50

24、0MCI产生时钟,且读取数 据5双方重复动作3、4传送N8位双方数据传输N字节6ZLG500SS=上升沿 ,SDATA=0MCU本次数据传输结束NOPNOPDJNZR3,RCVBITMOV R0,A; 读取的一个字节存入指定地址NOPNOPJNB SS,RCVBYTEANL P1,#0FDH; SDATA设置为输出CLR SDATARET2.门禁机主控模块上面我们对ZLG500A读写模块的功能特性、接口规范和控制方式作了比较详细地讲解, 在此基础上,可以进一步完成MCU寸ZLG500A的读写和控制,如果附加上周边的辅助功能和 驱动控制,就可以形成一个完整的智能卡读写器。首先,我们看一下 MCI

25、部分的设计和控制的实现。 图5.6是MCI控制框图,从图中可以 看出MCC除了完成对ZLG500A读写模块的控制外,还要承担其它功能的控制,主要包括四大 部图6门禁机控制框图分:键盘和显示部分、实时时钟和掉电保护部分、数据存储和数据传输部分、 驱动控制部分。1) 键盘和显示部分键盘和显示是一般智能化仪器仪表均须具有的功能,是人机交互最主要的方式。不同的智能仪器,随着其功能、MCC资源的占用、使用环境等各种条件的不同,可采用多种键盘和显示方案。本应用系统中,由于外围部件较多,MCI资源占用较大,为了尽可能的减少MCU输入输出I/O的占用,键盘的设计采用串入并出的方式,禾U用一片74LS164,占

26、用MCU勺四根I/O 口,就可以实现16个键的全部功能。具体电路见图 5.7 :串行口 IQ扩展的行列式键盘图7串行口扩展的行列式键盘从系统监控软件的角度来看,仅仅完成键盘扫描,读取当前时刻的键盘状态是不够的, 还有不少问题需要解决,否则,在操作键盘时就容易引起误操作、失控等现象。首先是去抖动处理。按键的触点在闭合和断开时均会产生抖动, 这时触点的逻辑电平是 不稳定的,如不妥善处理,将会引起按键命令的错误执行或重复执行。最常用的一种方法是软件延时的方法来避开抖动阶段,延时过程一般取10ms50 ms。其次是连击的处理。当按下某个键时,键盘处理程序便查找相应的功能号,并转到相应的功能模块程序去执

27、行,如果这时操作者还没有释放按键,MCI就会反复执行该按键对应的功能,好像操作者在连续操作该键一样。本系统中需要按键去改变系统的实时日历,如果出现连击现象,操作者就很难设定时间。 要解决连击的问题最关键是一次按键只让它响应一次, 该键不释放就不执行第二次。为此要分别检测到按键按下的时刻和释放的时刻。有两种程序结构都可以解决连击的问题,一是按下键盘就执行, 执行完成后等待操作者释放按键,在末放前不再执行指定的功能,从而避免了一次按键重复执行的现象。二是在按键释放后再执行指定的功能,同时可以避免连击,但与前一种相比,给人一种反应迟钝的感觉。具体采用哪 种结构,可根据实际情况而定。关于键盘控制的具体

28、编程,可参考有关的书籍和应用说明,在此就不再说明。显示是人与计算机系统打交道所必不可少的部分,本系统要求门禁在不打卡时具备显 示当前时间,打卡时显示该卡卡号及打卡时间。为此,选用了具有有良好的显示界面的图形 点阵液晶显示器。图形点阵液晶显示器分辨率较高,显示出的结果非常细腻,且能够显示各种复杂图形,为以后的扩展留下了余地。本系统所选择的是 JG19264A图形点阵液晶,图5.8 为JG19264A的结构框图,弓I脚说明见表 5.4 。图8 JG19264A图形点阵液晶结构框图表4 JG19264A图形点阵液晶引脚说明引脚符号电平说明1DB7H/L数据位72DB6H/L数据位63DB5H/L数据

29、位54DB4H/L数据位45DB3H/L数据位36DB2H/L数据位27DB1H/L数据位18DB0H/L数据位09EH,H L片使能信号10R/WH/LH:读;L:写11RSH/LH:数据;L:指令12V0可调LCD驱动电压,对比度调节13VDD5.0V电源电压14VSS0V接地(GND)15CSBH/L片选信号,00,01,10分别对应一片IC 的SEG 11三片均不选中16CSAH/L17VEE-10.0VLCD驱动负电源18RSTL复位信号,低有效19LED+背光正极20LED-背光负极JG19264A 液晶的分辨率为 192 X 64,该液晶的显示内核是 HD61202U与HD612

30、03U其 中一片HD61203作为64路行驱动器,三片HD612031组成196点列的列驱动器组。 所以内置 HD61202U图形液晶显示模块的电路特性实际上是 HD61203U和HD61202U组合的电路特性。HD61203U是带有振荡器和显示时序发生器的行驱动器。它具有64路行驱动输出,但它的特点在于它本身带有振荡器和时序发生器,通过外接振荡电阻电容使其上电后就以其设定的占空比系数1/N值开始行扫描工作;它可以自行完成行、 列驱动时序的生成及分配,自动进行行驱动的工作;同时向列驱动器输出同步信号及显示数据驱动所需的脉冲时序,控制列驱动器HD61202U的工作,所以我们只用控制HD61202

31、U就可以操作整个液晶模块。HD61202U是带显示存储器的图形液晶显示列驱动控制器。它的特点是内置64 X 64位的显示存储器,显示屏上各像素点的显示状态与显示存储器的各位数据对应,显示存储器的数据直接作为图形显示驱动信号。显示数据为“1”,相应的像素点显示;显示数据为“0”相应的像素点就不显示。同时HD61202U配备了一套显示存储器的管理电路和与计算机的连接口电路。HD61202U 一共可以有七条指令,从作用上可分为两类。第一条和第二条指令为显示状 态设置类;其余指令为数据读 /写操作指令,见表5.5表5 HD61202U的指令一览表。指令名称控制信号控制代码D/IR/WD7 D6 D5

32、D4 D3 D2 D1 D0显示开关设置000011111 D显示起始行设置0011 L5 L4 L3 L2 L1 L0页面地址设置0010111 P2 P1 P0列地址设置0001 C5 C4 C3 C2 C1 C0读取状态字01BUSY 0 on/off reset 00 00写显示数据10数据读显示数据11数据F面是各个指令的功能:(1)读状态字(Status Read )BUSY0ON/OFFRESET0000状态字是计算机了解 HD61202 U当前状态,或是 HD61202U向计算机提供其内部状态的 唯一信息渠道。状态字为一个字节,其中仅有3位有效位,它们是:BUSY表示当前 HD

33、61202U接口控制电路运行状态。BUSY=1表示HD61202U正在处理计算机发来的指令或数据。此时接口电路被封锁,不能接受除读状态字外的任何操作。BUSY=0表示HD61202U接口控制电路已处于”准备好”状态,等待计算机的访问。ON/OFF表示当前 HD61202U的工作状态,即反映 RST端的电平状态。当 RST为低电平 状态时,HD61202U处于复位工作状态, REST=1 当RST为高电平状态时, HD61202U为正常 工作状态,RESET=0在指令设置和数据读写时要注意状态字中的BUSY标志。只有在 BUSY=O时,计算机对HD61202U的操作才能有效。因此计算机在每次对H

34、D61202U操作之前,都要读出状态字判断BUSY是否为” 0”。若不为” 0 ”,则计算机需要等待,直至BUSY=0止。计算机对HD61202U 操作的流程如图5.9。图9 HD61202U操作的流程(2)显示开设置(Display on/off )0000000D该指令设置显示开/关触发器的状态,由此控制显示数据锁存的工作方式,从而控制显示位为开/关的控制位。当 D=1为显示设置,显示数据锁存器正常工作,显示屏上呈现所需 的显示效果。此时在状态字中ON/OFF=1当D=0为关显示设置,显示数据锁存器被置零,显示存储器并没有被破坏,在状态字中ON/OFF=0(3)显示起始行设置(Displa

35、y Start Line )11L5L4L3L2L1L0该指令设置了显示起始行寄存器的内容。HD61202U有64行显示的管理能力, 该指令中L5L0显示起始行的地址,取值在 0 3FH (164 行)范围内,它规定了显示屏上最顶一行所对应的显示存储器的内容,则显示屏将呈现显示内容向上或向下平滑滚动的显示效果。(4)页面地址设置(Set Page (X address) )10111P2P1P0该指令设置了页面地址:X地址寄存器的内容。HD61202U将显示存储分成 8页,指令代 码中P2P0就是要确定当前所要选择的页面地址,取值范围为0007H,代表显示第18页。该指令规定了以后的读/写操作

36、将在哪一个页面上进行。(5)列地址设置(Set Y address )01C5C4C3C2C1C0该指令设置了 Y地址计数器的内容,C5C0=03F( 164)代表某一页面上的某一单元地 址,随后的一次读或写数据将在这个单元上进行。Y地址计数器具有自动加 1功能经,在每一次读/写数据后它将自动加 1,所以在连续进行读/写数据时,Y地址计数器不必每一次都 设置一次。页面地址的设置和列地址的设置将显示存储单元唯一确定下来,为后来的显示数据的读/写作了地址选通。(6)写显示的数据( Write Display Data )10数据该操作将8位数据写入先前已确定的显示存储器的单元内。操作完成后列地址计

37、数器自动加一。(7)读显示的数据(Read Display Data )11数据该操作是将HD61202U接口部分的输出到寄存器内容读出,然后列地址自动加一。本系统采用直接访问式的接口方式,就是将液晶显示模块的接口作为存储器或I/O设备直接挂在计算机总线上,计算机以访问存储器或I/O设备的方式操作液晶显示模块的工作。其具体的原理图如图 5.10所示:图 5.10液晶与MCU接 口电路在图中,MCUS过P2.6控制CSA P2.7控制CSB,以选通液晶显示屏上各区的控制器HD61202U其关系如表5.6所示:表5.6液晶显示屏控制关系CSACSBJG1926400左区01中区10右区11末选另外

38、,MCI的P2.1接液晶显示模块的 R/W用来控制数据总线的数据流向;用 P2.0接 液晶显示模块的 RS用来区分是数据还是指令;用 P2.4接液晶显示模块的 E,控制模块的 使能;P0 口直接与液晶显示模块的双向数据/地址端相连。为了加强 P0 口的驱动能力和减少外界的干扰,该口全部外接了上拉电阻。JG19264A的读写时序图如图 5.12所示,按照此时序编程,MCC即可对液晶实现正常的控制。图12 JG19264A写时序图2)实时时钟和掉电保护部分在门禁系统中,需要实时记录出入数据(开门的卡号及其出现的时间)。若采用单片机软件计时,一方面需要占用硬件计数器资源,另一方面需要设置中断、查询等

39、,耗费单片机的CPU资源。而在系统中采用实时时钟芯片则能很好地解决这个问题。实时时钟采用了美国 DALLAS公司推出的一种高性能、低功耗、带RAM的DS1302芯片,它可以对年、月、日周日时、分、秒进行计时,且具有闰年补偿功能,工作电压2.55.5V。采用三线接口与 CPU进行同步通信,并可采用突发方式一次传送多个字节的时钟信号 或RAM数据。DS1302内部有一个31X8的用于临时性存放数据的RAMI寄存器。DS1302是DS1202的升级产品,与 DS1202兼容,但增加了主电源/后备电源双电源引脚,同时提供了 对后备电源进行涓细电流充电的能力。下图为DS1302的管脚及内部结构图:Vce

40、 t阳丨I用口门2倉脚;S&内部皓叫圏图13 DS1302的管脚及内部结构图DS1302共有12个寄存器,其中有 7个寄存器与日历、时钟相关,存放的数据位为BCD码形式。此外,DS1302还有年份寄存器、控制寄存器、充电寄存器、时钟突发寄存器及与 RAM相关的寄存器等。时钟突发寄存器可一次性顺序读写除充电寄存器外的所有寄存器内 容。DS1302与RAM相关的寄存器分为两类,一类是单个RAM单元,共31个,每个单元组态为一个8位的字节,其命令控制字为 COHFD,其中奇数为读操作,偶数为写操作;再一类 为突发方式下的 RAM寄存器,此方式下可一次性读写所有的RAM的 31个字节,命令控制字为FE

41、H (写八FFH (读)。具体的参数见表 5.6 。76543210图2控制j节的含过表5.6 DS1302寄存器参数表寄存器名命令字取值范围各位内容写操作读操作76543210秒寄存器80H81H00 59CH10SECSEC分钟寄存器82H83H00 59010MINMIN小时寄存器84H85H01 12 或 00 2312/2401HRHR日期寄存器86H87H01 28 29 30 310010DATADATA月份寄存器88H89H01 120000MONTH周日寄存器8AH8BH01 0700000DAY年份寄存器8CH8DH00 9910YEARYEARDS1302的控制字和数据读

42、写时序见图5.14 :SC1.KRSTIX)uumRnimmuwLiu图3散抿读写时斥图14 DS1302的控制字和数据读写时序控制字节的最高有效(位 7)必须是逻辑1,如果它为0,则不能把数据写入到 DS1302 中,位6如果为0,则表示存取日历时钟数据,为1表示存取RAM数据;位5至位1指示操作单元的地址;最低有效位(位0)如为0表示要进行写操作,为 1表示进行读操作,控制字节总是从最低位开始输出。DS1302的数据的写入是在控制指令字输入后的下一个SCLK寸钟的上升沿,数据输入从低位即位0开始。同样,在紧跟8位的控制指令字后的下一个 SCLK脉冲的下降沿读出 DS1302 的数据,读出数

43、据时从低位 0位至高位7,DS1302是通过把RST输入驱动置高电平来启动所有的数据传送。RST输入有两种功能:首先,RST接通控制逻辑,允许地址/命令序列送入移位寄存器;其次,RST提供了终止单字节或多字节数据的传送手段。当RST为高电平时,所有的数据传送被初始化,允许对DS1302进行操作。如果在传送过程中置RST为低电平,则会终止此次数据传送,并且I/O引脚变为高阻态。上电运行时,在Vcc2.5V之前,RST必须保持低电平。只有在SCLK为低电平时,才能将 RST置为高电平。本系统实时时钟模块电路原理图如图5.15所示,MCI的 P1.2、P1.3分别与DS1302的SCLK I/O相连

44、,VCC2接主电源,VCC1接后备电源,出现掉电时自动转入后备电源供电以 防时钟出现停止情况。X1、X2接外部晶振。*5V鼻C28POOuFC13D2 IN4146XT232.76EU5DSI3O2VCC2VCC1XISCLKIQREST|MCUC10104 BATI图5.15实时时钟模块电路原理图MCU寸DS1302的读写控制主要包括 DS1302的初始化和读取 DS1302的时间和日期,初 始化过程就是给 DS1302赋予初始的时间和日期,详见子程序SET1302,当实时时钟芯片被启动后, 在没有接受到新的初始化指令情况下, 起内部的时钟将一直不停的运行, 从而保证 时间的实时性和准确性;

45、MCU在任何时候都可以通过读取DS1302内部时间和日期寄存器中的值而获得准确的时间和日期,GET1302为时间和日期的读取子程序。. *; 模块名称: DS1302.asm; 功 能:实时时钟模块;T_CLK Bit P1.2T_IO Bit P1.3T_RST Bit P3.6时钟芯片型号: DS1302;实时时钟时钟线引脚;实时时钟数据线引脚;实时时钟复位线引脚CLRT_RSTCLRT_CLKSETBT_RSTMOVB,#8EHLCALL RTInputByteMOVB,#00HLCALL RTInputByteSETBT_CLKCLRT_RSTMOVR0,#SecondMOVR7,#7MOVR1,#80HSet13021:CL

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论