数字电子技术(宜宾学院)智慧树知到期末考试答案2024年_第1页
数字电子技术(宜宾学院)智慧树知到期末考试答案2024年_第2页
数字电子技术(宜宾学院)智慧树知到期末考试答案2024年_第3页
数字电子技术(宜宾学院)智慧树知到期末考试答案2024年_第4页
数字电子技术(宜宾学院)智慧树知到期末考试答案2024年_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术(宜宾学院)智慧树知到期末考试答案2024年数字电子技术(宜宾学院)CPLD器件为复杂可编程逻辑器件,掉电后信息消失。

A:正确B:错误答案:错误同步计数器是指()的计数器。

A:可用前级的输出做后级触发器的时钟B:各触发器时钟端连在一起,统一由系统时钟控制C:由同类触发器构成D:可用后级的输出做前级触发器的时钟答案:各触发器时钟端连在一起,统一由系统时钟控制设满量程输入为1V,转换位数为10位,则A/D转换器最小可分辨的电压为1/1024V,分辨率为1/1024。

A:错B:对答案:错n位的逐次渐进型ADC,完成一次转换需要(

)个时钟信号周期。

A:n+2B:n+1C:nD:n+3答案:n+2要构成容量为4K×8的RAM,需要()片容量为256×4的RAM?

A:32B:8C:2D:4答案:32单稳态触发器的主要用途是()

A:整形、延时、鉴幅B:延时、定时、整形C:延时、定时、存储D:整形、鉴幅、定时答案:延时、定时、整形可以用(

)片512×4的RAM实现2048×8的RAM。

A:16片B:4片C:8片D:2片答案:8片组合逻辑电路中有竞争不一定冒险,有冒险一定存在竞争。

A:对B:错答案:对“逻辑相邻”是指两个最小项只有一个因子不同,而其余的因子都相同。

A:错B:对答案:对可以用来实现并/串转换和串/并转换的器件是()。

A:移位寄存器B:全加器C:存储器D:计数器答案:移位寄存器一个8位串行数据,输入8位移位寄存器,时钟脉冲频率为1kHz,经过()可转换为8位串行数据输出。

A:16msB:8μsC:8msD:16μs答案:16msCMOS与非门多余输入端应(

)。

A:全部接地B:部分接电源正极,部分悬空C:全部接电源正极D:部分接高电平,部分接地答案:全部接电源正极5个变量可构成32个最小项,变量的每一种取值可使30个最小项的值为1。

A:正确B:错误答案:正确一个触发器必须具有“0”、“1”两个稳定状态。

A:错B:对答案:对任意形状的信号通过施密特触发器后的波形为(

A:三角波B:矩形脉冲C:锯齿波D:正弦波答案:矩形脉冲滞回特性是()的基本特性。

A:施密特触发器B:T触发器C:多谐振荡器D:单稳态触发器答案:施密特触发器BCD七段显示译码器有4个输入端,有16个输出端。

A:错B:对答案:错下列各种器件中,不属于时序逻辑器件的是()

A:计数器B:触发器C:寄存器D:译码器答案:译码器下列(

)器件可以用来保存一位二进制信息

A:全加器B:2选1数据选择器C:编码器D:触发器答案:触发器利用反演规则,求出F=A⊕B⊕C的逻辑表达式为3个信号A、B、C的()。

A:与B:异或C:同或D:或答案:同或关于最小项和最大项的描述(

)是正确的?

A:一个逻辑函数全部最小项之积恒等于1B:一个逻辑函数全部最小项之和恒等于1C:一个逻辑函数全部最大项之积恒等于1D:一个逻辑函数全部最大项之和恒等于0答案:一个逻辑函数全部最小项之和恒等于1能实现脉冲延时的电路是()。

A:多谐振荡器B:JK触发器C:单稳态触发器D:施密特触发器答案:单稳态触发器组合逻辑电路通常由()组合而成。

A:触发器B:门电路C:二极管D:计数器答案:门电路对于逻辑变量的取值,“1”比“0”大。

A:错B:对答案:错n位移位寄存器要实现n位数据的串行输入并行输出,需要2n个时钟。

A:错误B:正确答案:错误8421BCD码译码器的数据输入线与译码输出线的组合是()。

A:4:6B:1:10C:2:4D:4:10答案::10一个8选1的数据选择器有8个数据输入端,3个地址输入端。

A:对B:错答案:对一个5位地址码、8位输出的ROM,其存储矩阵的容量()

A:256B:40C:48D:64答案:25674LS138可以用来实现具有3个变量的逻辑函数。

A:对B:错答案:对二—十进制译码器的输入和输出端数分别是(

A:2

4B:4

10C:1

10D:4

6答案:10;4由3级触发器构成的环形和扭环形计数器的计数模值依次为()

A:8和8B:6和8C:6和3D:3和6答案:3和6下列存储器(

)掉电后数据容易丢失。

A:可编程逻辑阵列B:随机读写存储器C:可编程只读存储器D:电可擦除可编程只读存储器答案:随机读写存储器用0、1两个符号对100个信息进行编码,则至少需要()

A:7位B:9位C:6位D:8位答案:7下列存在约束条件的触发器包括()

A:同步D触发器B:SR触发器C:同步T触发器D:主从JK触发器答案:SR触发器已知R、S是2个与非门构成的基本RS触发器的输入端,则约束条件为()。

A:R+S=0B:RS=1C:RS=0D:R+S=1答案:R+S=1以下电路中常用于总线应用的是()

A:OC门B:漏极开路门C:CMOS与非门D:三态门答案:三态门哪种器件中存储的信息在掉电以后即丢失?

A:EEPROMB:

SRAMC:PROMD:EPROM答案:SRAM由D触发器构成十进制加法计数器,至少需要用四个触发器,此时无效状态有六个。

A:对B:错答案:对一个十六路数据选择器,其地址输入端有()个。

A:2B:16C:4D:8答案:4单稳态触发器输出信号的宽度完全由电路参数决定,与输入信号无关。

A:对B:错答案:对Y=AB+C的对偶式为:()

A:(A+B)CB:A+BCC:ABCD:A+B+C答案:(A+B)C3线-线译码器74LS138接通电源后,无论地址输入端怎样变化,输出均被封锁在高电平,则其原因可能是()。

A:片选端S1未有效接高电平B:电源有问题C:地址有问题D:片选端S'2或S'3未有效接低电平答案:片选端S1未有效接高电平下列选项中,(

)的抗干扰能力最强。

A:并联比较型B:双积分型C:逐次逼近型D:计数反馈型答案:双积分型RAM主要由(

)、(

)和读/写控制电路三部分组成。

A:地址译码器

存储矩阵B:编码器

存储矩阵C:地址译码器

触发器D:译码器

计数器答案:存储矩阵(88)10=(

)16

A:58B:5CC:68D:46答案:58下列(

)从功能上说属于一对反操作。

A:译码器和编码器B:加法器和数值比较器C:数据选择器和数据分配器D:译码器和数据选择器答案:数据选择器和数据分配器###译码器和编码器描述触发器逻辑功能的方式包括(

)。

A:特性表B:特征方程C:状态转换图D:时序图答案:时序图###特征方程###特性表###状态转换图下列可以唯一描述一个组合逻辑电路的方式包括(

)。

A:波形图B:真值表C:卡诺图D:逻辑函数式答案:真值表###卡诺图###波形图分析图示电路,它实现了(

A:施密特触发器B:单稳态触发器C:定时器D:多谐振荡器答案:AI参考:正确选项为【D:多谐振荡器】。\n\n从电路图中可以看出,该电路是一个由三个电阻和两个电容组成的振荡器,具有多谐振荡器的特征。多谐振荡器是一种常用的电子电路,它可以通过自身产生的脉冲信号驱动其他电路工作,常用于产生时钟信号等。施密特触发器、单稳态触发器和定时器也是常见的电子电路,但与该电路图不符。'电路如图所示,输出为P0、P1、P2、P3,此电路称为(

)。

A:寄存器B:序列脉冲发生器C:计数器D:顺序脉冲发生器答案:AI参考:正确选项是【D:顺序脉冲发生器】。\n\n根据电路图,该电路输出为四个连续的脉冲信号P0、P1、P2、P3,且四个脉冲信号是依次出现的,符合顺序脉冲发生器的特点。因此,选项D“顺序脉冲发生器”是正确答案。选项A“寄存器”、选项B“序列脉冲发生器”和选项C“计数器”都不符合电路图的特征,因此是错误答案。'555定时器的两个比较器的参考比较电压分别是(

A:B:C:D:答案:AI参考:正确答案是C:。\n555定时器的两个比较器的参考比较电压分别是Vcc和地线。所以正确答案为C。'4选1数据选择器的逻辑图如图所示,输入变量A、B通过4个非门进入与门的输入端,这4个非门具有(

)和(

)作用。

A:编码

反相器B:反相器缓冲或增加带负载能力C:译码

缓冲或增加带负载能力D:编码

缓冲或增加带负载能力答案:AI参考:正确选项:B:反相器缓冲或增加带负载能力。\n\n题目中提到输入变量A、B通过4个非门进入与门的输入端,这4个非门具有“编码”和“缓冲或增加带负载能力”的作用。选项B中的“反相器”可以起到编码的作用,而“缓冲或增加带负载能力”则与题目描述相符。因此,选项B是正确答案。选项A中的“译码”与题目描述不符,选项C和D中没有提到任何与题目描述相符的作用。'D触发器构成的电路如图所示,该电路能实现(

)的功能。

答案:AI参考:从题目的图片中,我们无法确定具体的电路结构和功能。由于缺乏具体的电路图和相关信息,我们无法确定该电路的功能。\n\n因此,无法回答该电路的功能是什么。\n\n很抱歉,这道题目似乎提供的信息不足,无法给出准确的答案。'从下面逻辑电路中选出不是“异或”逻辑关系的一项为(

)。

A:B:C:D:答案:AI参考:正确答案是B:选项B中三个开关连接的电路中不存在“异或”逻辑关系。\n\n异或逻辑关系的特点是:当输入相同为0时,输出为1;当输入不同为1时,输出为0。在给出的选项中,只有B项的电路不存在异或逻辑关系。其他选项中的电路都存在异或逻辑关系。因此,答案为B。'分析图中所示电路,其输出端的表达式为(

A:B:C:D:答案:AI参考:正确答案是D,该电路的输出端的表达式为Uout=R1/R1+R2的电压形式。该题目给出的电路是一个简单电压分压电路,根据输出端的表达式可知,输出电压的大小取决于电阻R1和R2的比值,即R1/R1+R2。因此,选项D是正确的答案。'用卡诺图化简法化简下式的结果是(

)。

A:B:C:D:答案:AI参考:正确答案是D:\nF(A,B,C,D)=A⊕B⊕C⊕D\n\n根据卡诺图化简法,将变量填入卡诺图,利用相邻变量之间的关系进行化简,最终得到最简与或式。\n\n根据题目中的卡诺图,可以发现变量A、B、C、D两两之间没有相邻关系,因此可以直接使用异或门进行化简,得到最终结果为A⊕B⊕C⊕D。\n\n因此,正确答案是D选项:F(A,B,C,D)=A⊕B⊕C⊕D。'写出卡诺图中所表示的逻辑函数式(

A:B:C:D:答案:AI参考:根据提供的图片,可以确定这是一个关于

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论