




已阅读5页,还剩4页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
Xilinx FPGA编程技巧之常用时序约束详解1. 基本的约束方法为了保证成功的设计,所有路径的时序要求必须能够让执行工具获取。最普遍的三种路径为:. 输入路径(Input Path),使用输入约束. 寄存器到寄存器路径(Register-to-Register Path),使用周期约束. 输出路径(Output Path),使用输出约束. 具体的异常路径(Path specific exceptions),使用虚假路径、多周期路径约束1.1. 输入约束Input ConstraintOFFSET IN约束限定了输入数据和输入时钟边沿的关系。1.1.1. 系统同步输入约束System Synchronous Input在系统同步接口中,同一个系统时钟既传输数据也获取数据。考虑到板子路径延时和时钟抖动,接口的操作频率不能太高。11简化的系统同步输入SDR接口电路图12SDR系统同步输入时序上述时序的约束可写为:NET SysClk TNM_NET = SysClk;TIMESPEC TS_SysClk = PERIOD SysClk 5 ns HIGH 50%;OFFSET = IN 5 ns VALID 5 ns BEFORE SysClk;1.1.2. 源同步输入约束Source Synchronous Input在源同步接口中,时钟是在源设备中和数据一起产生并传输。13简化的源同步输入DDR接口电路14DDR源同步输入时序上图的时序约束可写为:NET SysClk TNM_NET = SysClk;TIMESPEC TS_SysClk = PERIOD SysClk 5 ns HIGH 50%;OFFSET = IN 1.25 ns VALID 2.5 ns BEFORE SysClk RISING;OFFSET = IN 1.25 ns VALID 2.5 ns BEFORE SysClk FALLING;1.2. 寄存器到寄存器约束Register-to-Register Constraint寄存器到寄存器约束往往指的是周期约束,周期约束的覆盖范围包括:. 覆盖了时钟域的时序要求. 覆盖了同步数据在内部寄存器之间的传输. 分析一个单独的时钟域内的路径. 分析相关时钟域间的所有路径. 考虑不同时钟域间的所有频率、相位、不确定性差异1.2.1. 使用DLL, DCM, PLL, and MMCM等时钟器件自动确定同步关系使用这一类时钟IP Core,只需指定它们的输入时钟约束,器件将自动的根据用户生成IP Core时指定的参数约束相关输出,不需用户手动干预。15输入到DCM的时钟约束上图的时序约束可写为:NET “ClkIn” TNM_NET = “ClkIn”;TIMESPEC “TS_ClkIn” = PERIOD “ClkIn” 5 ns HIGH 50%;1.2.2. 手动约束相关联的时钟域在某些情况下,工具并不能自动确定同步的时钟域之间的时钟时序关系,这个时候需要手动约束。例如:有两个有相位关系的时钟从不同的引脚进入FPGA器件,这个时候需要手动约束这两个时钟。16通过两个不同的外部引脚进入FPGA的相关时钟上图的时序约束可写为:NET“Clk1XTNM_NET=“Clk1X;NET“Clk2X180TNM_NET=“Clk2X180;TIMESPECTS_Clk1X=PERIODClk1X 7 5ns;TIMESPECTS_Clk2X180=PERIODClk2X180“TS_Clk1X/2PHAS2 +1.25ns;1.2.3. 异步时钟域异步时钟域的发送和接收时钟不依赖于频率或相位关系。因为时钟是不相关的,所以不可能确定出建立时间、保持时间和时钟的最终关系。因为这个原因,Xilinx推荐使用适当的异步设计技术来保证对数据的成功获取。Xilinx约束系统允许设计者在不需考虑源和目的时钟频率、相位的情况下约束数据路径的最大延时。异步时钟域使用的约束方法的流程为:. 为源寄存器定义时序组. 为目的寄存器定义时序组. 使用From-to和DATAPATHDELAY关键字定义寄存器组之间的最大延时1.3. 输出约束Output Constraint输出时序约束约束的是从内部同步元件或寄存器到器件管脚的数据。1.3.1. 系统同步输出约束System Synchronous Output Constraint系统同步输出的简化模型如图所示,在系统同步输出接口中,传输和获取数据是基于同一个时钟的。17系统同步输出其时序约束可写为:NET ClkIn TNM_NET = ClkIn;OFFSET = OUT 5 ns AFTER ClkIn;1.3.2. 源同步输出约束Source Synchronous Output Constraint在源同步输出接口中,时钟是重新产生的并且在某一FPGA时钟的驱动下和数据一起传输至下游器件。18源同步输出简化电路时序图19源同步小例子时序图小例子的时序约束可写为:NET “ClkIn” TNM_NET = “ClkIn”;OFFSET = OUT AFTER “ClkIn” REFERENCE_PIN “ClkOut” RISING;OFFSET = OUT AFTER “ClkIn” REFERENCE_PIN “ClkOut” FALLING;1.3.3. 虚假路径约束False Path Constraint令SRC_GRP为一组源寄存器,DST_GRP为一组目的寄存器,如果你确定SRC_GRP到DST_GRP之间的路径不会影响时序性能,那么可以将这一组路径约束为虚假路径,工具在进行时序分析的时候将会跳过对这组路径的时序分析。这种路径最常见于不同时钟域的寄存器数据传输,如下图:110虚假路径其约束可写为:NET CLK1 TNM_NET = FFS GRP_1;NET CLK2 TNM_NET = FFS GRP_2;TIMESPEC TS_Example = FROM GRP_1 TO GRP_2 TIG;1.3.4. 多周期路径约束Multi-Cycle Path Constraint在多周期路径里,令驱动时钟的周期为PERIOD,数据可以最大n*PERIOD的时间的从源同步元件传输到目的同步元件,这一约束降低工具的布线难度而又不会影响时序性能。这种约束通常用在有时钟使能控制的同步元件路径中。图 1-11时钟使能控制的寄存器路径必须说明的是上图Enable信号的产生周期必须大于等于n*PERIOD,且每个Enable传输一个数据。假设上图的n=2,MC_GRP为时钟使能Enable控制的多周期同步元件组,则约束可写为:NET CLK1
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 学习心理与教学方法的优化研究
- 混合学习未来教育的创新模式
- 全球化背景下国际教育的政策支持研究
- 中国教育培训机构市场竞争策略分析
- 心理驱动教育心理学在学生自我管理中的应用
- 教育技术趋势报告提升教学效果的科技工具
- 基于创新教育政策的科技产业未来规划及战略部署探讨
- 智慧办公未来校园管理的新趋势
- 商业培训中的教育创新提升培训效果的方法
- 教育科技与心理辅导的结合策略探索
- 云南省曲靖市宣威市民中2025届高一化学第二学期期末检测试题含解析
- 2024年宁夏银川金凤区社区专职工作者考试真题
- 2025至2030全球及中国帆船行业产业运行态势及投资规划深度研究报告
- 北京海淀街道社区卫生服务中心招聘笔试真题2024
- 新疆天富能源股份有限公司2024年度商誉减值测试资产评估报告
- 2025年黑龙江龙东地区中考数学试卷真题及答案详解(精校打印)
- 泄密警示教育专题培训
- 肿瘤标志物实验室解读
- 2025年中国水下测深仪市场调查研究报告
- 2025年湖北省中考英语试卷真题(含答案)
- 2023衡水市事业单位考试历年真题
评论
0/150
提交评论