verilog分频器代码.doc_第1页
verilog分频器代码.doc_第2页
verilog分频器代码.doc_第3页
verilog分频器代码.doc_第4页
verilog分频器代码.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

verilog分频器代码 /偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。/如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,/并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。module odd_division(clk,rst,count,clk_odd); input clk,rst; output clk_odd; output3:0 count; reg clk_odd; reg3:0 count; parameter N = 6; always (posedge clk) if(! rst) begin count = 1b0; clk_odd = 1b0; end else if ( count N/2-1) begin count = count + 1b1; end else begin count = 1b0; clk_odd = clk_odd; endendmodule/奇数倍分频:/归类为一般的方法为:对于实现占空比为50%的N倍奇数分频,首先进行上升沿触发进行模N计数,计数从零开始,/到(N1)/2进行输出时钟翻转,然后经过(N-1)/2再次进行翻转得到一个占空比非50%奇数n分频时钟。/再者同时进行下降沿触发的模N计数,到和上升沿过(N-1)/2时,输出时钟再次翻转生成占空比非50%的奇数n分频时钟。/两个占空比非50%的n分频时钟相或运算,得到占空比为50%的奇数n分频时钟。module even_division(clk,rst,count1,count2,clk_even); input clk,rst; output3:0 count1,count2; output clk_even; reg3:0 count1,count2; reg clkA,clkB; wire clk_even; parameter N = 5; assign clk_re = clk; assign clk_even = clkA | clkB; always (posedge clk) if(! rst) begin count1 = 1b0; clkA = 1b0; end else if(count1 (N - 1) begin count1 = count1 + 1b1; if(count1 = (N - 1)/2) begin clkA = clkA; end end else begin clkA = clkA; count1 = 1b0; end always (posedge clk_re) if(! rst) begin count2 = 1b0; clkB = 1b0; end else if(count2 (N - 1) begin count2 = count2 + 1b1; if(count2 = (N - 1)/2) begin clkB

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论