电子线路设计报告锁相环的研究.ppt_第1页
电子线路设计报告锁相环的研究.ppt_第2页
电子线路设计报告锁相环的研究.ppt_第3页
电子线路设计报告锁相环的研究.ppt_第4页
电子线路设计报告锁相环的研究.ppt_第5页
已阅读5页,还剩19页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电气与新能源学院 实验五 锁相环的研究 一 实验目的二 实验原理和元器件简介三 压频变换四 100倍频电路五 思考题 电气与新能源学院 一 实验目的 1 了解锁相环原理及其应用2 观察v f变换实验电路的压频转换特性3 观察频率倍增实验电路的频率倍增特性 电气与新能源学院 二 实验原理和元器件简介 1 基本锁相环的组成锁相环 phase lockedloop 是一个相位反馈控制系统 它是基于 锁相技术 这一概念 也就是用一个高度稳定的基准信号去控制和同步另一个自激振荡器 使这个振荡器产生的电压频率与基准信号的电压频率相同 而相位保持一个固定的差值 这样就大大提高了该自激振荡器的频率稳定度 电气与新能源学院 二 实验原理和元器件简介 随着空间技术的发展 极大推动了锁相技术的发展 由于空间通信发射机功率小 约10mw 距离远几百 几千km 接收时的信号功率小到10 17w 信噪比低 约 10 40db 只有采用窄带锁相跟踪接收机才能把淹没在噪声中的有用信号提取出来 所以 可以说没有锁相技术的发展 就没有今天的卫星通信 宇宙航行 电气与新能源学院 二 锁相环原理框图 1 基本锁相环的组成基本锁相环系统是由相位比较器 pd 压控振荡器 vco 和环路滤波器 lpf 三部分基本电路组成的一个闭环反馈系统 pd lpf vco vi t vd t vc t vo t 锁相环路 pll 基本方框图 f0 fi f0 电气与新能源学院 二 实验原理和元器件简介 2 压控振荡器 vco vco是本控制系统的控制对象 被控参数通常是其震荡频率 若设控制信号为vc t 其振荡频率fo t 与控制电压之间的关系可以表示为 fo t k0 vc t 其中k0为比例常数 是vco的压控灵敏度 k0越大 则控制灵敏度越高 fo t vc t f3 t f2 t f1 t vc1 vc2 vc3 0 电气与新能源学院 二 实验原理和元器件简介 3 相位比较器 pd pd是一个相位比较电路 用来控制vo t 与输入信号vi t 之间的相位 e t 并把 e t 转化为误差电压vd t 输入 vd t 通常是一直流电压或者是一低频交流电压 它起着相位差 电压变换作用 pd特性有两种情况 一种为小信号输入的余弦pd特性 另一种为信号输入时为三角形 线性 pd 在pll中也同样适用 所以为获得较宽线性鉴相范围 可采用大信号相位比较器 电气与新能源学院 二 实验原理和元器件简介 4 环路滤波器 lpf 环路滤波器的作用是滤除因pd 相位比较器 而输出的vd t 中所含有的无用中所含有的无用组合频率分量和噪声 从而得到只反映 e t 大小的控制信号vc t 它起到传递作用 同时lpf还能滤除瞬间变化的杂散干扰 使环路工作保持稳定 在此处lpf是一个低通滤波器 电气与新能源学院 相位比较器和滤波器波形图 t t t t vc t vd t vo t vi t 0 0 0 0 电气与新能源学院 pll电路工作原理p35 误差电压vd t 经lpf成为vc t 后将作用于vco的输入端 并使vco的振荡频率随时间按余弦规律改变 也就是使f0时而接近fi 时而又离开fi 即频差 i 0 时大时小 下图所示为闭环后鉴相滤波输出电压vc t 波形 由图可见 当vc t 增量为正时 频差将增加 vc t 增量为负时 频差将减小 由于vc t 是一个不对称波形 它将引起附加的直流分量 使vco的频率f0逐渐向fi靠近 这称之为频率牵引现象 经过一段时间后 f0 fi 频差为0 此时 e t 不随时间化 是固定的 vc t 是不随时间变化的直流电压 这现象称为锁定 此时pll工作在锁定状态 电气与新能源学院 二 实验原理和元器件简介 5 cd4046是cmos锁相环 内包含两个相位比较器 其中pc 是利用异或门组成的比较器 pc 是四组边沿触发式数字相位比较器 另外包含压控振荡器vco 前置放大器a1 低通滤波器输出缓冲放大器a2和5v基准稳压电路 器件为dip16封装 电气与新能源学院 三 实验电路 压频变换器 实验任务一 调整电位器r2 取得0 2 5v电压 使压控振荡器vco得到不同的频率填入下表中 并用坐标纸画出电压 频率特性曲线 验收 vco cd4046 6 7 2000pf c 5v 5v 2k 2k 0 2 5v r1 r2 9 15 16 10k r 11 5 8 4 fo t fo t vc t f3 t f2 t f1 t vc1 vc2 vc3 0 电气与新能源学院 ttlout与外部计数 电气与新能源学院 四 实验电路 100倍频 倍频原理 在上图中vco输出的fo经过n m分频后再加到pd与fi比较 如下图 即可实现m n倍频 原理是pll具有自动校正vco频率f0的能力 使f0 fi 下图就是f0 fi 而f0 n mf0 则f0 m nfi 从而实现倍频 如果n m 1 100 即实现100倍频 pd lpf vco vi t vd t vc t vo t f0 fi f0 pd lpf vco vi t vd t vc t vo t n m f0 fi f0 电气与新能源学院 四 实验电路 100倍频 只要有一个1 100分频电路就可以实现100倍频 分频的方法很多 cd4518是双bcd加法计数器 通过双bcd加法计数器输出1q0 1q1 1q2 1q3 2q0 2q1 2q2 2q3可以组合100及其他数字的加法计数器 100倍频原理图 pd vco 1 100 10 200hz 7 6 4 3 14 15 16 13 9 8 5 11 5v fi ttl 2000pf c1 c2 r1 r2 r3 10k 1m 100k 22 f ain bin vcout pc2 vcin fo 电气与新能源学院 四 实验电路 100倍频 实验任务二 按照下图连接好实验电路 fi输入100hzttl信号 号引脚输出fo频率应为fi的100倍 fo fi 2n0 1 vcc 16 gnd 8 u1 4046 ttl100hz 电气与新能源学院 cd4518双bcd加法计数器的bcd码 q3q2q1q0 0000000100100011010001010110011110001001 电气与新能源学院 cd4518双bcd加法计数器的bcd码 q300000000110q200001111000q100110011000q001010101010clk1234567890 电气与新能源学院 验任务三 在fi 100hz 100倍频下用示波器观察画出cd4518双bcd加法计数器输出1q0 1q1 1q2 1q3 clk的波形图 t t t t 1q0ch2 0 0 0 0 1q1ch2 1q2ch2 1q3ch1 t clkch2 并测试记录1q0 1q1 1q2 1q3 clk 2q0 2q1 2q2 2q3各个输出端口的频率 验收 实验任务四 设计出25倍频电路 验收 实验任务五 设计出2 5倍频电路 选做 电气与新能源学院 五 思考题 1 cd4046是如何鉴相的 2 pll电路是如何实现fo fi 3 bcd加法计数器的输出波形与bcd码的对应关系是怎样 4 叙述pll频率倍增实验电路的工作原理 电气与新能源学院 电气与新能源学院 实验任务三 用示波器观察并用频率计测量cd4046 脚输出频率 验证fo fi是否等于100 实验任务四 在100倍频下用示波器观察画出cd4518双bcd加法计数器输出1q0 1q1 1q2 1q3的波形图 并测出1q0 1q1 1q2 1q3 2q0 2q1 2q2 2q3的频率 验收 实验任务五 设计出25倍频电路

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论