【原创】--verilog-实现-FPGA控制-1602显示--调试笔记.doc_第1页
【原创】--verilog-实现-FPGA控制-1602显示--调试笔记.doc_第2页
【原创】--verilog-实现-FPGA控制-1602显示--调试笔记.doc_第3页
【原创】--verilog-实现-FPGA控制-1602显示--调试笔记.doc_第4页
【原创】--verilog-实现-FPGA控制-1602显示--调试笔记.doc_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

。 FPGA 控制 LCD 1602调试笔记初始化步骤:1、0x38 设置为16*2显示,5*7点阵,8位数据接口2、0x0C 说明 这里0c表示的是开显示,不显示光标,光标不显示,完整描述如下:3、0x01 清屏幕4、0x06表示读或者写之后,地址指针加1,光标加15、0x80 位置寄存器定位于第一行的最左边时序图:在本例中采用50兆分频到1k的时钟,也就是E的保持时间是1ms,达到以上的时序要求。在Altera的DEO上验证通过,显示效果如下:完整代码如下:(本实例中,显示大写的LOVE!,第二行显示)module lcm(CLOCK_50,LCD_DATA,LCD_RW,LCD_RS,LCD_EN,LCD_BLON);input CLOCK_50;output 7:0LCD_DATA;output LCD_RW;output LCD_RS;output LCD_EN;output LCD_BLON;reg 7:0LCD_DATA;reg LCD_RW ;reg LCD_RS;reg LCD_EN;reg clk_1k=1b0;reg 20:0counter=0;reg 10:0counter1=0;assign LCD_BLON=1;always(posedge CLOCK_50) if(counter=25000) begin clk_1k=clk_1k; counter=0; end else counter=counter+1; always(posedge clk_1k)/ begin if(counter11023) counter1=counter1+1; casex (counter1) 400:begin LCD_DATA=8b00111000; /0x38 设置显示模式 LCD_RW=1b0; LCD_RS=1b0; end 401:LCD_EN=1b1; 410: /0x0c 开显示 关光标 begin LCD_DATA=8b00001100; LCD_RW=1b0; LCD_RS=1b0; end 411: LCD_EN=1b1;420: begin /0x01 清屏幕 LCD_DATA=8b00000001; LCD_RW=1b0; LCD_RS=1b0; end421: LCD_EN=1b1; 430: begin /0x06 读或者写后 自动加1 LCD_DATA=8b00000110; LCD_RW=1b0; LCD_RS=1b0; end431: LCD_EN=1b1; 440:begin /0xc0 定位到第二行 LCD_DATA=8b11000000; LCD_RW=1b0; LCD_RS=1b0; end441: begin LCD_EN=1b1; ack=1; end 450: begin /write data W LCD_DATA=8h57; LCD_RW=1b0; LCD_RS=1b1; end451: LCD_EN=1b1; 460: begin /write data W LCD_DATA=8h57; LCD_RW=1b0; LCD_RS=1b1; end461: LCD_EN=1b1; 470: begin /write data W LCD_DATA=8h57; LCD_RW=1b0; LCD_RS=1b1; end471: LCD_EN=1b1; 480: begin /write data . LCD_DATA=8h2E; LCD_RW=1b0; LCD_RS=1b1; end481: LCD_EN=1b1; 490: begin /write data T LCD_DATA=8h54; LCD_RW=1b0; LCD_RS=1b1; end491: LCD_EN=1b1; 500:begin /write data X LCD_DATA=8h58; LCD_RW=1b0; LCD_RS=1b1; end501: LCD_EN=1b1; 510:begin /write data S LCD_DATA=8h53; LCD_RW=1b0; LCD_RS=1b1; end511: LCD_EN=1b1; 520: begin /write data K LCD_DATA=8h4B; LCD_RW=1b0; LCD_RS=1b1; end521: LCD_EN=1b1; 530: begin /write data Y LCD_DATA=8h59; LCD_RW=1b0; LCD_RS=1b1; end531: LCD_EN=1b1; 540: begin /write data . LCD_DATA=8h2E; LCD_RW=1b0; LCD_RS=1b1; end541: LCD_EN=1b1; 550: begin /write data N LCD_DATA=8h4E; LCD_RW=1b0; LCD_RS=1b1; end551: LCD_EN=1b1; 560: begin /write data E LCD_DATA=8h45; LCD_RW=1b0; LCD_RS=1b1; end561: LCD_EN=1b1; 570: begin /write data T LCD_DATA=8h54; LCD_RW=1b0; LCD_RS=1b1; end571: LCD_EN=1b1; 580: begin /定位到第一行 LCD_DATA=8h80; LCD_RW=1b0; LCD_RS=1b0; end581: LCD_EN=1b1; 590: begin /write data L LCD_DATA=8h4C; LCD_RW=1b0; LCD_RS=1b1; end591: LCD_EN=1b1; 600: begin /write data O LCD_DATA=8h4F; LCD_RW=1b0; LCD_RS=1b1; end601: LCD_EN=1b1; 610: begin /write data V LCD_DATA=8h56; LCD_RW=1b0; LCD_RS=1b1; end611: LCD_EN=1b1; 620: begin /write data E LCD_DATA=8h45; LCD_RW=1b0; LCD_RS=1b1; end621: LCD_EN=1b1; 630: begin /write data ! LCD_DATA=8h21; LCD_RW=1b0; LCD_RS=1b1; e

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论