INTER上电时序.doc_第1页
INTER上电时序.doc_第2页
INTER上电时序.doc_第3页
INTER上电时序.doc_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

上电时序一:未插电源时主板准备上电的状态装入电池后首先送出实时时钟RTCRST#&V_3V_BAT给南桥。晶体(Crystal) 提供32.768KHz频率给南桥。二:按下电源按钮后的动作时序:n 使用者按下电源控制面板上电源按钮后,送出一个低电平触发脉冲给SIO(IT8712K)75脚。n SIO(IT8712K)收到后由72脚发出一个低电平触发脉冲给南桥。n SB送出SLP_S3#和SLP_S4#两个休眠信号给SIO(IT8712K)的71脚和77脚。n SIO(IT8712K)76脚发出PS_ON#(Low)开机信号给ATX Power的14脚。n 当ATX Power接收到PSON#由HighLow后,ATX Power即送出12V, +3.3V, 5V数组主要电压.n 一般当电源送出的+3.3V and +5V正常后, SIO(IT8712K)的95脚ATXPG信号由5V通过R450和R472两个8.2K的电阻分压提供侦测信号。n Super IO侦测到5V电压正常后,即送出PWROK给南北桥,通知南北桥此时ATX Main Power 送出OK。n 当ATX Power送出12V, +3.3V, 5V数组Main Power电压后,其它工作电压如+1.8V ,+1.5V,1.05V,MCH1.2V,2.5V,2.5V-DAC,+ 5VAVDD,VTT-DDR1.25V等也将随后全部送出。n 当+VTT_GMCH送给CPU后,CPU会送出VTT_OL,控制产生VTT-PWRGD信号High给CPU,VRM;n CPU用VTT_PWRGD信号会发出VID0:5。n VRM收到VTT_PWRGD后会根据VID组合送出Vcore.n 在VCORE正常发出后,VCORE芯片即送出VRMGD信号给南桥ICH7,以通知南桥此时 VCORE已经正常发出。n 在VCORE正常发出后, 此信号还通知给时钟芯片,以通知时钟芯片可以正常发出所有Clock.n 当提供给的南桥工作电压及Clock都OK后,由南桥发出PFMRST#给SIO的37脚,PCIRST#给PCI槽和网芯;SIO收到PFMRST#信号后,然后由SIO的31脚输出PCIERST#、33脚输出IDERST#、34脚输出PFMRST1到BIOS和北桥。n (主板上的很多复位电路的复位端,有时候是直接并联在一起的,有时候是在复位端前面加一个缓冲器进行隔离,常用的缓冲器就是74F125。)n 在北桥NB接收到南桥送出的PFMRST1后,北桥送出CPURST#给775CPU,以通知CPU可

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论