Verilog-篮球30秒可控计时器设计.doc_第1页
Verilog-篮球30秒可控计时器设计.doc_第2页
Verilog-篮球30秒可控计时器设计.doc_第3页
Verilog-篮球30秒可控计时器设计.doc_第4页
Verilog-篮球30秒可控计时器设计.doc_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Verilog课程设计Verilog curriculum design所在院系专业名称班级题目篮球30秒可控计时器设计指导教师成员完成时间 一、设计任务及要求:设计任务:篮球30秒可控计时器设计。要 求:(1)具有30秒计时、显示功能.(2)设置外部操作开关,控制计时器的直接清零、装数、启动和暂停连续功能.(3)30s倒计时,其时间间隔为1s.(4)计时器递减计时到零时显示器不能灭灯,同时发出报警信号.(5)能解除报警信号.(6)利用modelsim、quartus ii 仿真综合.指导教师签名: 2013年1月5日 二、指导教师评语:指导教师签名: 2013年1月 5 日 三、成绩 验收盖章 2013年1月6 日 基于Verilog的篮球30秒可控计时器设计1 设计目的随着生活水平的提高,人们对于生活品质的高要求。对于时间的准确越来越发期盼。比如在田径,足球等体育运动中时间的分秒必争显的更加的不可或缺。在这样的大背景下,计时器也应运而生。特别在于篮球比赛中通常是零点几秒可以决定各方的悲喜。 人类最早使用的定时工具是沙漏或水漏,但在钟表诞生发展成熟之后,人们开始尝试使用这种全新的计时工具来改进定时器,达到准确控制时间的目的。在篮球比赛中,规定了球员的持球时间不能超过30秒,否则就犯规了。本课程设计的“篮球竞赛30秒计时器”,可用于篮球比赛中,用于对球员持球时间30秒限制。2 设计要求(1)具有30秒计时、显示功能.(2)设置外部操作开关,控制计时器的直接清零、装数、启动和暂停连续功能.(3)30s倒计时,其时间间隔为1s.(4)计时器递减计时到零时显示器不能灭灯,同时发出报警信号.(5)能解除报警信号(6)利用modelsim仿真(7)完成设计报告3 设计思路及原理 原理图如下图所示。该图包括秒脉冲发生器、计数器、译码显示电路、辅助时序控制电路(简称控制电路)和报警电路等5个部分。其中,计数器和控制电路是系统的主要部分。计数器完成30秒计时功能,而控制电路具有直接控制计数器的启动计数、暂停/连接计数、译码显示电路的显示和灭灯等功能。秒脉冲发生器计时器译码显示报警电路控制电路外部操作开关图1:30s计时器的总体参考方案框图对应的模块状态对应的信号倒计时对应情况控制电路1load=1、stop=0倒计时开始,每次减1s不报警、不暂停控制电路2load=0、stop=1倒计时暂停,保持当前秒数不报警、暂停控制电路3load=0、stop=0倒计时继续,在前开下,每次减1s不报警、不暂停译码显示4load=0、stop=0倒计时开始,每次减1s不报警译码显示5load=0、stop=1倒计时暂停,保持当前秒数不报警、暂停报警电路6load=0、alarm=0倒计时30s开始不报警报警电路7load=0、alarm =1倒计时为0,计时结束报警报警电路8load=1、alarm =0倒计时重新开始计时不报警表一:篮球30s可控计时器示意图4 设计过程4.1 设计方案论证 方案一:通过对要求的分析,在译码显示时若采用静态显示时,需要对两个七段数码管的引脚进行设置,而不需要动态扫描。此时再进行倒计时时,显示部分的两个数码管同时点亮。注意此种方案所用的时钟信号为1HZ,若大于或小于1HZ,则会使时间间隔大于或小于1秒。 方案二:本方案采用动态扫描来进行译码显示,这种方法可以只对一个数码管的引脚进行设置,这样可以节省能源。此种方案需要用两个时钟信号,第一个时钟信号要为1HZ,和方案一相同。但第二个时钟要远远大于时钟一,因为动态扫描利用了人的视觉停留原理,从而造成两个一起亮的假象。 通过方案的对比,我选择了方案一进行设计,这里着重进行方案一的设计实现。5 电路仿真与结果分析5.1电路仿真图2:篮球30s可控计时器开始计时图3:篮球30s可控计时器报警图4:篮球30s可控计时器自动解除报警5.2结果分析 由仿真波形图可以看出,在图中30秒可控计时器能正常递减计数、当开关键使能(启动/暂停)S=0时能作保持(暂停)。在图中计时器在递减计数为0时便发出报警信号L=1。而后,由开关键输入清零低电平信号时,能直接致使减计时器复位并解除报警,实现系统的控制功能。仿真结果符合设计要求,达到预期效果。6设计体会1、 设计过程中遇到的问题及解决方法 在进行源程序的仿真时,出现某一行的符号出现错误,仔细检查发现没有注意在对信号与变量赋值时,没有注意到赋值符号的不同,同时在引用单个数字与多个数字时所加的引号也不相同,因此引发一些错误。通过改变赋值符号,单引号,双引号等使程序得以更正。在进行引脚的锁定时,没有选择正确的方式,最终得到的是乱码,经过各种方式的分析、论证,选择了方式六,最终得以成功。当然在进行硬仿真时,所有的步骤都没有错误的情况下,依然没有预期的结果,通过对实验箱的熟悉,发现在显示方式的数码管旁边短路帽连接错误,应将短路帽置于上两位。2、 设计体会 在这两周的课程设计的实训中,在此次课程设计之前我对QUARTUS软件有很好的了解,在此次课程设计时我将梁老师上课的内容在复习理解,在老师的指导帮助下进一步了解了Verilog语音的语法还有编程时需要了解的问题,并完成了此次课程设计,在此表示衷心的感谢。 本次课程设计是将模拟电子技术基础和数字电子技术基础以及电工电子技术的内容相结合,在此次设计的过程中发现了自己对理论知识认识的不足还有在动手操作方面还欠缺锻炼,因此我在此次课程设计的时候加深对老师所教的内容进一步复习,并且在实验箱操作的时候我就更加加强了对实践的重视。通过这次课程设计我还知道了在学习这条道路上我们不断要加强学习,还要有坚持不懈的学习精神。要将理论知识与实践相结合,要用理论指导实践,用实践来验证理论,让我们学于所用。 在此次课程设计中我还更加体会到团结的重要性,要有协助精神,这样我们才能事半功倍!但是由于时间关系,还是有很多做的不对的地方。比如说在调试的时候要考虑功能仿真和时序仿真,在功能仿真的时候我能得到正确的仿真结果,但是到了功能仿真的时候就要考虑到器件的延迟问题,但是我们此次所做的课程设计用的是比较小的器件,所以功能仿真就没有好多的延迟问题。我们要更好的考虑到延时问题,这

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论