安徽大学数电2010-2011-2期末试题.doc_第1页
安徽大学数电2010-2011-2期末试题.doc_第2页
安徽大学数电2010-2011-2期末试题.doc_第3页
安徽大学数电2010-2011-2期末试题.doc_第4页
安徽大学数电2010-2011-2期末试题.doc_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

院/系 年级 专业 姓名 学号 答 题 勿 超 装 订 线-装-订-线-安徽大学20 10 20 11 学年第 二 学期脉冲与数字电路考试试卷(A卷)(闭卷 时间120分钟)考场登记表序号 题 号一二三四五总分得 分阅卷人得分一、选择题(每题2分,共14分)1. JK触发器的状态转移方程为( )。A. B. C. D. 2. 三变量函数F(A,B,C)=A+BC的最小项表示中不含下列哪项( )。 A. m2 B. m5 C. m3 D. m73. 为了避免干扰,MOS与门的多余输入端不能( )处理。A 悬空 B 接低电平 C与有用输入端并接 D 以上都不正确4. 将十进制数(18)10 转换成八进制数是( )。A. 20 B. 21 C. 22 D. 235. 下面式子中,单变量变化不会产生逻辑冒险的是( )。A . B. C. D. 6. 用与非门构成基本触发器发生竞争现象时,输入端的变化是( )。A0011 B. 0110 C. 1100 D. 10017. 一个5位二进制加法计数器,由00000开始,经过201个输入脉冲后,此计数器的状态为( )。A01000 B. 01111 C. 00111 D. 01001得分二、填空题(每题2分,共14分)1. 利用二极管的开关特性可以做成波形的限幅电路和 电路。2. 一般来说,使用数据选择器可以实现单输出函数,使用 和附加逻辑门可实现多输出函数。3. 任意两个最小项之积为 。 4. 用全加器将余3BCD码转换成8421BCD码时,一端接余3BCD码,另一端应接 。5. 对n个变量,最小项的个数为 。6. 施密特触发器能有效消除叠加在脉冲信号上的噪声,因为它具有 特性。7. 如果要用J-K触发器来实现D触发器功能,则D,J,K三者关系为 。得分三、简答题(每题6分,共12分)1. 在完全描述状态表中,两个状态等价,则这两个状态可以合并为一个状态,那么两个状态等价的条件是什么?2. 简述异步时序逻辑电路设计中,选择各级触发器时钟信号的原则。 院/系 年级 专业 姓名 学号 答 题 勿 超 装 订 线-装-订-线-得分四、分析题(每题10分,共30分)1. 有三个输入信号,如果三个输入信号均为0或其中一个为1时,输出信号Y=1,其余情况下输出Y=0。列出真值表,写出标准与或表达式,并用卡诺图化简。2. 画出如图1所示电路输出Q的工作波形,其中输入波形如图2所示,设Q的初始状态为0。图1 图23. 写出图3所示电路的名称,并根据图4的输入波形画出工作波形。 图3 图4 输入波形图 五、设计题(每题15分,共30分) 院/系 年级 专业 姓名 学号 答 题 勿 超 装 订 线-装-订-线-1. 试用两片同步十进制加法加数器74LS160实现28进制计数器,74160的功能表如下所示。清零预置使能时钟预置数据输出EP EDCPD3 D2 D1 D0Q3 Q2 Q1 Q0011110111 0 01 1 d c b a 0 0 0 0d c b a保持保持计数2. 用上升沿JK触发器设计一个按自然态序进行计数的可控模值同步加法计数器,当M=0时为7进制,当M=1时为5进制。 要求

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论