专升本《数字电路与逻辑设计》-试卷-答案.doc_第1页
专升本《数字电路与逻辑设计》-试卷-答案.doc_第2页
专升本《数字电路与逻辑设计》-试卷-答案.doc_第3页
专升本《数字电路与逻辑设计》-试卷-答案.doc_第4页
专升本《数字电路与逻辑设计》-试卷-答案.doc_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

专升本数字电路与逻辑设计一、 (共75题,共150分)1. 将十进制数(6.625)转换成二进制表示,其值为:( ) (2分)A.(110.110)2 B.(110.101)2C.(10.101)2 D.(10.110)2.标准答案:B2. 使用二进制的补码,求的结果? ( ) (2分)A.110100102 B.111010002C.110100002 D.l10100012.标准答案:D3. 对应的2421码为( )。 (2分)A.10111110 B.10001011 C.01011000 D.00110100 .标准答案:A4. 下列有关的叙述,哪个正确? ( ) (2分)A.B.C.D.标准答案:B5. 逻辑函数Y( ) (2分)A.B.C.1D.0.标准答案:A6. 将逻辑函数Y化简为最简式( ) (2分)A.B.C.D.标准答案:D7. 根据最小项的性质,任意两个不同的最小项之积为( ) (2分)A.1B.C.0D.不确定.标准答案:C8. 两输入与非门输出为1时,输入必须( )。 (2分)A.两个同时为1 B.两个中至少有一个为1 C.两个同时为0 D.两个中至少有一个为0 .标准答案:D9. 下列逻辑门中哪一种门的输出在任何条件下可以并联使用? ( ) (2分)A.具有推拉式输出的TTL与非门B.TTL集电级开路门(OC门)C.普通CMOS与非门D.CMOS三态输出门.标准答案:B10. 组合逻辑电路中的险象是由于( )引起的。 (2分)A.电路未达到最简 B.逻辑门类型不同 C.电路中的时延 D.电路有多个输出 .标准答案:C11. 当T触发器的次态等于现态时,T触发器的输入端T=( )。 (2分)A.0B.1C.QD.标准答案:A12. 与非门基本RS触发器的约束方程是( ) (2分)A.B.R+S=1C.D.R?S0.标准答案:B13. JK触发器的J1,K0,当触发信号到达后,输出Q的状态为( ) (2分)A.不变 B.0 C.1 D.与前一状态Q反相 .标准答案:C14. 完全确定原始状态表中的五个状态A、B、C、D、E,若有等效对A和B,B和D,C和E、则最简状态表中只含多少个状态? ( ) (2分)A.1 B.2 C.3 D.4 .标准答案:B15. 某4位加法计数器,输出端,目前为1101,经过5个脉冲输入后,计数器的输出端应为( ) (2分)A.1101 B.0010 C.0000 D.1111 .标准答案:B16. 4路数据选择器应有( )个选择控制端 (2分)A.8 B.4 C.2 D.1 .标准答案:C17. 如果要设计一个偶校验产生器,则使用下列哪种组件电路最简单? (2分)A.7486 B.7432 C.7400 D.74138 .标准答案:D18. 共阴极的七段显示器,若要显示数字“5”,则a、b、c、d、e、f、g中哪些为“1”? ( ) (2分)A.a、c、d、f、g B.b、c、e、f、g C.a、d D.b、e .标准答案:A19. 555IC本身电路大致可分成五部份,即电阻分压器、电压比较器、基本R-S触发器、输出驱动器及下列哪一部份? ( ) (2分)A.触发电容 B.充电二极管 C.逆向二极管 D.放电三极管 .标准答案:D20. 一般各种PLD组件的输出部分为:( ) (2分)A.与门阵列 B.或门阵列 C.非门阵列 D.与非门阵列 .标准答案:B21. 逻辑函数可以表示成( ) (2分)A.B.C.D.标准答案:A,C,D22. 与晶体三极管相比,MOS管具有的特点是( ) (2分)A.受温度影响大 B.功耗低 C.便于集成 D.带负载能力强 .标准答案:B,C23. 下列有关组合电路中险象的叙述正确的有哪些? (2分)A.是一种暂时的错误B.可以用增加冗余项的方法消除险象C.是一种预期的错误D.是一种临界竞争现象.标准答案:A,B,D24. 下列触发器中,( )可作为同步时序逻辑电路的存储元件。 (2分)A.基本RS触发器 B.D触发器 C.J-K触发器 D.T触发器 .标准答案:B,C,D25. PROM、PLA、PAL三种可编程器件中,可编程的是( )。 (2分)A.PROM或门阵列 B.PAL与门阵列 C.PLA与门阵列和或门阵列 D.PROM与门阵列 .标准答案:A,B,C26. 将十进制数91.125转换成十六进制数为( ) (2分)A.4B.2H B.4B.4H C.5B.2H D.5B.4H .标准答案:C27. 2421码10110001.11011011对应的二进制数为 ( ) (2分)A.100100.01 B.110011.11 C.101110.01 D.110110.10 .标准答案:B28. 8421码11000101.1001对应的十进制数为 ( ) (2分)A.(65.9)10 B.(69.6)10C.(C5.9)10 D.(92.6)10.标准答案:C29. 在下列三个逻辑函数表达式中,( )是最小项表达式。 (2分)A.B.C.D.标准答案:A30. 根据反演规则,的反函数为( )。 (2分)A.B.C.D.标准答案:A31. 卡诺图上每个小方格代表一个( ) (2分)A.最大项 B.最小项 C.最简与项 D.最简或项 .标准答案:B32. 当晶体三极管( )时处于饱和状态。 (2分)A.发射结和集电结均处于反向偏置B.发射结正向偏置,集电结反向偏置C.发射结和集电结均处于正向偏置D.发射结反向偏置,集电结正向偏置.标准答案:C33. 组合逻辑电路中的险象是由于( )引起的。 (2分)A.电路未达到最简 B.电路有多个输出 C.电路中的时延 D.逻辑门类型不同 .标准答案:C34. 最大等效类是指 ( ) (2分)A.含状态数目最多的等效类。B.不被任何别的等效类所包含的等效类C.含等效类数目最多的等效类。D.原始状态表的各最大等效类之间可能存在相同状态。.标准答案:B35. 由于脉冲异步时序逻辑电路不允许两个或两个以上输入同时出现脉冲信号,所以当电路有n个输入时,只允许出现( )种输入取值组合。 (2分)A.n B.2n C.n+1 D.2n.标准答案:C36. 当两输入“或非”门的输出z0时,输入x和y的取值必须( ) (2分)A.至少有一个为1 B.同时为1 C.同时为0 D.至少有一个为0 .标准答案:A37. 采用奇偶校验进行检错时( ) (2分)A.只能发现偶数位出错的情况,不能发现奇数位出错的情况B.只能发现奇数位出错的情况,不能发现偶数位出错的情况C.既能发现偶数位出错的情况,又能发现奇数位出错的情况D.有时能发现出错的情况,有时不能.标准答案:B38. 四变量ABCD构成的最小项m1和m11之间的关系是( ) (2分)A.B.C.D.标准答案:C39. 逻辑函数的值是( ) (2分)A.B.BC.1D.0.标准答案:B40. 脉冲异步时序逻辑电路中不允许两个或两个以上的输入信号( ) (2分)A.同时为0 B.同时为1 C.同时改变 D.不同 .标准答案:C41. 或非门构成的基本RS触发器的约束方程为( ) (2分)A.R+S0 B.R+S1 C.R?S0 D.R?S1 .标准答案:C42. 电平异步时序电路中反馈回路间的临界竞争,可导致电路( ) (2分)A.时延增加 B.速度下降 C.信号减弱 D.发生错误状态转移 .标准答案:D43. 下列逻辑电路中,为时序逻辑电路的是( )。 (2分)A.译码器 B.计数器 C.多路选择器 D.数值比较器 .标准答案:B44. 用于驱动数码管进行显示的器件应该选用( ) 。 (2分)A.74138译码器 B.74153数据选择器 C.7448译码器 D.74148编码器 .标准答案:A45. 在可编程逻辑芯片中,有PROM、PAL、GAL等多种结构方式,其中采用或阵列可编程的器件是( ) (2分)A.PROM B.PAL C.GAL D.PLA .标准答案:A46. 十进制数45,还可以下列哪些项相等?( ) (2分)A.2A16 B.101101BCDC.01000101BCD D.1011012.标准答案:C,D47. 逻辑函数F=AB可以表示为( )。 (2分)A.B.C.D.标准答案:A,C48. 用TTL与非门和或非门实现反相器功能时.多余的输入端应该( ) (2分)A.与非门的多余输入端应接低电平B.或非门的多余输入端应接低电平C.与非门的多余输入端应接高电平D.或非门的多余输入端应接低高平.标准答案:B,C49. 组合逻辑电路中消除险象的常用方法有哪三种( )。 (2分)A.触发 B.增加惯性延时环节 C.增加冗余项 D.选通 .标准答案:B,C,D50. 在图中的电路中,能完成功能的逻辑电路是( ) (2分)A.B.C.D.标准答案:A,C,D51. 将十六进制数字AB.8换算成十进制数字,其结果为:( ) (2分)A.161.25 B.161.5 C.171.25 D.171.5 .标准答案:D52. 十进制数17.25_对应的八进制数是( ) (2分)A.10001.01 B.21.2 C.11.4 D.17.25 .标准答案:B53. 用8位二进制表示(128)10:( ) (2分)A.01111111 B.11111111 C.10000000 D.无法表示 .标准答案:C54. 十进制数256的余3码为( )。 (2分)A.10000000011 B.1011001001 C.101010001001 D.10110001001 .标准答案:D55. n个变量可构成( )个最小项。 (2分)A.n B.2n C.2n D.2n-1 .标准答案:C56. 用卡诺图化简包含无关条件的逻辑函数时,对无关最小项( ) (2分)A.不应考虑B.应令函数值为1C.应令函数值为0D.根据化简的需要取0值或取1值.标准答案:D57. 逻辑函数F=最简式为? ( ) (2分)A.B.C.D.A+B.标准答案:C58. 逻辑函数F(A,B,C,D)=的最简与或表达式为:( ) (2分)A.+CDB.BCD+CDC.BCD+ACD.ABC+CD.标准答案:A59. 当晶体三极管满足什么条件时处于导通状态。( ) (2分)A.发射结和集电结均属于反向偏置B.发射结和集电给均属于正向偏置C.发射结正向偏置,集电结反向偏置D.发射结和集电给均属于反向偏置.标准答案:C60. 在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有哪种结构,否则会产生数据冲突。( ) (2分)A.集电极开路 B.三态门 C.灌电流 D.拉电流 .标准答案:B61. 设两输入“或非”门的输入为x和y,输出为z,当z1时,x和y的取值应该是( ) (2分)A.至少有一个为1 B.必须同时为1 C.同时为0 D.至少有一个为0 .标准答案:A62. 将D触发器改造成T触发器,图1所示电路中的虚线框内应是( )。 (2分)A.或非门 B.与非门 C.异或门 D.同或门 .标准答案:D63. 逻辑门在不影响正常逻辑电位的条件下所能推动的标准负载个数称为( ) (2分)A.三态 B.扇出(fan out) C.集电极开路输出 D.ECL .标准答案:B64. 设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。 (2分)A.2 B.3 C.4 D.5 .标准答案:C65. TTL器件输入脚悬空相当于输入( )电平。 (2分)A.高 B.低 C.三态 D.不定 .标准答案:A66. 同步时序电路设计中,状态编码采用相邻编码法的目的是( ) (2分)A.提高电路速度 B.提高电路可靠性 C.减少电路中的逻辑门 .标准答案:D67. 设计一个具有5个状态的顺序控制器至少应含有几个触发器? ( ) (2分)A.1个 B.4个 C.3个 D.2个 .标准答案:C68. 若四进制计数器的输入时钟脉冲频率为8MHz,则Q0输出频率为( ) (2分)A.lMHz B.2MHz C.4MHz D.8MHz .标准答案:B69. 移位寄存器74194工作在并行数据输入方式时,S0S1的取值为( ) (2分)A.00 B.01 C.10 D.11 .标准答案:D70. 通用型可编程逻辑阵列简称为什么?( ) (2分)A.GAL B.PLA C.PAL D.PLD .标准答案:A71. n个变量的最小项是( )。 (2分)A.n个变量的和项,它包含全部n个变量B.n个变量的积项,它包含全部n个变量C.每个变量都以原变量或者反变量的形式出现,且仅出现一次。D.n个变量的和项,它不包含全部变量。.标准答案:B,C72. 下列关于X、Y、Z正确的描述有: (2分)A.若X+YX+Z,则YZB.若XYXZ,则YZC.若X+YX+Z,且XY=XZ,则YZD.若,则XY.标准答案:A,B,C

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论