




已阅读5页,还剩11页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
10物教期末考试范围(考试范围重点在第四章和第六章,以布置过的作业和例题为主,可能会稍微改变下数据)一、 填空题(10个空格,涉及到第一章数制转换方面的计算以及各章一些最基本概念)二、 代数法化简(第二章)三、 卡诺图化简(第二章)四、 分析一个组合逻辑电路,写出逻辑表达式、列出真值表、说明逻辑功能(第四章)五、 根据给定的功能要求,设计出一个组合逻辑电路(第四章)六、 用74x138或74x151设计逻辑函数,画出接线示意图(第四章)七、 分析一个同步时序逻辑电路,列出激励方程组、输出方程,求状态方程,画状态表、状态图、时序图,说明逻辑功能(第六章)八、 设计一个同步时序逻辑电路(如序列检测器)(第六章)九、 用74x161构成某个任意进制计数器(反馈清零法、反馈置数法)或者根据给出的图分析出是几进制计数器,会画状态图(第六章)第一卷在二进制数译码器中,若输入有4位代码,则输出有( )24816在下列电路中( )属于组合逻辑电路触发器计数器数据选择器寄存器能实现从多个输入端中选择出一路作为输出的电路称为( )触发器计数器数据选择器译码器用来判断电路全部输入中1个的个数奇偶性的电路称为( )触发器计数器数据选择器奇偶校验器如果需要判断两个二进制数的大小或相等,可以使用( )电路译码器编码器数据选择器数据比较器从结构看,组合逻辑电路由门电路构成,不含(),也不含反馈,信号从输入开始单向传输到输出在几个信号同时输入的时候,只允许优先级别高的进行的编码叫()从若干输入数据中选择一路作为输出的电路叫()一个二进制编码器若需要对12个输入信号进行编码,则要采用()位二进制代码当输入变量中“1”的个数为奇数时候,奇校验器的输出为 ,当输入变量中“1”的个数为偶数时候,奇校验器的输出为 第三卷窗体底端用低电平为输出有效的译码器实现组合逻辑电路时,还需要( )与非门或非门与门或门组合逻辑电路的竞争-冒险是由于( )引起的电路不是最简电路有多个输出电路中存在延迟电路使用不同的门电路只考虑本位数而不考虑低位来的进位的加法称为( )全加半加全减半减把代码的特定含义翻译出来的过程称为( )译码编码数据选择奇偶校验在各种显示器件中,( )的功耗是最小的荧光数码管半导体数码管液晶显示器辉光数码管用二进制代码表示有关对象的过程叫()输出低电平有效的2-10进制译码器输入8421BCD码为0110.其输出Y9-Y0()由竞争而可能产生输出干扰脉冲的现象称为()两个1位二进制数相加叫做 。两个同为的加数和来自低位的进位三者相加叫做 将1999个1异或起来得到的结果为 ;而2000个一异或的结果是 窗体底端 第四卷属于组合逻辑电路的部件是()编码器寄存器触发器计数器指出下列电路中能够把串行数据变成并行数据的电路应该是()JK触发器3/8线译码器移位寄存器十进制计数器一个16选一的数据选择器,其地址输入端有()个12416二输入与非门当输入变化为()时,输出可能有竞争冒险0110001010111101以下哪个不是消除竟争冒险的方法。接入滤波电容引入选通脉冲改变输入信号频率修改逻辑设计假设Zi为电路的输出,xi为电路的输入,yi为电路的状态,Zi=fi(x1xn,y1yn),i=1,2r ,Zi描述的是()电路组合逻辑电路的冒险现象是由()引起组合逻辑电路的冒险现象表现为()脉冲三输入、八输出译码器,对任一组输入值其有效输出个数为()编码与()是互逆的过程 *第五卷下列表达式中不存在竞争冒险的有()Y=/B+ABY=AB+/BCY=AB/C+ABY=(A+/B)A/D若在编码器中有50个编码对象,则要求输出二进制代码位数为()位561050一个16选一的数据选择器,其地址输入(选择控制输入)端有()个12416一个8选一数据选择器的数据输入端有()个1248在下列逻辑电路中,不是组合逻辑电路的有()译码器编码器全加器寄存器半导体数码显示器的内部接法有()种形式对于共阳接法的发光二极管数码显示器,应采用()电平驱动的七段显示译码器消除竟争冒险的方法有修改逻辑设计,加选通脉冲和()逻辑运算式10(1+0)的值为() (1+0)(1+0)的值为() *第六卷组合逻辑电路消除竞争冒险的方法有()修改逻辑设计在输出端接入滤波电容后级加缓冲电路屏蔽输入信号的尖峰干扰 2678以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路二进制译码器数据选择器数值比较器七段显示译码器用四选一数据选择器实现函数Y=A1A0+/A1 A0,应使()D0=D2=0,D1=D3=1 D0=D2=1,D1=D3=0D0=D1=0,D2=D3=1D0=D1=1,D2=D3=0二进制译码器相当于是一个最小项发生器,便于()电路组合逻辑电路时序逻辑电路门电路脉冲单元电路液晶显示器的优点是功耗极小、工作电压()半导体数码显示器的工作电流(),约10mA左右,因此,需要考虑电流驱动能力问题共阴接法发光二极管数码显示器需选用有效输出为()电平的七段显示译码器来驱动数据选择器和数据()的功能正好相反,互为逆过程半导体数码显示器的内部接法有()和共阳极 第一卷窗体顶端边沿结构的集成JK型触发器是在CP的( ) 触发的上升沿下降沿高电平低电平已知R,S是2个与非门构成的基本RS触发器的输入端,则约束条件为( )R+S=1R+S=0RS=1RS=0用8级触发器可以记忆( )种不同的状态816128256在下列触发器中,有约束条件的是()主从JK F/F主从D F/F同步RS F/F边沿D F/F为实现将JK触发器转换为D触发器,应使 ()J=D,K=/DK=D,J=/DJ=K=DJ=K=/D具有两个稳定状态并能接收,保持和输出送来的信号的电路叫()触发器功能的表示方法有特性表,特征方程,状态图和()根据在CP控制下,逻辑功能的不同,常把时钟触发器分为(),D,JK,T和T5种类维持阻塞D触发器是在CP的()触发基本RS触发器可以用 门和 门构成 第二卷窗体顶端已知R,S是或非门构成的基本RS触发器的输入端,则约束条件为( )RS=0R+S=1RS=1R+S=0若JK触发器的原状态为0,欲在CP作用后仍保持0状态,则激励函数JK的值应为()J=1 K=1J=0 K=0J=0 K=xJ=x K=x存在约束条件的是( )触发器基本RSD 锁存器JKD 边沿器对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=()01Q以上答案都可以对于JK触发器,若J=K,则可完成()触发器的逻辑功能RSDTT一级触发器可以记忆()位二进制信息,共有0和1两种状态由或与非门构成的基本RS触发器约束条件是()常用集成触发器有边沿JK触发器和()两种把JK触发器转换为T触发器的方法是将J和K都置()结构完善的集成触发器有 和 两种类型 第三卷窗体顶端n位触发器构成的扭环形计数器,其无关状态数为个2n-n2n-2n2n2n-14个边沿JK触发器,可以存储( )位二进制数48162下列各种电路结构的触发器中哪种能构成移位寄存器基本RS触发器同步RS触发器主从结构触发器JK触发器施密特触发器常用于对脉冲波形的()定时计数整形滤波多谐振荡器有()个稳定状态0123施密特触发器有()个稳定状态一个 JK 触发器有()个稳态一个 JK 触发器可存储()位二进制数()触发器有一个稳定状态和一个暂稳状态()触发器有两个稳定状态、有两个不同的触发电平,具有回差特性 第四卷窗体顶端D触发器的特征方程为()Qn=/DQn=DQn+1=/DQn+1=D用n个触发器构成计数器,可得到最大计数长度是()n2n2n2n-1用触发器设计一个24进制的计数器,至少需要()个触发器3456下列各种电路结构的触发器中哪种能构成移位寄存器()基本RS触发器同步RS触发器主从结构触发器SR锁存器T触发器中,当T=1时,触发器实现()功能置1置0计数保持单稳态触发器,施密特触发器,多谐振荡器均可由()外接少量阻容元件构成5位扭环形计数器的无效状态为()触发器存储8位二进制信息要()个触发器集成触发器的管脚标记为/RD,/RD是()端。当电路要根据输入JK信号的状态来控制输出状态时,必须使/RD为()电平 *第六卷窗体顶端对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=()01Q/Q对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=()01Q/Q对于D触发器,欲使Qn+1=Qn,应使输入D=()01Q/Q欲使D触发器按Qn+1=/Qn工作,应使输入D=()02Q/Q欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端()J=K=0J=Q,K=/QJ=/Q,K=QJ=Q,K=0触发器中,没有约束条件的是()对于JK触发器,若J=K,则可完成()触发器的逻辑功能边沿式D触发器是一种()稳态电路一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是()在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的() 第一卷8位移位寄存器可以存放( )位二进制代码4816256同步4位二进制计数器的借位方程为B=/Q4*/Q3*/Q2*/Q1则可知B的周期和正脉冲宽度为()16个CP周期和2个CP周期16个CP周期和1个CP周期8个CP周期和8个CP周期8个CP周期和4个CP周期若4位二进制加法计数器正常工作时,由0000状态开始计数,则经过43个输入计数脉冲后,计数器的状态为( )00 11101111011110在下列器件中,不属于时序逻辑电路的是( )计数器移位寄存器全加器序列信号检测器用反馈复位法来改变由8位二进制加法计数器的模值,可以实现( )模值范围的计数器(1-15)(1-16)1-321-256任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路称为()电路可以用来暂时存放数据的器件叫()移位移位寄存器的主要用途有保存数据,并串转换和()最长线性序列移存型计数器可以构成()电路通过级联的方法,把三片4位十进制计数器CT74160连接成为12位十进制计数器后,其最大模值是() 第二卷窗体顶端构成模值为256的二进制计数器,需要( )级触发器21288256同步清除计数器是指( )的计数器具有清除功能的同步型具有清除功能的异步型清除信号与时钟信号同时有效才能清除清除信号与时钟信号无关设计一个能存放8位二进制代码的寄存器,需要由( )个触发器构成8432在下列功能表示方法中,不适合用于时序逻辑电路功能表示方法的是( )状态转换图特性方程时序图数理方程用反馈复位法来改变由2位十进制加法计数器的模值,可以实现( )模值范围的计数器(1-10)(1-16)1-991-100n级移位寄存器可以存放()位二进制数据由8级触发器构成的二进制计数器模值为()在设计序列信号检测器时,如果被检测的序列信号的学列长度是7位,则用于表示该电路的最简原始状态转换图的状态个数是()个时序逻辑电路由 和 两部分组成按计数器中个触发器状态更新不同,可将计数器为 和 两种类型 第三卷同步计数器是指( )的计数器由同类型的触发器构成各触发器的始终端连一起,统一由系统时钟控制可用前级的输出做后级触发器的时钟可用后级输出做前级触发器的时钟已知 Q3 Q2 Q1 Q0是同步十进制计数器的触发器输出,若以Q3作为进位,则其周期和正脉冲宽度为( )10个CP脉冲,正脉冲宽度为1个CP周期10个CP脉冲,正脉冲宽度为2个CP周期10个CP脉冲,正脉冲宽度为4个CP周期10个CP脉冲,正脉冲宽度为8个CP周期一个4位移位寄存器原来的状态为0000.如果串行输入始终为1,则经过4个移位脉冲寄存器的内容后为( )000 10 11111101111可以用来暂时存放数据的器件是( )计数器寄存器全加器序列信号检测器异同步清除计数器是指( )的计数器具有清除功能的同步型具有清除功能的异步型清除信号与时钟信号同时有效才能清除的清除信号与时钟信号无关的时序逻辑电路的功能表示方法有特性表,特性方程,时序图和()在工作速度要求较高时,在同步计数器和异步计数器两者之中,应选用()由8级触发器构成的十进制计数器模值为()由8个触发器构成计数器,它的技术状态最多为()个利用集成计数器的预知功能,也可以改变计数器的模值,得到任意进制计数器,一般把这种方法称为() 第四卷窗体顶端由10级触发器构成的二进制计数器,其模值为( )102010001024若4位同步二进制加法计数器当前的状态时0111,下一个输入时钟脉冲后,其内容变为()0 1110 110100000 11可以用来实现并/串转换和串/并转换的器件是( )计数器移位寄存器存储器全加器4位顺序脉冲信号发生器电路的状态转换图由( )个状态循环构成4816324位顺序脉冲信号发生器的状态转换图由()个状态循环构成1234CT74373是具有()的8D锁存器通过级联的方法,把两片4位二进制计数器CT74161连接成为8位二进制计数器后,其最大模值是()用进位输出C预置法师把进位输出C经反相后接至计数器的(),然后根据设计需要,把计数器的预置数据输入端接好预置数据时序逻辑电路按触发器是终端的连接方式不同可以分为 和 两类一般地说,模值相同的同步计数器比异步计数器的结构 ,工作速度 第五卷窗体顶端下列电路中不属于时序电路的是()同步计数器异步计数器组合逻辑电路数据寄存器CT74LS290计数器的计数工作方式有()种12343线8线译码器有()3条输入线,8条输出线8条输入线,3条输出线2条输入线,8条输出线3条输入线,4条输出线一个五位的二进制加法计数器,初始状态为00000,问经过201个输入脉冲后,此计数器的状态为()0 01110 01010 10000 1001数 字 电 路 中 的 工 作 信 号 为()直 流 信 号脉 冲 信 号随 时 间 连 续 变 化 的 电 信 号交流信号含用触发器的数字电路属于()电路TTL、CMOS电路中,工作电压为5V的是()TTL、CMOS电路中,要特别注意防静电的是()假设Zi为电路的输出,xi为电路的输入,yi为电路的状态,Zi=fi(x1xn),i=1,2r,Zi描述的是()电路时序逻辑电路的输出不仅和 有关,而且还与电路 状态有关第六卷窗体顶端若一个逻辑函数由三个变量组成,则最小项共有()5678移位寄存器由4个触发器组成,用它构成的环形计数器具有()种有效状态;扭环形计数器具有()种有效状态16,88,44,44,8用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器267874LS290计数器的计数工作方式有()种1234时序逻辑电路中一定是含()触发器组合逻辑电路移位寄存器译码器欲构成能记最大十进制数为999的计数器,至少需要()片十进制加法计数器,没有输入变量的时序电路又称()型电路米利型时序电路输出信号与输入和()有关如果某计数器中的触发器不是同时翻转,这种计数器称为()计数器n进制计数器中的n表示计数器的计数状态个数,最大计数值是() 第七卷同步时序电路和异步时序电路比较,其差异在于后者()没有触发器没有统一的时钟脉冲控制没有稳定状态输出只与内部状态有关有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()10110110110010000000101101010010000100001011010101100001000010110110010010000000同步计数器和异步计数器比较,同步计数器的显著优点是()工作速度高触发器利用率高电路简单不受时钟CP控制把一个五进制计数器与一个四进制计数器串联可得到()进制计数器45920下列逻辑电路中为时序逻辑电路的是()变量译码器加法器数码寄存器数据选择器寄存器按照功能不同可分为两类,数码寄存器和()寄存器数字电路按照是否有记忆功能通常可分为两类组合逻辑电路和()由四位移位寄存器构成的顺序脉冲发生器可产生()个顺序脉冲时序逻辑电路按照其触发器是否有统一的时钟控制分为异步时序电路和()同步时序电路由组合电路和()两部分组成 第八卷窗体顶端N个触发器可以构成最大计数长度(进制数)为()的计数器N2NN22NN个触发器可以构成能寄存()位二进制数码的寄存器N-1N
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 六年级叙事作文捡山核桃450字(15篇)
- 晋祠作文600字7篇
- 《语文古典文学欣赏:古代散文欣赏教案》
- 公主护肤活动方案
- 公交公司暖心活动方案
- 公交端午节活动方案
- 公产房春季活动策划方案
- 公众开放日活动方案
- 公会月度活动方案
- 公共服务竞赛活动方案
- 不寐的护理查房课件
- 12、口腔科诊疗指南及技术操作规范
- JB-T 4149-2022 臂式斗轮堆取料机
- 宠物食品项目商业计划书
- 客诉处理记录表
- 道路绿化养护投标方案(技术方案)
- 成都远洋太古里案例研究课件
- 消防无人机使用说明书
- 哈尔滨市道外区2022-2023学年小升初考试数学试卷含答案
- 课程设计-110kV降压变电所一次设计
- 外立面泛光照明施工方案
评论
0/150
提交评论