maxplus仿真教程.doc_第1页
maxplus仿真教程.doc_第2页
maxplus仿真教程.doc_第3页
maxplus仿真教程.doc_第4页
maxplus仿真教程.doc_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Maxplus II使用教程以采用VerilogHDL语言输入方式为例,简单描述Maxplus II使用步骤。第一步打开Maxplus II软件,双击桌面图标:Maxplus II 打开后的界面:第二步:新建一个空白文档:在File菜单中选择New。弹出“新建”对话框:新建一个图形文件新建一个文本文件新建一个波形文件新建一个文本文件:点击OK第三步:在空白文档中输入程序:保存:保存要注意三个问题:1.保存的位置:最好保存在一个空白的文件夹中,文件夹路径中不要有中文。2.文本文件保存的类型:使用.V做后缀,表示采用的是VerilogHDL编写的程序,采用.vhd作为后缀是表述使用的是VHDL编写的程序。3.保存的文件名要与程序模块的名称一致。保存之后,关键字颜色发生变化:将当前文件设为工程。注意在maxplusII中,编译是对工程而言的,故每次要将所编译的文件设为当前工程。将文件设为当前工程如下图:注意,将当前文件设为当前工程后,窗口顶端的当前工程路径就会发生变化,变为当前文件的路径了。将文件设为当前工程后就可以进行编译了。第四步:编译弹出编译对话框。点击“ start”开始编译如果程序没有问题,编译不会报错,编译报错的话,双击报错的信息,就可以跳转到错误的位置处。编译通过后,将程序生成对应的模块。生产的模块名称和文件的名称是一致的。生成了模块就可以被其他电路调用。在编译一次。生产模块符号。第五步:新建一个顶层文件(TOP文件)选择图形文件,图形文件的后缀为,gdf.,新建图形文件的目的是对我们刚刚写的程序进行测试,仿真,看功能有没有错误。将刚刚程序生成的模块符号调出来。双击新建文件空白部分,找到刚才生产的模块符号,模块符号所在的位置是你程序所在的文件夹。模块调出来后的现象:添加输入输出管脚。输入管脚为input输出管脚为output在synbol name输入框中输入input,然后回车,可以调出输入管脚。调出了输入管脚后的显现见下图。同理输入output可以调出输出管脚。连线,让鼠标靠近带连线的端子,按下鼠标拖到需连接的另一端,就可以完成连线了。更改管脚名称。双击管脚就可以保存注意保存的文件后缀必须为.gdf,文件名称不能与所调用的模块同名,不然编译的时候会出错。而默认的名称通常是与所调用的名称同名的,故一定要把顶层文件的名称改过来。将当前的顶层文件,设为当前工程。编译当前工程第六步:新建一个波形文件选择最后一项,即新建的文件后缀为.scf,点OK,出现下面界面。保存波形文件。保存的波形文件应与顶层文件同名。添加输入输出信号设定仿真时间。输入仿真时间

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论