DDR内存布线指导.doc_第1页
DDR内存布线指导.doc_第2页
DDR内存布线指导.doc_第3页
DDR内存布线指导.doc_第4页
DDR内存布线指导.doc_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

DDR内存布线指导,DDR Layout Guide2009/06/28 | 13:14分类:数字电路|标签:DDR、Layout、VTT、布线、端接电阻|2,013 views在现代高速数字电路的设计过程中,工程师总是不可避免的会与DDR或者DDR2,SDRAM打交道。DDR的工作频率很高,因此,DDR的布线(或者Layout)也就成为了一个十分关键的问题,很多时候,DDR的布线直接影响着信号完整性。下面本文针对DDR的布线问题(Layout)进行讨论。信号引脚说明VSS为数字地,VSSQ为信号地,若无特别说明,两者是等效的。VDD为器件内核供电,VDDDQ为器件的DQ和I/O供电,若无特别说明,两者是等效的。对于DRAM来说,定义信号组如下: 数字信号组DQ,DQS,xDM,其中每个字节又是内部的一个信道Lane组,如DQ0DQ7,DQS,LDM为一个信号组。 地址信号组:ADDRESS 命令信号组:CAS#,RAS#,WE# 控制信号组:CS#,CKE 时钟信号组:CK,CK#印制电路板叠层,PCB Stackups推荐使用6层电路板,分布如下: 电路板的阻抗控制在5060ohm 印制电路板的厚度选择为1.57mm(62mil) 填充材料Prepreg厚度可变化范围是46mil 电路板的填充材料的介电常数一般变化范围是3.64.5,它的数值随着频率,温度等因素变化。FR-4就是一种典型的介电材料,在100MHz时的平均介电常数为4.2。推荐使用FR-4作为PCB的填充材料,因为它便宜,更低的吸湿性能,更低的电导性。一般来说,DQ,DQS和时钟信号线选择VSS作为参考平面,因为VSS比较稳定,不易受到干扰,地址/命令/控制信号线选择VDD作为参考平面,因为这些信号线本身就含有噪声。电路板的可扩展性根据JEDEC标准,不同容量的内存芯片一般引脚兼容,为了实现电路板的可扩展性,可以做如下处理,如128Mb与256Mb的兼容应用。未用的DQ引脚对于x16的DDR器件来说,未用的引脚要作一定的处理。例如x16的DDR来说,DQ15:DQ8未用,则处理如下,将相关的UDM/DQMH拉高用来屏蔽DQ线,DQ15:DQ8通过110k的电阻接地用来阻止迸发写时的噪声。端接技术串行端接,主要应用在负载DDR器件不大于4个的情况下。对于双向I/O信号来说,例如DQ,串行端接电阻Rs放置在走线的中间,用来抑制振铃,过冲和下冲。对于单向的信号来说,例如地址线,控制线,串行端接电阻放置在走线中间或者是信号的发送端,推荐放置在信号的发送端。说明:DDR的CK与CK# 是差分信号,要用差分端接技术。并行端接,主要应用在负载SDRAM器件大于4个,走线长度2inch,或者通过仿真验证需要并行端接的情况下。并行端接电阻Rt取值大约为2Rs,Rs的取值范围是1033ohm,故Rt的取值范围为2266ohm。如果有必要的话,所有DDR的数据,地址,命令,控制线都是SSTL_2接口,要使用single-ended Parallel Termination,如上图。CKE也可以使用这种端接。导线宽度和间距:导线间距和导线宽度S1,S2,S3的定义如下: S1表示同一信号组内两相邻导线之间的间距 S2表示不同信号组之间两相邻导线之间的间距 S3表示导线的宽度导线宽度选择为:导线间距选择:几点说明:1. DQS一般布线的位置是数据信号组内同一信号组中DQ走线的中间,因此DQS与DQS之间的间距一般不提2. DQS与时钟信号线不相邻3. 为了避免串扰,数据信号组与地址/命令/控制信号组之间的走线间距至少20mil,建议它们在不同的信号层走线4. 时钟信号组走线尽量在内层,用来抑制EMI导线走线长度所有DDR的差分时钟线CK与CK#必须在同一层布线,误差+-20mil,最好在内层布线以抑制EMI。如果系统有多个DDR器件的话,要用阻值100200ohm的电阻进行差分端接。(1) 若时钟线的分叉点到DDR器件的走线长度1000mil,要使用200240ohm的电阻差分端接,因为两个200240ohm的电阻并联值正好为100120ohm。如下图所示。 数据信号组的走线长度与时钟信号线的误差为+-500mil,组内同一信道的信号线走线误差为+-50mil,从而可以得到,组内不同信道的走线误差为+-1000mil,相同信道的DQS一般走线在DQ中间 地址线/命令/控制信号线与时钟信号走线的误差为+-400mil,组内走线误差为+-50mil 所有信号的走线长度控制在2inch(5cm)最好去耦电容 推荐使用低ESL(2nH)的电容,大小在0.01uF0.22uF,其中0.01uF针对高频,0.22uF针对低频 建议使用钽电容。相对于电解电容来说,虽然它比较贵,但它具有较好的稳定性,较长的使用周期。一般电解电容随着使用时间的加长,性能下降较多参考电压对于较轻的负载(4 DDR器件),可使用IC来产生VREF。IC内部集成了两种电压VTT和VREF,其中VTT在重负载的情况下最高电流可达3.5A,平均电流为0A,VREF的电流比较小,一般只有3mA左右。VREF走线控制具体如下图所示:DDR的VTT设计当数据线地址线负载较重时,VTT的暂态电流峰值可达到3.5A左右,这种暂态电流的平均值为0A。一些情况下不需要VTT技术(并行端接)。 系统中有2个或更少的DDR 总线上需要的电流不是很高,中等左右 通过仿真验证不需要VTT电压的产生一般用IC,厂商包括:Intersilm Philips, Semiconductors, Fairchild, National, TI等等。选用了IC实现VTT,推荐使用下面的原则: VTT用Rt端接地址/控制/命令信号线,端接数据信号组VTT=VDDQ/2 VTT并不端接时钟信号线,时钟信号线使用前面说的差分端接技术 VTT与VREF走线/平面在同一层,必须具有150mil的距离,推荐它们在不同层 VTT走线/平面需要至少2个47uF的解耦电容,2个100uF的电容

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论