触发器及其应用实验报告.doc_第1页
触发器及其应用实验报告.doc_第2页
触发器及其应用实验报告.doc_第3页
触发器及其应用实验报告.doc_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

学生实验报告院别电子信息学院课程名称 电子技术实验班级无线技术12实验名称触发器及其应用姓名刘灼鹏实验时间2014年5月22日学号2012010302032指导教师文毅报 告 内 容一、实验目的和任务1. 掌握基本RS、JK、T和D触发器的逻辑功能。2. 掌握集成触发器的功能和使用方法。3. 熟悉触发器之间相互转换的方法。二、实验原理介绍触发器是能够存储1位二进制码的逻辑电路,它有两个互补输出端,其输出状态不仅与输入有关,而且还与原先的输出状态有关。触发器有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存储器件,是构成各种时序电路的最基本逻辑单元。1、基本RS触发器图14-1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。基本RS触发器具有置“0”、置“1”和保持三种功能。通常称为置“1”端,因为 =0时触发器被置“1”;为置“0”端,因为=0时触发器被置“0”。当=1时状态保持,当=0时为不定状态,应当避免这种状态。基本RS触发器也可以用两个“或非门”组成,此时为高电平有效。 图14-1 二与非门组成的基本RS触发器(a)逻辑图 (b) 逻辑符号基本RS触发器的逻辑符号见图14-1(b),二输入端的边框外侧都画有小圆圈,这是因为置1与置0都是低电平有效。2、JK触发器在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。引脚逻辑图如图14-2所示;JK触发器的状态方程为: 图14-2 JK触发器的引脚逻辑图其中,J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。Q和为两个互补输入端。通常把Q=0、=1的状态定为触发器“0”状态;而把Q=1,=0定为“1”状态。JK触发器常被用作缓冲存储器,移位寄存器和计数器。CC4027是CMOS双JK触发器,其功能与74LS112相同,但采用上升沿触发,R、S端为高电平有效。 3、T触发器在JK触发器的状态方程中,令J=K=T则变换为: 这就是T触发器的特性方程。由上式有:当T=1时,当T=0时,即当T=1时,为翻转状态;当T=0时,为保持状态。4、D触发器在输入信号为单端的情况下,D触发器用起来更为方便,其状态方程为: 其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态。三、实验内容和数据记录1、测试基本RS触发器的逻辑功能用两个与非门组成基本RS触发器,测试它的逻辑功能并画出真值表将实验结果填入表内。2、测试JK触发器74LS112的逻辑功能(1)测试JK触发器的复位、置位功能(2)测试JK触发器的逻辑功能(3)将JK触发器的J、K端连在一起,构成T触发器在CP端输入1Hz连续脉冲,观察Q端的变化,用双踪示波器观察CP、Q和的波形,注意相位关系,描绘之。(4)JK触发器转换成D触发器按图14-4连线,方法与步骤同上,测试D触发器的逻辑功能并画出真值表将实验结果填入表内。四、实验结论与心得通过这个实验,可以知道,JK触发器在实际芯片中多了两个输入端,通过这两个输入端可以控制相同JK下的不同输出。同时利用了低电平脉冲实现

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论