关于uboot移植 CAMDIVN与时钟.doc_第1页
关于uboot移植 CAMDIVN与时钟.doc_第2页
关于uboot移植 CAMDIVN与时钟.doc_第3页
关于uboot移植 CAMDIVN与时钟.doc_第4页
关于uboot移植 CAMDIVN与时钟.doc_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

关于uboot移植 CAMDIVN与时钟2010-03-09 19:57在该文件的122行附近有这样一个结构体typedef struct S3C24X0_REG32 LOCKTIME;S3C24X0_REG32 MPLLCON;S3C24X0_REG32 UPLLCON;S3C24X0_REG32 CLKCON;S3C24X0_REG32 CLKSLOW;S3C24X0_REG32 CLKDIVN; /*_attribute_(_packed_)*/ S3C24X0_CLOCK_POWER;是用来封装时钟寄存器的,我们要在其中增加一项S3C24X0_REG32 CAMDIVN,为什么加这么一个呢?因为这个寄存器是2410所没有的,而2440在配置时钟的时候又必须用到,看名字我们就知道是用来配置CAMERA时钟的,也就是配置摄像头的时钟的。貌似和配置uboot启动的时钟没有关系?其实不然,我们在修改下一个文件的时候就可以看到其用途了,此结构体修改后的结果为typedef struct S3C24X0_REG32 LOCKTIME;S3C24X0_REG32 MPLLCON;S3C24X0_REG32 UPLLCON;S3C24X0_REG32 CLKCON;S3C24X0_REG32 CLKSLOW;S3C24X0_REG32 CLKDIVN;S3C24X0_REG32 CAMDIVN; /*_attribute_(_packed_)*/ S3C24X0_CLOCK_POWER;第二个文件.cpuarm920ts3c24x0speed.c在这个文件中需要修改两个函数 第一个函数在54行附近:static ulong get_PLLCLK(int pllreg) 由于S3C2410和S3C2440的MPLL、UPLL计算公式不一样,所以get_PLLCLK函数也需要修改: 修改前为static ulong get_PLLCLK(int pllreg)S3C24X0_CLOCK_POWER * const clk_power = S3C24X0_GetBase_CLOCK_POWER();ulong r, m, p, s; if (pllreg = MPLL)r = clk_power-MPLLCON;else if (pllreg = UPLL)r = clk_power-UPLLCON;elsehang(); m = (r & 0xFF000) 12) + 8;p = (r & 0x003F0) 4) + 2;s = r & 0x3; return(CONFIG_SYS_CLK_FREQ * m) / (p MPLLCON;else if (pllreg = UPLL)r = clk_power-UPLLCON;elsehang(); m = (r & 0xFF000) 12) + 8;p = (r & 0x003F0) 4) + 2;s = r & 0x3; if (pllreg = MPLL)return(CONFIG_SYS_CLK_FREQ * m * 2) / (p s);else if (pllreg = UPLL)return(CONFIG_SYS_CLK_FREQ * m) / (p CLKDIVN & 0x2) ? get_FCLK()/2 : get_FCLK();修改后为ulong get_HCLK(void)S3C24X0_CLOCK_POWER * const clk_power = S3C24X0_GetBase_CLOCK_POWER();if (clk_power-CLKDIVN & 0x6) if (clk_power-CLKDIVN & 0x6)=2) return(get_FCLK()/2);if (clk_power-CLKDIVN & 0x6)=6) return(clk_power-CAMDIVN & 0x100) ?get_FCLK()/6 : get_FCLK()/3); if (clk_power-CLKDIVN & 0x6)=4) return(clk_power-CAMDIVN & 0x200) ? get_FCLK()/8 : get_FCLK()/4); return(get_FCLK();else return(get_FCLK();这里我们就用到了在修改speed.c文件时所添加的CAMDIVN 项了,因为这一项的值决定了我们的时钟配置。这样修改的原因是在s3c2440的数据手册的231页有这样一段话CLOCK DIVIDER CONTROL (CLKDIVN) REGISTERRegister Address R/W Description Reset ValueCLKDIVN 0x4C000014 R/W Clock divider control register 0x00000000CLKDIVN Bit DescriptionDIVN_UPLL 3 UCLK select register(UCLK must be 48MHz for USB)0:UCLK = UPLL clock1:UCLK = UPLL clock / 2Set to 0, when UPLL clock is set as 48MhzSet to 1. when UPLL clock is set as 96Mhz.HDIVN 2:1 00 : HCLK = FCLK/1.01 : HCLK = FCLK/2.10 : HCLK = FCLK/4 when CAMDIVN9 = 0.HCLK= FCLK/8 when CAMDIVN9 = 1.11 : HCLK = FCLK/3 when CAMDIVN8 = 0.HCLK = FCLK/6 when CAMDIVN8 = 1.PDIVN 0 0: PCLK has the clock same as the HCLK/1.1: PCLK has the clock same as the HCLK/2.我们到底应该返回FCLK的几分之一在这里就有秒数,其中必须根据HDIVN 的值与CAMDIVN的值来判断。附录:关于S3C2440时钟设置的理解工作技术-嵌入式 2008-10-24 22:36:32 阅读1293 评论4 字号:大中小订阅 关于S3C2440时钟设置的理解1)FLCK、HCLK和PCLK的关系S3C2440有三个时钟FLCK、HCLK和PCLK手册上说P7-8写到:FCLK is used by ARM920T,内核时钟,主频。HCLK is used for AHB bus, which is used by the ARM920T, the memory controller, the interrupt controller, the LCD controller, the DMA and USB host block. 也就是总线时钟,包括USB时钟。PCLK is used for APB bus, which is used by the peripherals such as WDT, IIS, I2C, PWM timer, MMC interface,ADC, UART, GPIO, RTC and SPI.即IO接口时钟,例如串口的时钟设置就是从PCLK来的;那么这三个时钟是什么关系呢?这三个时钟通常设置为1:4:8,1:3:6的分频关系,也就说如果主频FLCK是400MHz,按照1:4:8的设置,那么HLCK是100MHz,PLCK是50MHz寄存器CLKDIVN表明并设置了这三个时钟的关系如果CLKDIVN设置为0x5,那么比例即为1:4:8,前提是CAMDIVN9为0.2)输入时钟FIN与主频FCLK的关系现代的CPU基本上都使用了比主频低的多的时钟输入,在CPU内部使用锁相环进行倍频。对于S3C2440,常用的输入时钟FIN有两种:12MHz和16.9344MHz,那么CPU是如何将FIN倍频为FCLK的呢?S3C2440使用了三个倍频因子MDIV、PDIV和SDIV来设置将FIN倍频为MPLL,也就是FCLKMPLL=(2*m*FIN)/(p*2s) where m=(MDIV+8), p=(PDIV+2), s=SDIV寄存器MPLLCON就是用来设置倍频因子的理论上,你可以通过设置该寄存器来实现不同的频率,然而,由于实际存在的各种约束关系,设置一个适当的频率并不容易,手册上列出了一些常用频率的表格,例如,假设输入时钟FIN=16.9344M,MDIV=110, PDIV=3, SDIV=1,利用上面的公式,FCLK=2*16.9344*(110+8)/(2+3)*2)=399.653)关于USB时钟S3C2440有两个锁相环,一个主锁相环MPLL提供给FCLK的,另外一个UPLL是提供给USB时钟(48MHz)的,与MPLL一样,UPLL的产生也是通过UPLLCON寄存器设置分频因子得到,计算公式稍有不同:UPLL=(m*FIN)/(p*2s) where m=(MDIV+8), p=(PDIV+2), s=SDIV,同样,可以通过查表得到一个合适的值。最后值得一提的是,在CLKDIV

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论