




已阅读5页,还剩3页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
0 练习一练习一 用用 Protel DXP 绘制下列电路图绘制下列电路图 1 建立一个存放文件的专用文件夹 命名为 LXT 2 建立一个工程文件 LX1 Prjpcb 和原理图文件 LX1 Schdoc 3 电路图纸使用 A4 图纸 根据自己的需要设置系统参数 4 元件表参数如下 Lib RefDesignatorCommentValue Res2R11K Res2R21K Res2R31K Res2R4390 Res2R5100K Res2R6100K Res2R71K Res2R8820 CAPC10 05u CAPC20 05u Cap Pol1C30 05u Cap Pol1C40 05u Cap Pol1C50 01u Cap Pol1C62u NPNQ12N3904 NPNQ22N3904 SW SPSTS1SW SPST DiodeD16V 2N3904 Q1 2N3904 Q2 2N3904 Q3 1K R1 1K R2 1K R3 390 R4 100K R5 100k R6 1K R7 820 R8 0 05u C1 0 05u C2 0 05u C3 0 05u C4 0 01u C5 2u C6 6V D1 VCC SW SPST S1 1 练习二练习二 用用 Protel DXP 绘制下列电路图绘制下列电路图 1 立一个存放文件的专用文件夹 命名为 LXT 2 建立一个工程文件 LX2 Prjpcb 和原理图文件 LX2 Schdoc 3 电路图纸使用 A4 图纸 根据自己的需要设置系统参数 4 元件表参数如下 Lib RefDesignatorCommentValue Cap Pol1C1 C2 C410u Cap Pol1C3 C50 047u Res1R133K Res1R2 R3 R4 R7 R8100k Res1R5 R615k RPot1VR15k Header 8JP1Header 8 741U1 U2741 10u C1 10u C2 0 047u C3 10u C4 0 047u C5 33k R1 100k R2 100k R3 100K R4 15K R5 15k R6 100k R7 100k R8 5K VR1 1 2 3 4 5 6 7 8 Header 8 JP1 3 2 6 1 5 74 741 U1 3 2 6 1 5 74 741 U2 12v 12v 12v 12v 12v 12v 2 练习三练习三 电路如图下所示 试画出它的原理图 电路如图下所示 试画出它的原理图 1 请进行电气规则检查 2 请做元件表 3 请做网络表 VCC5 VSSM5 VSSM5 VCC5 VSSM5 VCC5 1 5K R1 2 2K R2 100K R3 1K R4 10K R5 10K R6 2 5K RPOT 22K R81 0 R88 2N2222 Q1 10uF C1 15pF C4 4 7pF C5 1 0n C6 1N914 D1 1N914 D2 2 3 74 6 1 5 UA741 U12 3 74 6 1 5 UA741 U22 3 74 6 1 5 UA741 U3 1 2 3 CON3 J3 1 2 3 4 CON4 J1 1 2 3 4 CON4 J2VCC5 VCCM5 3 练习四练习四 单片机电路如图下所示 试画出它的原理图 单片机电路如图下所示 试画出它的原理图 1 请进行电气规则检查 2 请做元件表 3 请做网络表 EA VP 31 X1 19 X2 18 RESET 9 RD 17 WR 16 INT0 12 INT1 13 T0 14 T1 15 P10 1 P11 2 P12 3 P13 4 P14 5 P15 6 P16 7 P17 8 P00 39 P01 38 P02 37 P03 36 P04 35 P05 34 P06 33 P07 32 P20 21 P21 22 P22 23 P23 24 P24 25 P25 26 P26 27 P27 28 PSEN 29 ALE P 30 TXD 11 RXD 10 8051AH U1 OC 1 C 11 1D 3 1Q 2 2D 4 2Q 5 3D 7 3Q 6 4D 8 4Q 9 5D 13 5Q 12 6D 14 6Q 15 7D 17 7Q 16 8D 18 8Q 19 SN74HC373 U2 TRIG 2 Q 3 R 4 CVolt 5 THR 6 DIS 7 VCC 8 GND 1 NE555 U4 A0 10 A1 9 A2 8 A3 7 A4 6 A5 5 A6 4 A7 3 A8 25 A9 24 A10 21 A11 23 A12 2 A13 26 A14 27 A15 1 CE 20 OE VPP 22 O0 11 O1 12 O2 13 O3 15 O4 16 O5 17 O6 18 O7 19 AM27C512 90DC 28 U3 VCC SW PB S1 12M Y1 51p C2 51p C1 LED D6 LED D5 LED D4 LED D3 LED D2 LED D1 LED D7 LED D8 470 R8 470 R7 470 R6 470 R5 470 R4 470 R3 470 R2 470 R1 VCC CAP C4 1 2 3 4 4 HEADER JP1 VCC D0 D1 D2 D3 D4 D5 D6 D7 D0 D1 D2 D3 D4 D5 D6 D7 D0 D1 D2 D3 D4 D5 D6 D7 A8 A9 A10 A11 A12 A13 A14 A15 A8 A9 A10 A11 A12 A13 A14 A15 O1 O2 O3 O4 O5 O6 O7 O8 O1O2O3O4O5O6O7O8 4 练习五练习五 电路如图下所示 试画出它的原理图 电路如图下所示 试画出它的原理图 1 2 3 4 5 6 7 8 R x1 Vcc 0 10 1 11 2 12 3 13 4 1 5 2 6 3 7 4 EI 5 EO 15 GS 14 A0 9 A1 7 A2 6 SN74148 U1 BI RBO 4 RBI 5 LT 3 A 7 B 1 C 2 D 6 a 13 b 12 c 11 d 10 e 9 f 15 g 14 SN7446A U3 a bf c g d e VCC 1 2 3 4 5 6 7 a b c d e f g 8 dp dp 9 DS1 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 RP1 Vcc 1 Q1 B1 R8 98 SN74LS04 U2D 56 SN74LS04 U2C 34 SN74LS04 U2B 12 SN74LS04 U2A 5 练习六练习六 试画与试画与 CPLD1032E 的实验电路板配套的四线下载电缆板的原理图并的实验电路板配套的四线下载电缆板的原理图并 设计成设计成 PCB 电路板 要求 电路板 要求 1 使用双面板 板框尺寸为 80mmX70mm 元件布置合理 2 采用插针式元件 3 镀铜过孔 4 焊盘之间允许走二根铜膜线 5 最小铜膜线走线宽度 10 mil 电源地线的铜膜线宽度为 20mil 6 要求画出原理图 建立网络表 人工布置元件 自动布线 注意 每一个原理图元件都应该正确的设置封装 FootPrint 原理图应该进行 ERC 检查 然后再形成元 件表和形成网表 注意在 Design Rules 菜单中设置整板 电源和地线的线宽 G 1 A1 2 Y1 18 A2 4 Y2 16 A3 6 Y3 14 A4 8 Y4 12 DM74LS244 U1A G 19 A1 11 Y1 9 A2 13 Y2 7 A3 15 Y3 5 A4 17 Y4 3 DM74LS244 U1B 1 14 2 15 3 16 4 17 5 18 6 19 7 20 8 21 9 22 10 23 11 24 12 25 13 DB25 J1 1 2 3 4 5 6 7 8 CON8J2 10k R1 10k R2 10k R3 10k R4 10k R5 82 R6 82 R7 100 R8 10k R9 10k R10 10k R11 10k R12 10k R13 82 R14 82 R15 82 R16 82 R17 82 R18 82 R19 101 C1 101 C2 101 C3 101 C4 101 C5 104 C6 N4001 D1 N4001 D2 N4001 D3 N4001 D4 N4001 D5 NPNQ1 PNP Q2 GND 101 C7 GND GND GND GND 4 9k R20 GND GND GND GND GND GND GND VCC 6 练习七练习七 PC 机并行口连接的机并行口连接的 A D 转换电路如下所示 试画出它的原理图 并转换电路如下所示 试画出它的原理图 并 将其设计成将其设计成 PCB 电路板 电路板 画好图后 1 请进行电气规则检查 2 请做元件表 选择 Report Bill of Material 3 请做网络表 选择 Design Create Netlist 4 使用双面板 板框尺寸为 80mmX70mm 元件布置合理 5 采用插针式元件 6 镀铜过孔 7 焊盘之间允许走二根铜膜线 8 最小铜膜线走线宽度 10 mil 电源铜膜线宽度为 30mil 地线的铜膜线宽度为 20mil 9 要求画出原理图 建立网络表 人工布置元件 自动布线 注意 每一个原理图元件都应该正确的设置封装 FootPrint 原理图应该进行 ERC 检查 然后再形成元件表和形成网 表 注意在 Design Rules 菜单中设置整板 电源和地线的线宽 VccREF 20 Vin 7 lsbDB0 18 DB1 17 Vin 6 DB2 16 DB3 15 DB4 14 A GND 8 DB5 13 DB6 12 msbDB7 11 Vref 2 9 INTR 5 CLK R 19 CS 1 RD 2 CLK IN 4 WR 3 ADC0804 U1 G 15 A B 1 1A 2 1B 3 1Y 4 2A 5 2B 6 2Y 7 3A 11 3B 10 3Y 9 4A 14 4B 13 4Y 12 SN74HC157 U2 1 14 2 15 3 16 4 17 5 18 6 19 7 20 8 21 9 22 10 23 11 24 12 25 13 DB25 J1 1 2 3 4 4 HEADER JP2 10k R1 150p C1 1 2 3 4 4 HEADER JP1 VCCD0 D1 D2 D3 D4 D5 D6 D7 1 2 3 4 CON4 J3SW SPST S2 100u C3 100u C4 1N4001 D4 1N4001 D2 1N4001 D1 1N4001 D3 Vin 1 GND 2 5V 3 uA7805 U3 VCC 7 练习八练习八 试画出下列层次原理图 并将其设计成试画出下列层次原理图 并将其设计成 PCB 电路板 电路板 1 顶层电路图 顶层电路图 Description Amplifier VmodulatedOUT Amplifier Amplifier schdoc Description Modulator Vmodulated Vcarrier Vsignal Modulator Modulator schdoc VmodulatedOUT Vcarrier Vsign
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年机务段的考试题及答案解析
- 基于区块链的多目标关键路径研究-洞察及研究
- 高速公路封路合同模板(3篇)
- 高速边坡水沟施工合同(3篇)
- 高空修剪树木施工合同(3篇)
- 产业园区租赁承包管理合同
- 农业企业农产品质量及种植技术保密合同
- 法人名义挂靠免责协议范本
- 2025公务员综合岗位面试题及答案
- 原材料典当借款协议范本
- 肥胖的危害课件
- 第一单元第1课《小小科学家》教学课件一年级上册科学
- 新苏教版小学科学六年级上册《制作汽水》课件
- 眼科操作并发症及处理
- 慢性组织修复中的宿主反应
- 大学介绍清华大学宣传
- 职场餐桌礼仪知识培训课件
- 《绿色建材》课件
- 个人述职报告范文汇总参考模板
- 超星尔雅学习通《经济与社会如何用决策思维洞察生活》章节测试答案
- 如何防范企业网络入侵与黑客攻击
评论
0/150
提交评论