高速数字调制解调器的软件实现_第1页
高速数字调制解调器的软件实现_第2页
高速数字调制解调器的软件实现_第3页
高速数字调制解调器的软件实现_第4页
高速数字调制解调器的软件实现_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

毕业设计中期答辩,题目:高速数字调制解调器的软件实现,时间过得真快,已经开学一个多月。还有一个多月我们就该毕业论文终期答辩了,非常感谢学校为了对我们起到一个促进作用所进行的毕业设计中期答辩。下面由我为大家具体介绍一下我在这段时间之内所进行的工作以及我的论文进展。,论文要点,第一章 引言 第二章 调制解调器原理及方案选择;第三章 系统总体设计第四章 简要介绍调制解调器的硬件选择及设计;第五章 调制解调器模块软件设计与实现;,现在论文的进度,经过这段时间的努力,我的毕业设计论文终于有了一些眉目。现在已开始各个模块程序的设计整理,仿真。最终完成还需要一段时间,下面我就这段时间所完成的内容做一下讲解。,第一章 引言,现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一个重要方向。用FPGA实现调制解调器具有体积小、功耗低、集成度高、可软件升级、抗干扰能力强的特点,符合未来通信技术发展的方向。本课题研究了基于FPGA实现的QDPSK调制解调的软件实现。以FPGA芯片作为核心处理器,对调制过程实现的模块做了详细的设计,还设计了相应的硬件电路。,调制解调器原理及方案选择,调制是一种把基带信号转变为在载频上的带通信号,并使其具有一定的抗干扰能力的技术。比起传统的模拟调制方式,数字调制方式有更好的抗噪声性能和更强的抗信道衰落能力,实现起来更加灵活,易于将几种形式的信息融合在一起传输。通过选择合适的调制方式,将信息能量集中在窄的频带内,满足通信系统对信号的变换要求。数字调制的基本原理是用数字基带信号去控制正弦型载波的某参量,如控制载波幅度,称为振幅键控(ASK);控制载波频率,称为频移键控(FSK);控制载波相位,称为相移键控(PSK);联合控制载波幅度和相位,称为正交幅度调制(QAM)。常用的数字调制方式有频移键控FSK、最小频移键控MSK、高斯最小频移键控GMSK、正交幅度调制QAM、正交频分复用OFDM和四相相移键控QPSK等 。比较各种调制方式我选择了QDPSK调制。,第二章 系统总体设计,整理设计思路:硬件设计和软件设计主要是软件的设计。设计思路:本设计系统基于EP2S60F1020C3器件软件实现主要是由差分编码模块,直接数字频率合成模块及串并转换模块构成。串并转换的作用就是把二进制不归零序列分成奇偶两路,每路的码元宽度由Tb扩展为2Tb,其中奇路数据经过一个Tb延时进入I信道,偶路数据送入Q信道。由于待调制的数据是二进制序列,测试的时候输入20个二进制数为一个周期的二进制序列;差分编码模块实现绝对码到相对码的转换避免相位模糊;DDS模块可以提供调制所需的载波。,软件系统整体分析,主系统包括调制、解调单元,载波信号发生单元。,FPGA,调制,DDS,解调,调制系统框图,串并转换模块的作用就是把二进制不归零序列分成奇偶两路,每路的码元宽度由Tb扩展为2Tb,其中奇路数据经过一个Tb延时进入I信道,偶路数据送入Q信道。 差分编码模块编码和解码是数字通信中的一项重要技术,它能有效减少数字信号在信道传输过程中受到的干扰。对QDPSK,它是以前一码元的相位作为参考相位,根据当前码元的相位计算出相应输出的数字信息,避免了相位模糊。数控振荡器(NCO)模块:主要是生成正弦和余弦载波。 现在已经开始模块的编程。,串并转换,差分编码器,乘法器,数控振荡器,乘法器,加法器,解调系统框图,乘法器器模块:主要是完成采样量化后的数字信号与本地载波相乘,实现信号的频谱搬移;低通滤波器模块:主要是滤除乘法器模块输出的中高频分量;数控振荡器(NCO)模块:和调制系统的NC0有一定差别,这里的NC0是受相位差信号控制的。每输入一个相位差信号,就相应产生一对正弦和余弦值;同步模块:主要包括位同步和载波同步。位同步是找出每个码元的最佳采样点,载波同步则是为了得到一个同频同相的正弦波。抽样判决模块:首先对低通滤波器输出的信号进行抽样,然后根据抽样之后的结果,判断数据的正负号 ;解差分编码是将判决后的数据按照差分解码的规则解差分编码。并串转换模块:把解差分编码好的两路数据并为一路输出数据。本论文重点在于调制的全过程设计与实现,对解调过程不做详细描述。,乘法器,数控振荡器,乘法器,低通滤波器,低通滤波器,抽样判决,抽样判决,同步,解差分编码,并串转换,5.2 在设计中你会发现对于各个模块单独的设计并不是很容易完成的,而要把各个模块整合到一块就更难了,我现在的最大的问题就是怎样实现差分编码模块的设计。解决方案:目前我正在研究老师给我的资料以及我自己在图书馆借的一些书,应该很快就会解决。,六、论文的大概情况:第一部分分析了各种调制解调方式的性能特点,确定采用基于FPGA的QDPSK调制解调方案。第二部分深入研究QDPSK调制技术,给出了基于FPGA实现

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论