




已阅读5页,还剩3页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
AD9833型高精度可编程波形发生器及其应用2008-01-02 嵌入式在线 收藏 | 打印 AD9833型可编程波形发生器是一款为各种需要得到高精度正弦波、三角波、方波信号的应用而设计的器件,该器件采用第三代频率合成技术直接数字频率合成技术。 以“相位”的概念进行频率合成,不仅可以产生不同频率的正弦波,而且可以控制波彤的初始相位,还可以产生三角波和方波。主要介绍AD9833的基本结构、功能特性及应用。 1 引言 AD9833是ADI公司生产的一款低功耗、可编程波形发生器,能够产生正弦波、三角波、方波输出。波形发生器广泛应用于各种测量、激励和时域响应领域。AD9833无需外接元件,输出频率和相位都可通过软件编程,易于调节。频率寄存器是28位的,主频时钟为25 MHz时,精度为0.1 Hz;主频时钟为1 MHz时,精度可以达到0.004 Hz。可以通过3个串行接口将数据写入AD9833,这3个串口的最高工作频率可以达到40NHz,易于与DSP和各种主流微控制器兼容。AD9833的工作电压范围为2.3 V5.5 V。 AD9833还具有休眠功能,可使没被使用的部分休眠,减少该部分的电流损耗。例如,若利用AD9833输出作为时钟源,就可以让DAC休眠,以减小功耗。该电路采用10引脚MSOP型表面贴片封装,体积很小。 AD9833的主要特点如下: 频率和相位可数字编程; 工作电压为3 V时,功耗仅为20mW; 输出频率范围为0 MHz12.5 MHz; 频率寄存器为28位(在25 MHz的参考时钟下,精度为0.1 Hz); 可选择正弦波、三角波、方波输出; 无需外接元件; 3线SPI接口; 温度范围为-40+105。 2 AD9833的结构及功能 2.1 电路结构 AD9833是一块完全集成的DDS(Direct Digital Frequency Synthesis)电路,仅需要1个外部参考时钟、1个低精度电阻器和一些解耦电容器就能产生高达12.5 MHz的正弦波。除了产生射频信号外,该电路还广泛应用于各种调制解调方案,这些方案全都用在数字领域。采用DSP技术能够把复杂的调制解调算法简单化,而且很精确。 AD9833的内部电路主要有数控振荡器(NCO)、频率和相位调节器、Sine ROM、数模转换器(DAC)、电压调整器,其功能框图如图1所示。AD9833的核心是28位的相位累加器,它由加法器和相位寄存器组成,每来1个时钟,相位寄存器以步长增加,相位寄存器的输出与相位控制字相加后输入到正弦查询表地址中。正弦查询表包含1个周期正弦波的数字幅度信息,每个地址对应正弦波中0360范围内的1个相位点。查询表把输入的地址相位信息映射成正弦波幅度的数字量信号,驱动DAC输出模拟量。相位寄存器每经过228/M个MCLK时钟后回到初始状态,相应地正弦查询表经过一个循环回到初始位置,这样就输出了一个正弦波。输出正弦波频率为: 其中,M为频率控制字,由外部编程给定,其范围为0M228-1。 VDD引脚为AD9833的模拟部分和数字部分供电,供电电压为2.3 V5.5 V。AD9833内部数字电路工作电压为2.5 V,其板上的电压调整节器可以从VDD产生2.5 V稳定电压。注意:若VDD小于等于2.7 V,引脚CAP/2.5V应直接连接至VDD。 2.2 功能描述 AD9833有3根串行接口线,与SPI、QSPI、MI-CROWIRE和DSP接口标准兼容。在串口时钟SCLK的作用下,数据是以16位的方式加载到设备上。时序图如图3所示。FSYNC引脚是使能引脚,电平触发方式,低电平有效。进行串行数据传输时,FSYNC引脚必须置低,要注意FSYNC有效到SCLK下降沿的建立时间t7的最小值。FSYNC置低后,在16个SCLK的下降沿数据被送到AD9833的输入移位寄存器,在第16个SCLK的下降沿FSYNC可以被置高,但要注意在SCLK下降沿到FSYNC上升沿的数据保持时间t8的最小和最大值。当然,也可以在FSYNC为低电平的时候,连续加载多个16位数据,仅在最后一个数据的第16个SCLK的下降沿的时将FSYNC置高。最后要注意的是,写数据时SCLK时钟为高低电平脉冲,但是,在FSYNC刚开始变为低时(即将开始写数据时),SCLK必须为高电平(注意t11这个参数)。 当AD9833初始化时,为了避免DAC产生虚假输出,RESET必须置为1(RESET不会复位频率、相位和控制寄存器),直到配置完毕,需要输出时才将RESET置为0;RESET为O后的89个MCLK时钟周期可在DAC的输出端观察到波形。 AD9833写入数据到输出端得到响应,中间有一定的响应时间。每次给频率或相位寄存器加载新的数据,都会有78个MCLK时钟周期的延时之后,输出端的波形才会产生改变。有1个MCLK时钟周期的不确定性,因为数据加载到目的寄存器时,MCLK的上升沿位置不确定。 3 AD9833的引脚功能及时序 AD9833的引脚排列如图2所示,各个引脚的功能描述见表1。 AD9833的时序特性如图3、图4和表2所示。 4 AD9833的内部寄存器功能 AD9833内部有5个可编程寄存器,其中包括1个16位控制寄存器,2个28位频率寄存器和2个12位相位寄存器。 4.1 控制寄存器 AD9833中的16位控制寄存器供用户设置所需的功能。除模式选择位外,其他所有控制位均在内部时钟MCLK的下沿被AD9833读取并动作。表3给出控制寄存器各位的功能。要更改AD9833控制寄存器的内容,D15和D14位必须均为0。 4.2 频率寄存器和相位寄存器 AD9833包含2个频率寄存器和2个相位寄存器,其模拟输出为 其中:FREQEG为所选频率寄存器中的频率字;该信号会被移相: 其中,PHASEREG为所选相位寄存器中的相位字。 频率和相位寄存器的操作如表4所示。 5 应用设计 AD9833可应用在Ll5型飞机控制盒配套的检测盒中,利用AD9833产生频率可调的正弦波,以模拟机轮速度传感器的速度信号,从而对控制盒的刹车防滑通道能否正常的刹车防滑进行检测。 5.1 AD9833的硬件电路连接检测盒设计以TI公司的TMS320LF2407A型DSP作为核心控制器,应用中需要2路速度信号,因此需要检测盒给出2路可独立调节的频率,图5示出TMS320LF2407A与AD9833的硬件连接。 外接有源晶体振荡器的输出送给2个AD9833作为主频时钟,DSP的SPI口采用主动工作方式,即用SPISIMO口发送数据。为了与AD9833的时序相配合,DSP的接口时钟(SPICLK信号)方式选择有延时的下降沿。IOPC3和IOPC5作为电路选通信号,IOPC3为低电平时U2被选通,此时对U1写数据无效;同理,IOPC53为低电平时U1被选通,此时对U2写数据无效。 5.2 软件程序 图6示出了AD9833的软件流程。 不论是写控
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 植物源农药茶园应用-洞察及研究
- 物联网环境监测与预警平台创新创业项目商业计划书
- 教师招聘之《幼儿教师招聘》过关检测附参考答案详解(典型题)
- 教师招聘之《幼儿教师招聘》题库(得分题)打印含答案详解(新)
- 面向 GenAI 的数据智能底座白皮书 2025
- 2025年教师招聘之《幼儿教师招聘》基础试题库及答案详解(基础+提升)
- 2025内蒙古呼伦贝尔陆港国际有限公司市场化选聘总经理、副总经理笔试备考及答案详解(历年真题)
- 背痛神经调控药物-洞察及研究
- 酒瓶包装涂料项目可行性研究报告
- 2025-2026学年河南省周口中英文学校语文高三上期末达标检测模拟试题
- 钢构雨棚施工方案
- 钢结构及旧楼加固工程投标方案(完整技术标)
- 耳尖放血疗法课件
- 交通运输概论高职PPT完整全套教学课件
- 入团积极分子团课共青团课件
- 中国健身秧歌竞赛规则与裁判法
- 2023年浙江省重点高中自主招生数学试卷及答案
- 烤烟生产沿革
- GB/T 3600-2000肥料中氨态氮含量的测定甲醛法
- GB/T 24218.1-2009纺织品非织造布试验方法第1部分:单位面积质量的测定
- 电商客服培训考试
评论
0/150
提交评论