




已阅读5页,还剩15页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
电平标准分类要了解逻辑电平的内容,首先要知道以下几个概念的含义:1:输入高电平( vih ): 保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于 vih 时,则认为输入电平为高电平。2:输入低电平(vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于 vil 时,则认为输入电平为低电平。3:输出高电平(voh ):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此voh 。4:输出低电平(vol ):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此vol 。5:阀值电平 (vt) : 数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。它是一个界于vil 、vih 之间的电压值,对于cmos电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平 vih ,输入低电平 vih vt vil vol。6: ioh :逻辑门输出为高电平时的负载电流(为拉电流)。7: iol :逻辑门输出为低电平时的负载电流(为灌电流)。8: iih :逻辑门输入为高电平时的电流(为灌电流)。9: iil :逻辑门输入为低电平时的电流(为拉电流)。门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路精品资料门。开路的 ttl 、 cmos 、ecl 门分别称为集电极开路( oc )、漏极开路( od )、发射极开路( oe ),使用时应审查是否接上拉电阻( oc 、od 门)或下拉电阻( oe 门),以及电阻阻值是否合适。对于集电极开路( oc)门,其上拉电阻阻值 rl 应满足下面条件:(1) ): rl ( vcc vol ) /( iol m*iil )其中 n:线与的开路门数;m:被驱动的输入端数。:常用的逻辑电平逻辑电平:有ttl 、cmos 、 lvttl 、ecl 、pecl 、gtl ; rs232 、rs422 、lvds 等。其 中 ttl 和 cmos的逻辑电平按典型电压可分为四类:5v 系 列 ( 5v ttl 和 5v cmos )、3.3v 系列, 2.5v 系列和 1.8v 系列。5v ttl 和 5v cmos逻辑电平是通用的逻辑电平。3.3v 及以下的逻辑电平被称为低电压逻辑电平,常用的为lvttl 电平。低电压的逻辑电平还有2.5v 和 1.8v 两 种 。ecl/pecl和 lvds 是差分输入输出。rs-422/485和 rs-232是串口的接口标准,rs-422/485是差分输入输出,rs-232是单端输入输出。一个有关于电压的标准相对于内存而言ddr 内存采用的是支持2.5v 电 压的sstl2标准而对于比较老一些的sdram内存来说它支持的则是3.3 v 的 lvttl标准.现在常用的电平标准有 ttl 、cmos 、lvttl 、lvcmos 、ecl 、pecl 、lvpecl 、rs232 、rs485 等,还有一些速度比较高的 lvds 、gtl 、pgtl 、cml 、hstl 、sstl 等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。ttl : transistor-transistor logic三极管结构。vcc : 5v ; voh=2.4v; vol=2v ; vil=2.4v ; vol=2v ;vil=2.0v ; vol=1.7v ;vil=4.45v;vol=3.5v ; vil=3.2v;vol=2.0v ;vil=2v ;vol=1.7v ; vil=1.1v; vol=0.85v;vil=1.4v; vol=1.2v;vil?/font 3.3v ttl/cmos?/font5v cmos?/fontoc/od上拉上拉上拉上拉上表中打钩()的表示逻辑电平直接互连没有问题,打星号(?/font )的表示要做特别处理。对于打星号(?/font )的逻辑电平的互连情况,具体见后面说明。一般对于高逻辑电平驱动低逻辑电平的情况如简单处理估计可以通过串接10 1k欧的电阻来实现,具体阻值可以通过试验确定,如为可靠起见,可参考后面推荐的接法。从上表可看出oc/od输出加上拉电阻可以驱动所有逻辑电平,5v ttl和 3.3v /5v tol.可以被所有逻辑电平驱动。所以如果您的可编程逻辑器件有富裕的管脚,优先使用其oc/od输出加上拉电阻实现逻辑电平转换;其次才用以下专门的逻辑器件转换。对于其他的不能直接互连的逻辑电平,可用下列逻辑器件进行处理,详细见后面5.2 到 5.5节。ti 的 ahct 系列器件为5v ttl 输 入 、 5v cmos输出。ti 的 lvc/lvt系列器件为ttl/cmos逻辑电平输入、3.3vttl ( lvttl )输出,也可以用双轨器件替代。注意:不是所有的的 和 lvch/lvthlvc/lvt系列器件都能够运行5v ttl/cmos系列的可以,具体可以参考其器件手册。输入,一般只有带后缀a:5v ttl门作驱动源驱 动 3.3v ttl/cmos通过 lvc/lvt系列器件(为ttl/cmos逻辑电平输入,lvttl 逻辑电平输出)进行转换。驱 动 5v cmos可以使用上拉5v 电阻的方式解决,或者使用ahct 系列器件 (为 5v ttl 输入、 5v cmos输出)进行转换。:3.3v ttl/cmos门作驱动源驱 动 5v cmos使用 ahct 系列器件(为 5v ttl 输入、5v cmos输出)进行转换( 3.3v ttl电平( lvttl ) 与 5v ttl电平可以互连) 。:5v cmos门作驱动源驱 动 3.3v ttl/cmos通过 lvc/lvt器件(输入是ttl/cmos逻辑电平,输出是lvttl 逻辑电平)进行转换。:2.5v cmos逻辑电平的互连随着芯片技术的发展,未来使用2.5v 电压的芯片和逻辑器件也会越来越多,这里简单谈一下 2.5v 逻辑电平与其他电平的互连,主要是谈一下2.5v 逻辑电平与3.3v 逻辑电平的互连。(注意:对于某些芯片,由于采用了优化设计,它的2.5v管脚的逻辑电平可以和3.3v的逻辑电平互连,此时就不需要再进行逻辑电平的转换了。)1: 3.3v ttl/cmos逻辑电平驱动2.5v cmos逻辑电平2.5v的逻辑器件有lv 、lvc 、avc 、alvt 、alvc等系列,其中前面四种系列器件工作在 2.5v 时可以容忍3.3v 的电平信号输入,而 alvc 不行, 所以可以使用lv 、lvc 、avc 、alvt 系列器件来进行3.3v ttl/cmos逻辑电平到2.5v cmos逻辑电平的转换。2: 2.5v cmos逻辑电平驱动3.3v ttl/cmos逻辑电平2.5v cmos逻辑电平的voh 为 2.0v , 而 3.3v ttl/cmos的逻辑电平的vih 也 为 2.0v ,
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年海事专业技术资格考试试卷及答案
- 2025年投资理财师职业资格考试试题及答案
- 2025年金融市场学考试试卷及答案
- 2025年翻译专业八级考试题及答案
- 互联网艺术品鉴定与价值评估服务协议
- 娱乐行业替身保险补充合同细则
- 高端私人游艇专属泊位租赁管理服务合同
- 智能家居产品体验店加盟品牌授权与区域保护合同
- 智能家居研发项目保密补充协议
- 网络广告内容审查规范补充协议
- 主题班会课件-《花开应有时》预防早恋男女交往
- 2025年安全生产考试题库:船舶修造企业安全规范试题
- T-CI 622-2024 家庭母乳采集储运要求
- 小学生核心素养课件
- 《智能控制技术》课件
- 《新闻传播学基础》课件
- 5.1 根本政治制度 同步练习 -2024-2025学年统编版道德与法治八年级下册
- 人才引进合同书格式范本
- 预防与解决劳动纠纷
- 2024年03月全国北京银行总行社会招考(315)笔试历年参考题库附带答案详解
- 工程竣工验收申请表范本
评论
0/150
提交评论