5-BEE4硬件平台使用说明和注意事项V11.docx_第1页
5-BEE4硬件平台使用说明和注意事项V11.docx_第2页
5-BEE4硬件平台使用说明和注意事项V11.docx_第3页
5-BEE4硬件平台使用说明和注意事项V11.docx_第4页
5-BEE4硬件平台使用说明和注意事项V11.docx_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

上海交通大学BEE4硬件平台使用说明书 V1.1修改日期2013.07.12修改XD1. 系统要求BPS V4.0系统要求 The Mathworks Matlab/Simulink R2010b Xilinx ISE 12.4 EDK 12.4 System Generator for DSP 12.4 Mentor Graphics(optional) ModelSim 6.5c对应的BPS版本:BPSv40rc12_r20120323_installerBPS V4.1系统要求 The Mathworks Matlab/Simulink R2010b or R2011a Xilinx ISE 13.4 EDK 13.4 System Generator for DSP 13.4 Mentor Graphics(optional) ModelSim 6.5d对应的BPS版本:BPSv42b1_r20120510_installer说明:BPS支持32位或64位windows操作系统,64位Linux操作系统。请按照如上的软件版本要求安装,如果版本不同,会出现不兼容的情况。以上软件安装步骤,请参见:BPS软件安装说明V1.02. 登录BEEcube平台2.1 简单说明BEE4硬件平台由the Embedded Control Host(ECH)和the Main Processing Board(MPB)组成,ECH可以认为是安装fedora操作系统的主机,MPB可以认为是FPGA开发板。如果打开BEE4背面的开关,就相当于开主机(ECH),此时MPB并没有打开,如果要打开MPB,要通过下面介绍的命令打开。请严格按照下面介绍的操作步骤运行BEE4硬件平台。2.2 常规操作给BEE4硬件平台连接键盘、鼠标、显示器,其实就可以开机测试BEEcube平台了,用户名:BEEcube,密码:BEEcube。因为需要远程控制BEE4平台,还需要连接网线(注:网线接口在BEE4硬件平台的背面),打开BEE4背面的开关,就可以看到fedora开机界面了。开机后,在主机(ECH)的shell终端中输入BEE4Control 命令来打开和关闭MPB。由于要远程控制BEE4平台,首先要BEE4平台上设置IP地址(10.10.10.140这个可以随便设定),然后在远程主机中打开putty软件,在Host address中输入10.10.10.140(BEEcube的IP地址),用户名为:BEEcube,密码为:BEEcube。完成上述操作就已经可以对MPB(即FPGA)进行操作。下面的步骤请切记:对于FPGA(MPB)要求:请先执行关闭FPGA主板的命令:BEE4Control -0,将板子断电,再执行BEE4Control -1命令,对FPGA主板通电。务必请各位执行这一步骤,否则将有烧坏FPGA的可能。在对FPGA操作结束后,也请对主板断电,使用:BEE4Control -0命令。对于主机(ECH)要求:请先正确关闭fedora操作系统,这时LCD显示屏和硬盘显示灯会灭,然后再断开BEE4硬件平台后面的电源开关。 2.3 常用命令2.3.1 通断电BEE4Control -1:通电BEE4Control -0:断电2.3.2 电压监控vmon.sh: 显示各块FPGA当前电压2.3.3 温度监控tmon.sh: 显示各块FPGA当前温度2.3.4 烧录程序SelectMAP A,B,C,D PATH TO BIN FILE.binA,B,C,D分别对应4块FPGA,PATH TO BIN FILE是你存储文件的目录。注意:每次只能对一块FPGA进行烧录操作。2.3.5 打开端口$ minicom usb0: 打开FPGA A的端口Usb0,1,2,3分别对应FPGA A,B,C,D。注意:当不使用时请关闭该进程,否则将阻止BEE4平台的远程数据传输服务。依次按下+A,X关闭minicom。3. 使用BPS3.1 启动BPS首先打开linux的终端(在图形界面下),或者直接在文本模式下,输入sysgen启动matlab,等待启动完毕,将matlab 的工作路径设置为:/opt/beecube/BPSv40b_r20110925/ 在Command Window输入:startup,加载成功后会显示:3.2 使用simulink和BPS进行设计启动simulink,可以发现其中含有BEECUBE和Xilinx提供的一些模块,这些模块都是可以用来生成可综合的HDL代码的。 注意:使用BEECUBE或者Xilinx 的模块时,一定要将BEE4的Platform Configuration模块或者是Xilinx 的System Generator模块放置到你的设计框图中。3.3 生成可烧录的FPGA文件首先在matlab的Command Window中输入:bps,启动BPS的GUI,如图1所示:图1.BPS Implementation GUI 点击gcs按钮选择当前活动的simulink model。3.4 使用步骤3.4.1 Complete build这个选项将会运行所有必须的步骤生成最终可烧录的FPGA的bitfile注意:这个过程时间会比较长,请将Fork processes勾选上,可以做其他的事情,运行过程中请不要对matlab有任何操作,可能导致死机。 具体的例程请参照user_guide,生成的bitfile文件在对应的文件夹下的/XPS_xx.x_BEE3_base/implementation/download.bit

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论