si4133.docx_第1页
si4133.docx_第2页
si4133.docx_第3页
si4133.docx_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

集成锁相环芯片Si4133的原理及应用发布: 2011-9-5 | 作者: | 来源:zhoumingdu| 查看: 461次 | 用户关注:频率合成技术是近代射频微波系统的主要信号源。目前广泛采用的是数字式频率合成器,一般由晶体振荡器、分频器、鉴相器、滤波器和VCO(压控振荡器)等组成。将晶体振荡器输出的频率信号分频得到标准频率信号,然后与VCO输出的频率信号在鉴相器中进行相位比较,并产生环路锁定控制电压,该电压通过滤波器加到VCO上,便可对VCO输出的信号进行控制和校正,直到环路被锁定为止。1锁相环频率合成芯片及工作原理Si4133为数字锁相式频率合成频率合成技术是近代射频微波系统的主要信号源。目前广泛采用的是数字式频率合成器,一般由晶体振荡器、分频器、鉴相器、滤波器和VCO(压控振荡器)等组成。将晶体振荡器输出的频率信号分频得到标准频率信号,然后与VCO输出的频率信号在鉴相器中进行相位比较,并产生环路锁定控制电压,该电压通过滤波器加到VCO上,便可对VCO输出的信号进行控制和校正,直到环路被锁定为止。1 锁相环频率合成芯片及工作原理Si4133为数字锁相式频率合成器芯片的基本模块框图如图1所示。它包含3路PLL(锁相环路)。每路PLL由PD(相位检测器)、LF(环路滤波器)、VCO和可编程分频器构成。以1路PLL为例,简要介绍该芯片工作原理。参考频率fin从XIN脚输人,通过放大器、R分频器后,得到频率finR;同时,这路VCO的输出频率fout经过一个N分频器后,得到频率foutN;2个频率输人到PD进行相位比较,产生误差控制电压,该误差电压经过LF可得一误差信号的直流分量作为VCO的输入,用于调整VCO的输出信号频率,使VCO分频后的信号频率foutN向finR近于相等,直至最后两者频率相等而相位同步实现锁定。环路锁定时,PD的输人频差为0,即finR=foutN,fout=NfinR,可以通过改变输出信号的分频系数N和参考信号的分频系数R来改变输出信号的频率。该芯片3路PLL的VCO的中心频率由外部电感决定,PLL可在VCO中心频率5范围内调节输出频率。3路PLL中2路用来进行射频输出;这2路射频PLL是时分复用的,即在一个给定时间内只有1路PLL起作用。每路射频PLL工作时,其射频输出频率可在VCO的中心频率内调节,所以通过给相应的N分频器进行简单编程就可达到对射频输出进行控制,从而工作在2个独立的频段。2个射频VCO中心频率最优化设置分别在947 MHz和1.72 GHz之间以及在789 MHz和1.429 GHz之间。3路PLL中另一路用来进行中频频率合成,该电路的VCO的中心频率可通过接在IFLA和IFLB引脚的外部电感来调整。PLL中频输出频率可在VCO中心频率的5内调节。电感数值不精确可通过Si4133的自动调节算法进行补偿。中频VCO的中心频率可以在526MHz和952 MHz之间调节。如果需要,可以通过分频降低IF的输出频率。另外,芯片使用串口编程控制,外围电路非常简单,使用方便。2 频率源设计与应用实例2.1 频率源电路设计以Si4133为核心的频率源电路原理如图2所示,该电路可产生900 MHz的RF(射频)信号和550MHz的IF(中频)信号。在制作中采用12MHz高稳定有源晶体振荡器作为基准频率源。射频输出信号须通过电容器交流耦合到负载。中频输出引脚也必须通过一个电容器交流耦合到它的负载。射频1通道的外部电感的范围是04.6nH;射频2通道的外部电感的范围是0.3 nH6.2 nH;中频的外部电感范围是2.2 nH12.0 nH。选择电感时要考虑封装内部的电感根据谐振频率f= 计算。2.2 VCO中心频率的设置中心频率决定于与各自VCO相连的外部电感值。考虑到外部电感值有10的偏差,Si4133可通过自调节算法补偿电感的误差。因为电感值为nH数量级,在确定电感值时须考虑封装问题。每个VCO的总电感Ltot是外部电感Lext与封装电感Lpkg之和,与总电感并联一个标称电容,如图3所示。160 /中心频率计算公式为:2.3 串行接口的软件控制Si4133有16个22位的数据寄存器,寄存器0寄存器8可编程,它们是:主设置寄存器、鉴相器增益寄存器、掉电寄存器、射频1和射频2的N分频器寄存器、中频的N分频器寄存器、射频1和射频2的R分频器寄存器、中频的R分频器寄存器。寄存器9寄存器15为保留不写。每个寄存器22位串行字包括18位数据码和4位地址码,通过串行通信写寄存器,可以设置RF、IF频率以及参考频率的分频系数,以得到最后需要的RF和IF频率;同时,也可以控制PD的增益(又称鉴相灵敏度)。通过设置PWDN引脚电平以及内部相关寄存器,可以分别设置RF和IF的低功耗工作模式、选择需要工作的电路。AUXOUT引脚可输出频率失锁信号。VCO的增益和LF的增益是不可编程设置的。3 测试结果在成品电路测试中,设置基准频率源的鉴相频率为200kHz。测试中可明显看出,在距中心频率200 kHz处有杂散频率。频率源达到的性能指标如下:900MHz时输出功率为0.18 dBm,相位噪声在10 kHz、50 kHz、100 kHz偏移时分别为-69dBcHz、-85 dBcHz、-105 dBcHz,杂散抑制在200 kHz和400 kHz时偏移分别为-72 dBc和-79 dBc:1.4 cHz时输出功率为0.22 dBm,相位噪声在10 kHz、50 kHz、100 kHz时偏移时分别为-67 dBcHz、-84 dBcHz、-103dBcHz,杂散抑制在200 kHz和400 kHz时偏移分别为-70 dBc和-74 dBc;同样,在中频550 MHz时也有很好的性能。该频率源相位噪声低,杂散抑制很好,输出频率带宽较大。在进行PLL频率合成器设计时要考虑使相位噪声达到电路指标,消除相位噪声带来的影响。一般,环路的带内相位噪声由鉴相器、分频器和晶振的噪声决定,而带外相位噪声主要由VCO决定。对于晶振参考源、M分频器、鉴相器、N分频器的相位噪声,其传递函数为低通形式,而对VCO而言,其相位噪声的传递函数为高通形式。所以,总的输出相位噪声就是噪声源相位噪声与它们各自的传递函数乘积的叠加,另外,需要

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论