第5章 逻辑宏功能模块的应用_第1页
第5章 逻辑宏功能模块的应用_第2页
第5章 逻辑宏功能模块的应用_第3页
第5章 逻辑宏功能模块的应用_第4页
第5章 逻辑宏功能模块的应用_第5页
已阅读5页,还剩35页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第5章,逻辑宏功能模块的应用,5.1计数器宏模块调用,5.1.1计数器模块文本的调用,5.1计数器宏模块调用,5.1.1计数器模块文本的调用,5.1计数器宏模块调用,5.1.1计数器模块文本的调用,5.1计数器宏模块调用,5.1.2计数器模块程序与参数传递语句,5.1计数器宏模块调用,5.1.2计数器模块程序与参数传递语句,5.1计数器宏模块调用,5.1.2计数器模块程序与参数传递语句,5.1计数器宏模块调用,5.1.3对计数器进行仿真测试,5.2利用属性设置控制乘法器的构建,5.2利用属性设置控制乘法器的构建,5.3RAM宏模块的使用方法,5.3.1存储器初始化文件,5.3RAM宏模块的使用方法,5.3.1存储器初始化文件,5.3RAM宏模块的使用方法,5.3.1存储器初始化文件,5.3RAM宏模块的使用方法,5.3.2RAM宏模块的设置和调用,5.3RAM宏模块的使用方法,5.3.2RAM宏模块的设置和调用,5.3RAM宏模块的使用方法,5.3.2RAM宏模块的设置和调用,5.3RAM宏模块的使用方法,5.3.2RAM宏模块的设置和调用,5.3RAM宏模块的使用方法,5.3.3仿真测试RAM宏模块,5.3RAM宏模块的使用方法,5.3.4存储器的Verilog代码描述及初始化文件调用,5.3RAM宏模块的使用方法,5.3.4存储器的Verilog代码描述及初始化文件调用,1存储器端口描述,2存储器的Verilog一般描述,5.3RAM宏模块的使用方法,5.3.4存储器的Verilog代码描述及初始化文件调用,3存储器中初始化文件的调用(配置),5.3RAM宏模块的使用方法,5.3.4存储器的Verilog代码描述及初始化文件调用,4语句语法说明,5.3RAM宏模块的使用方法,5.3.5存储器设计的结构控制,5.3RAM宏模块的使用方法,5.3.5存储器设计的结构控制,5.3RAM宏模块的使用方法,5.3.5存储器设计的结构控制,5.3RAM宏模块的使用方法,5.3.5存储器设计的结构控制,5.4LPM存储器在系统读写方法,5.5嵌入式锁相环使用方法,5.5嵌入式锁相环使用方法,EDA实验与创新实践,5-1查表式硬件运算器设计,EDA实验与创新实践,5-2正弦信号发生器设计,EDA实验与创新实践,5-2正弦信号发生器设计,EDA实验与创新实践,5-2正弦信号发生器设计,EDA实验与创新实践,5-2正弦信号发生器设计,EDA实验与创新实践,5-2正弦信号发生器设计,EDA实验与创新实践,5-3DDS正弦信号发生器设计,EDA实验与创新实践,5-3DDS正弦信号发生器设计,EDA实验与创新实践,5-3DDS正弦

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论