




已阅读5页,还剩54页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第三章组合逻辑电路设计,3-1集成逻辑电路的电气特性3-2常用组合逻辑模块3-3组合电路的设计方法3-4险象与竞争3-5小结,组合逻辑电路:输出仅和当前的输入有关。,门电路,用以实现基本逻辑运算和复合逻辑运算的单元电路。,获得高、低电平的基本原理,Vi,Vo,Vcc,半导体二极管的开关特性,二极管的单向导电性正向电压导通,反向电压截止。,理想二极管:正向导通电阻为0,反向内阻无穷大。,半导体三极管的开关特性,双极型三极管的开关特性基本开关电路MOS管的开关特性,3-1集成逻辑电路的电气特性,集成电路的工艺:TTL:晶体管-晶体管逻辑(标准,S,LS,AS,ALS,F)速度快、电源电压:典型值5V,一般4.55.5V肖特基提高电路工作速度的一种电路结构的名称。MOS:金属-氧化物-半导体逻辑(PMOS,NMOS,CMOS)(HC,AHC,AC,HCT,ACT,AHCT,LV,LVC)功耗低、工作电源电压范围宽(318V)、输入阻抗高、驱动能力、抗干扰能力强。ECL:发射极偶合逻辑速度更快,TTL:74系列(070)54系列(55125),74S系列:肖特基系列74LS系列:低功耗肖特基系列74AS系列:高级肖特基系列74ALS系列:高级低功耗肖特基系列74H系列:高速型,肖特基:提高电路工作速度的一种电路结构的名称,74S系列采用了肖特基抗饱和三极管。,TTL电路,例:SN74LS00,厂标,系列名,类型,功能号,00:含四个二输入与非门的集成电路02:含四个二输入或非门04:六组反相器,7400外引线排列,TTL与非门电路,输出级的特点:在稳定的工作状态下T4和T5总是一个导通另一个截至,有效地降低了输出级的静态功耗,提高了驱动负载的能力。称其为推拉式(PUSHPULL)电路。,集成逻辑电路的电气特性,3-1-1集成电路的主要电气指标3-1-2逻辑电路的输出结构3-1-3正、负逻辑极性3-1-4逻辑符号3-1-5使用逻辑门的几个问题,3-1-1集成电路的主要电气指标,TTL“与非门”电路,输出低电平VOL:输出低电平时的最高电压。输出高电平VOH:输出高电平时的最低电压。输入高电平VIH(Von开门电平):输入高电平时的最低电压。输入低电平VIL(VOFF关门电平):输入低电平时的最高电压。高电平抗干扰容限VNH:VNH=VOH-VIH低电平抗干扰容限VNL:VNH=VIL-VOL阈值电平Vth:粗略估算用。注意:两块集成电路级联时,考虑电平匹配问题。前级VOH大于后级VIH,前级VOL小于后级VIL。,1.输出电压与输入电压,集成电路的电平参数表,2.输出电流和输入电流,IOH输出端为高电平时可输出的最大电流。IIH输入端为高电平时注入的最大电流。IOL输出端为低电平时可注入的最大电流。IIL输入端为低电平时由输入端流出的的最大电流。,扇出系数:可以驱动同类门的个数,IOL/IIL74LS00:IOH=400uAIIH=20uAIOL=8mAIOH=0.4mA,注意:1.前级IOL大于后级IIL之和;2.关于未接输入信号的引脚与:多余脚接逻辑高或输入并联或:多余脚接逻辑低或输入并联;3.TTL电路的输入端开路或接一阻抗较大的电阻时,输入电压为高电平。,平均传输延时时间tpd:输出由高变低、由低变高的平均延时时间。,tpdL:输出由高电平到低电平的传输延迟时间;tpdH:输出由低电平到高电平的传输延迟时间。,不同门电路的延迟及功耗,各类电路的应用态势,1、推拉式结构输出端不能并联。,3-1-2逻辑电路的输出结构,输出端要加上拉电阻,可以并联,并联后的逻辑关系为与(线与)。,2、开路输出(OC)结构,VOH,输出端除0,1状态外,还有一种高阻态,等效于输出端开路。输出端可以并联,但要保证在同一时刻最多只有一个输出端不是高阻态。,3、三态输出结构,三态输出结构的应用,数据选择器,3-1-3正、负逻辑极性,1、正逻辑:0表示低电平,1表示高电平。2、负逻辑:1表示低电平,0表示高电平。,3-1-4逻辑符号,逻辑符号用来表示芯片的逻辑功能。1、逻辑功能:与、或、非、与非、或非、异或、与或非。2、正、负逻辑:输入、输出脚上有无空心箭头。3、输出结构类型:推拉式结构、OC结构、三态输出结构。4、使能端:低电平有效、高电平有效。5、管脚编号:,逻辑符号,74125逻辑符号,几种芯片的逻辑符号,部分门电路及其传输延迟时间,3-1-5使用逻辑门的几个问题,1、输入脚多余:与:多余脚接逻辑高或输入并联。或:多余脚接逻辑低或输入并联。2、输入脚不足:改变逻辑或用门电路扩展。3、扇出系数:采用功率门电路或改电路。,3-2常用组合逻辑模块,3-2-1四位并行加法器3-2-2数值比较器3-2-3译码器3-2-4数据选择器3-2-5总线收发器3-2-6其他常用器件,一个模块完成某个常用的特定的功能,如加法器、数值比较器、译码器、编码器及数据比较器等。,3-2-1四位并行加法器,一、4位加法器逻辑图,图1-1-3加法器,数字设计引论1-1数制,图2-3-5例2-3-3逻辑图,数字设计引论2-3逻辑图,图2-6-62位加法器,数字设计引论2-6应用实例,二、加法器的级连,四位加法器级连成八位加法器,三、加法器的应用(1),用4位加法器构成余3码到8421码的转换器,加法器的应用(2),一位BCD码加法器,图1-2-31位BCD码加法器方框图,数字设计引论1-2二值编码,3-2-2数值比较器,4位比较器,低位比较结果级连,一、数值比较器逻辑图,数值比较器功能表,二、数值比较器的级连,4位比较器组成8位比较器,三、数值比较器的应用,交通控制灯电路的一部分,3-2-3译码器,一、变量译码器二、变量译码器的扩展三、变量译码器实现组合逻辑函数四、变量译码器构成数据分配器五、显示译码器,一、变量译码器,2-4译码器,3-8译码器,3-8译码器功能表,例2-6-3译码器,二、变量译码器的扩展,74138,树形扩展,三、变量译码器实现组合逻辑函数,例1:变量译码器实现1位全加器。,例2:译码器实现1位8421BCD码加法器,四、变量译码器构成数据分配器,五、显示译码器,3-2-4数据
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年数据分析师初级专业基础模拟题集及答案解析
- 赣南科技学院《固定收益证券》2024-2025学年第一学期期末试卷
- 2024年护士执业资格考试题库基础护理学专项-常见疾病护理试题(含答案)
- 2025年软件开发工程师高级面试宝典与模拟题答案详解
- 浙江大学《计算科学数学基础》2024-2025学年第一学期期末试卷
- 2025年炼钢工初级考试模拟题及解析
- 2025年销售经理面试模拟题与应对策略及参考答案
- 2025年烟草专卖局招聘面试模拟题及答案
- 2025年初级营养师考试试题集与答案解析
- 家具培训知识内容课件
- 绿色能源项目投资可行性分析报告范文
- 血透室护理不良事件
- 大客户服务定制化策略方案
- 编译原理教案
- 电梯使用单位日管控、周排查、月调度电梯安全检查记录表
- 资产评估机构质量控制制度
- 股份制公司章程样本
- TCTBA 005-2024 TCECA-G 0326-2024 合同能源管理招标规范 轨道交通
- 中国职业教育发展前景
- 中小企业数字化转型路径与实施指南
- 上海市闵行区2024-2025学年八年级上学期期末语文试题(含答案)
评论
0/150
提交评论