




已阅读5页,还剩17页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
目 录 1 设计目的背景及要求.2 1.1 设计目的及意背景.2 1.2 设计要求.2 2 工作原理及元器件选择.2 2.1 单片机简介.2 2.1.1 引脚简介.3 2.2 A/D 转换装置.5 2.2.1 A/D 转换基本原理.5 2.2.2 A/D 转换器的主要技术参数.6 2.2.3 ADC0809 内部构造.6 2.2.4 ADC0809 简介.7 2.2.5 ADC0809 引脚连线.8 2.3 D/A 转换装置.9 2.3.1 D/A 转换基本原理.9 2.3.2 D/A 转换器的主要性能参数.10 2.3.3 DAC0832 内部构造.10 2.3.4 DAC0832 简介.11 2.3.5 DAC0832 的工作方式.12 2.3.6 DAC0832 的输出方式.13 2.4 74LS373 锁存器.14 2.4.1 74LS373 性能特点.14 2.4.2 74LS373 真值表及功能表.15 2.5 分频器.15 2.6 其它电路.16 2.6.1 扩展电路.16 2.6.2 上位机通讯电路.16 2.6.3 LED 显示电路.17 2.6.3 键盘电路.18 2.6.4 报警指示灯电路.18 3 系统工作过程.18 3.1 ADC0809 工作过程.18 3.2 DAC0832 工作过程.19 4 元器件清单.20 5 心得体会.20 6 参考文献.21 1 设计目的背景及要求 1.1 设计目的及意背景 本课程的课程设计的目的在于加深对计算机控制技术理论知识的理解和对这些理论 的实际应用能力,提高对实际问题的分析和解决能力,以达到理论学习的目的,并培养学 生应用计算机辅助设计和撰写设计说明书的能力,加深对控制系统理解,将所学的知识 灵活穿插并运用起来。 1.2 设计要求 设计一个基于单片机具有 A/D,D/A 功能的信号测控装置,要求能够接入典型传感器 信号,输入标准电压/电流,抗干扰,通用,安全,性价比高。 2 工作原理及元器件选择 2.1 单片机简介 在单片机应用系统中,被测量的温度、压力、流量、速度等非电物理量,需要经传 感器先转换成连续变化的模拟电信号(电压或电流) ,这些模拟电信号必须转换成数字量 后才能在单片机中用应用软件进行处理。 我们通常所讲的“单片机”又称微控制器,它并不是完成某一个逻辑功能的芯片, 而是把中央处理器(CPU) 、随机存取存储器(RAM) 、程序存储器(ROM) 、输入/输出设备 等系统集成到一块电路芯片中。技术在进步,现在某些型号的单片机芯片中也集成了 A/DAnalog to Digital Conversion(模拟-字转换) ,D/ADigital to Analog Conversion(数字-模拟转换)等功能模块。简单的讲:这块芯片就成了一台计算机。它 具有体积小、重量轻、价格低廉的特点。 目前用的较多是 Intel MCS-51 系列单片机,它有三个版本:8031、8051、8751(8 位机) 。本设计中我采用的是 80C51 单片机。80C51 单片机芯片采用 40 引脚双列直插封装 (DIP)形式,引脚如图 2-1 所示。 图 2-1 80C51 引脚图 2.1.1 引脚简介 (1)主电源和时钟振荡电路引脚 Vcc(40 引脚):运行和程序校验时接+5V 电源。 Vss(20 引脚):电源地。 XTAL1(19 引脚):接外部晶振的一个引脚。该引脚内部是一个反相放大器的输入端。 这个反相放大器构成了片内振荡器。如果采用外部晶体振荡器时,此引脚应接地。 XTAL2(18 引脚):接外部晶振的另一端,在该引脚内部接至内部反相放大器的输出端。 若采用外部时钟振荡器时,该引脚接收时钟振荡器的信号,即把此信号直接接到内部时 钟发生器的输入端。 (2)输入输出 I/O 引脚 共 4 个 8 位的并行 I/O 口,32 根 I/O 线。 P0.0-P0.7(32-39 引脚):统称为 P0 口。在不接片外存储器与不扩展 I/O 口时,可作 为准双向输入/输出口。在接有片外存储器或扩展 I/O 口时,P0 口分时复用为低 8 位地 址总线和双向数据总线。 P1.0-P1.7(1-8 引脚):统称为 P1 口。可作为准双向 I/O 口使用。对于 52 子系列, P1.0 与 P1.1 还有第二功能:P1.0 可用作定时器/计数器 2 的计数脉冲输入端 T2,P1.1 可用作定时器/计数器 2 的外部控制端 T2EX。 P2.0-P2.7(21-28 引脚):统称为 P2 口。一般可作为准双向 I/O 口使用;在接有片 外存储器或扩展 I/O 口且寻址范围超过 256 字节时,P2 口用作高 8 位地址总线。 P3.0-P3.7(10-17 引脚):统称为 P3 口。除作为准双向 I/O 口使用外,还可以将每 一位用于第二功能,而且 P3 口的每一条引脚均可以独立定义为第一功能的输入输出或第 三功能。P3 口的第二功能如表 2-1 所示。 表 2-1 P3 口第二功能 P3.0 (串行口输入)RXD P3.1 (串行口输出端)TXD P3.2 (外部中断 0 请求输入端,低电平有效)0INT P3.3 (外部中断 1 请求输入端,低电平有效)1INT P3.4(定时器/计数器 0 计数脉冲输入端)0T P3.5 (定时器/计数器 1 计数脉冲输入端)1T P3.6 (外部数据存储器写选通信号输入端,低电平有效)WR P3.7 (外部数据存储器读选通信号输入端,低电平有效)RD (3)控制信号引脚 (9 引脚):RST(RESET)是复位信号的输入端,高电平有效。当单片机VPDRST / 运行时,在此引脚加上持续时间大于两个机器周期(24 个时钟振荡周期)的高电平时, 就可以完成复位操作。在此单片机正常工作时,此引脚应为0.5V 低电平。VPD 为本引 脚的第二功能,即备用电源输入端。当主电源 Vcc 发生故障,降低到某一规定值的低电 平时,将+5V 电源自动接入 RST 端,为内部 RAM 提供备用电源,以保证片内 RAM 中信息不 丢失,从而使单片机在复位后能继续正常运行。 (30 引脚):ALE 引脚输出为地址锁存允许信号,当单片机上电正常工PROGALE/ 作后,ALE 引脚不断输出正脉冲信号。当单片机访问外部存储器时,ALE 输出信号的负跳 沿用于单片机发出的低 8 位地址经外部锁存器锁存控制信号。即使不访问外部锁存器, ALE 端仍有正脉冲信号输出,此频率为时钟振荡器频率的 1/6。如果想初步判断单片机芯 片的好坏,可用示波器查看 ALE 端是否有正脉冲信号输出。如果有脉冲信号输出,则单 片机基本上是好的。 PROG 为本引脚的第二功能。在对片内 EPROM 型单片机编程写入时,此引脚作为编程 脉冲输入端。 (29 引脚):访问外部程序存储器选通信号,低电平有效。在访问外部程序PSEN 存储器读取指令码时,每个机器周期产生 2 次 PSEN 信号。在执行片内程序存储器取指令 时,不产生 PSEN 信号;在访问外部数据存储器时,亦不产生 PSEN 信号。 :EA 为内外程序存储器选择控制端。当 EA 引脚为高电平时,单片机访问片内 PP VEA/ 程序存储器,但在 PC(程序计数器)值超过 0FFFH 时,即超出片内程序存储器的 4KB 地 址范围时,将自动转向执行外部程序存储器内的程序。当 EA 引脚为低电平时,单片机则 只访问外部程序存储器,不论是否有内部存储器。 2.2 A/D 转换装置 2.2.1 A/D 转换基本原理 单片机在日常生活中用得越来越多,其集成度也越来越高,目前拥有多种单片机都 集成有 A/D 转换功能,如 PIC,AVR,SUNPLUS,SH 等。处理器的位数从 4 位到 32 位或更 高,转换精度从 6 位,8 位,10 位或更高。 单片机内集成的 A/D 转换,一般都有相应的特殊功能寄存器来设置 A/D 的使能标志, 参考电压,转换频率,通道选择,A/D 输入口的属性(模拟量输入还是普通的 I/O 口) , 启动,停止控制等。有了这些寄存器,使得我们控制单片机的模拟量采集变得非常方便。 A/D 转换的基本原理是:将参考电平按最大的转换值量化,再利用输入模拟电平与参 考电平的比例来求得输入电平的测量值(V 测=V 参*(AD 量化值/AD 转换的最大值) ) 。有 些 MCU A/D 转换的参考电平可以选择由一个外部引脚输入,这样使得用户可以对 A/D 转 换进行更好的控制。值得注意的一点就是 A/D 转换的输入电平必须比参考电平低或相等, 不然测试的结果就会有很大的偏差。 下面以参考电平为 5V,转换的精度为 8 位为例来说明如何取得实际的测量值是多少。 如果 AD 量化值为 128,则 V 测= 5*128/256=2.5V。因为 V 测=V 参*(AD 量化值/AD 转换 的最大值)=AD 量化值*(V 参/AD 转换的最大值) ,而针对具体的硬件电路, “V 参/AD 转 化的最大值”是一个固定的系数。而这个系数,就相当于测试的精度了。对于 10 位的 A/D,5V 的参考电压的测试精度约 5 毫伏,而用 2.048 伏的参考电压,精度就可以达到 2 毫伏。当然测试的电压范围相应的也减小了。我曾经就用这种减小测量范围来提高精度, 使用 PIC16F76 做 A/D 测量,使得正负误差不超过 5 毫伏的高精度测试电源。当误差超过 5 毫伏时,电路发出报警声,提示操作员,重新调解电压到规定范围内。 2.2.2 A/D 转换器的主要技术参数 1.分辨率 分辨率指输出数字量的位数,常用的有 8 位、10 位、12 位、14 位等。一般地,位 数越多,价格越贵。分辨率表示的是转换器对微小输入量变化敏感程度。例如:8 位 ADC 的分辨率是 8 位,数字量变换范围是 0 255,当输入电压满刻度为 5 V 时,转换电路 对输入模拟电压的分辨能力为 5 V/25519.6 mV。 2.转换精度 转换精度是指对应于输入的模拟电压得到的数字量与应得到的理想数字量之间的差 值。通常用数字量的最低有效位(LSB)来表示。 3.转换时间 转换时间指完成一次 A /D 转换所需要的时间,一般为几个至几百微秒。 4.线性度 模拟电压输入与 A /D 转换后得到的数字量成线性增加的程度。本设计采用的是 ADC0809 是 NSC 公司生产的 CMOS 逐次比较式 A /D 转换器。 2.2.3 ADC0809 内部构造 ADC0809 的内部结构框图如图 2-2 所示。通过引脚 IN0 IN7 可输入 8 路模拟电压, 但每次只能转换一路,其通道号由地址信号 ADDA、ADDB、ADDC 译码后选定,片内有地 址锁存和译码器。转换结果送入三态输出锁存缓冲器,当输出允许信号 OE 有效时才输 出到数据总线上。 图 2-2 ADC0809 的内部结构 2.2.4 ADC0809 简介 1.ADC0809 逻辑功能: ADC0809 是 8 位逐次逼近型 A/D 转换器。它由一个 8 路模拟开关、一个地址锁存译 码器、一个 A/D 转换器和一个三态输出锁存器组成。多路开关可选通 8 个模拟通道,允 许 8 路模拟量分时输入,共用 A/D 转换器进行转换。三态输出锁器用于锁存 A/D 转换完 的数字量,当 OE 端为高电平时,才可以从三态输出锁存器取走转换完的数据。 2.AD0809 的工作原理: 图 2-3 ADC0809 引脚图 IN0IN7:8 条模拟量输入通道 ADC0809 对输入模拟量要求:信号单极性,电压范围是05V,若信号太小,必 须进行放大;输入的模拟量在转换过程中应该保持不变,如若模拟量变化太快,则需 在输入前增加采样保持电路。 START:转换启动信号。START 上升沿时,复位 ADC0809;START 下降沿时启动芯片, 开始进行 A/D 转换;在 A/D 转换期间,START 应保持 低电平。本信号有时简写为 ST。 A、B、C:地址线。 通道端口选择线,A 为低地址,C 为高地址,引脚图中为 ADDA,ADDB 和 ADDC。 CLK:时钟信号。ADC0809 的内部没有时钟电路,所需时钟信号由外界提供,因此有 时钟信号引脚。 EOC:转换结束信号。EOC=0,正在进行转换;EOC=1,转换结束。使用中该状态信号 即可作为查询的状态标志,又可作为中断请求信号使用。 D7D0:数据输出线。为三态缓冲输出形式,可以和单片机的数据线直接相连。D0 为最低位,D7为最高。 OE:输出允许信号。用于控制三态输出锁存器向单片机输出转换得到的数据。 OE=0,输出数据线呈高阻;OE=1,输出转换得到的数据。 Vcc:+5V 电源。 Vref:参考电源参考电压用来与输入的模拟信号进行比较,作为逐次逼近的基准。 其典型值为+5V(Vref(+)=+5V, Vref(-)=-5V). ALE :为地址锁存允许输入线,高电平有效。当ALE 线为高电平时,地址锁存 与译码器将 A, B,C 三条地址线的地址信号进行锁存,经译码后被选中的通道的模 拟量进转换器进行转换。 A,B 和 C 为地址输入线,用于选通 IN0IN7 上的一路模 拟量输入。 表 2-2 被选通道表 2.2.5 ADC0809 引脚连线 图 2-4 ADC0809 接线图 A/D 转换后得到的数据应及时传送给单片机进行处理。数据传送的关键问题是如何 确认 A/D 转换的完成,因为只有确认完成后,才能进行传送。为此可采用下述三种传送 方式。 1.定时传送方式 对于一种 A/D 转换其来说,转换时间作为一项技术指标是已知的和固定的。例如 ADC0809 转换时间为 128s,相当于 6MHz 的 MCS-51 单片机共 64 个机器周期。可据此设 计一个延时子程序,A/D 转换启动后即调用此子程序,延迟时间一到,转换肯定已经完成 了,接着就可进行数据传送。 2.查询传送方式 A/D 转换芯片由表明转换完成的状态信号,例如 ADC0809 的 EOC 端。因此可以用查询 方式,测试 EOC 的状态,即可却只转换是否完成,并接着进行数据传送。 3.中断传送方式 把表明转换完成的状态信号(EOC)作为中断请求信号,以中断方式进行数据传送。 首先送出口地址并以信号有效时,OE 信号即有效,把转换数据送上数据总线,供单片 机接受。 不管使用上述那种方式,只要一旦确认转换结束,便可通过指令进行数据传送。 2.3 D/A 转换装置 2.3.1 D/A 转换基本原理 D/A 转换有权电阻网络法、T 形电阻网络法和开关树法,最常见的是 T 形电阻网络法。 图 2-5 是一个 4 位 D/A 转换器示意图,其中数字量的每一位 D3D0 分别控制一个模拟开 关。当某一位为 1 时,对应开关倒向右边;反之,开关倒向左边。容易分析出图中 X0X3 各点的对应电位分别为 VREF、VREF/2、VREF/4、VREF/8,而与开关方向无关。 图 2-5 梯形电阻网络 DAC 2.3.2 D/A 转换器的主要性能参数 (1)分辨率 分辨率指 D /A 转换器所能分辨的最小量化信号的能力。这是对微小输入量变化的 敏感程度的描述,一般用转换器的数字量的位数来表示。对于一个分辨率为 n 位的 DAC,它能对满刻度的 2- n 倍的输入变换量做出反应。常见的分辨率有 8 位、10 位、12 位等。 (2)建立时间 建立时间是 DAC 转换速度快慢的一个重要参数,指 DAC 的数字输入有满刻度值的变 化时,输出模拟信号电压(或电流)达到满刻度值 1/2LSB 时所需要的时间。对电流输出 形式的 DAC,建立时间是很短的;而对电压输出形式的 DAC,建立时间主要是其输出运放 所需的响应时间。一般 DAC 的建立时间为几个纳秒至几个微秒。 2.3.3 DAC0832 内部构造 DAC 0832 由 8 位输入锁存器、8 位 DAC 寄存器、8 位 D /A 转换电路组成,内部逻 辑结构如图 2-6 所示。 图 2-6 DAC0832 内部逻辑结构 2.3.4 DAC0832 简介 DAC0832 是 8 位分辨率 D/A 转换集成芯片,与处理器完全兼容,其价格低廉,接口简 单转换控制容易等优点,在单片机应用系统中得到了广泛的应用。 DAC0832 的引脚及功能如图 2-7 图 2-7 DAC0832 引脚 DI0DI7:数据输入线,TLL 电平。 ILE:数据锁存允许控制信号输入线,高电平有效。 CS:片选信号输入线,低电平有效。 WR1:为输入寄存器的写选通信号。 XFER:数据传送控制信号输入线,低电平有效。 WR2:为 DAC 寄存器写选通输入线。 Iout1:电流输出线。当输入全为 1 时 Iout1 最大。 Iout2: 电流输出线。其值与 Iout1 之和为一常数。 Rfb:反馈信号输入线,芯片内部有反馈电阻. Vcc:电源输入线 (+5v+15v) Vref:基准电压输入线 (-10v+10v) AGND:模拟地,摸拟信号和基准电源的参考地。 DGND:数字地,两种地线在基准电源处共地比较好。 2.3.5 DAC0832 的工作方式 根据对 DAC 0832 的输入锁存器和 DAC 寄存器的不同的控制方法,DAC 0832 有如下 三种工作方式。 1.单缓冲方式 此方式控制输入寄存器和 DAC 寄存器同时跟随或锁存数据,或只控制这两个寄存器 之一,而另一个接成直通方式。此方式适用于只有一路模拟量输出或几路模拟量非同步 输出的情形。参考电路如 a 图所示 2.双缓冲方式 双缓冲方式此方式分别控制输入寄存器和 DAC 寄存器,适用于多路 D/A 同时输出的 情形。它使各路数据分别锁存于各输入寄存器,然后同时(相同控制信号)打开各 DAC 寄存器,实现同步转换。参考线路如图 b 所示,程序片段如下: 3.直通方式 输入寄存器和 DAC 寄存器都接成直通方式。此时提供给 DAC 的数据必须来自锁存端 口。 本设计采用较为简单的单缓冲方式。 2.3.6 DAC0832 的输出方式 DAC 0832 的输出是电流型的。在微机系统中,通常需要电压信号。这时,可用运算 放大器转换为单极性或双极性的输出电压。 1.单极性输出 如下图(a)所示,对应数字量 00H FFH 的模拟电压 Vo 的输出范围是 0 - VREF。 2.双极性输出 如上图(b)所示,图中的单极性输出电压 Vo1 经运放 OP2 电平偏移、放大后,对 应数字量 00H FFH 的模拟电压 Vo2 输出范围是 - VREF VREF。 本设计采用单极性输出。 2.4 74LS373 锁存器 本设计采用 74LS373 锁存器芯片,它实质是一个是带三态缓冲输出的触发器,在单 片机系统中为了扩展外部存储器,通常需要用到 74LS373 芯片。锁存就是把信号暂存以 维持某种电平状态,最主要的作用是缓存,其次完成高速的控制其与慢速的外设的不同 步的问题,再其次是解决驱动问题,最后是解决一个 I/O 口既能输出也能输入的问题。 8051 访问外部存储器时 P0 口和 P2 口共做地址总线,P0 口常接锁存器再接存储器, 以防止总线间的冲突。而 P2 口直接接存储器,因为单片机内部时序只能锁住 P2 口的地 址,如果用 P0 口传输数据时不用锁存器的话,地址就改变了,使用锁存器来区分单片机 的地址和数据。 2.4.1 74LS373 性能特点 图 2-8 74LS373 引脚图 1 脚是输出使能(OE),是低电平有效,当 1 脚是高电平时,不管输入 3、4、7、8、13、14、17、18 如何,也不管 11 脚(锁存控制端,G)如何,输出 2(Q0)、 5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈现高阻状态(或者叫浮 空状态); 当 1 脚是低电平时,只要 11 脚(锁存控制端,G)上出现一个下降沿,输出 2(Q0)、 5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)立即呈现输入脚 3、4、7、8、13、14、17、18 的状态。 1D8D 为 8 个输入端。 1Q8Q 为 8 个输出端。 G 是数据锁存控制端;当 G=1 时,锁存器输出端同输入端;当 G 由“1”变为“0”时, 数据输入锁存器中。 OE 为输出允许端;当 OE=“0”时,三态门打开;当 OE=“1”时,三态门关闭,输出 呈高阻状态。 其中输入端 1D8D 接至单片机的 P0 口,输出端提供的是低 8 位地址,G 端 接至单片机的地址锁存允许信号 ALE。输出允许端 OE 接地,表示输出三态门一直打开。 2.4.2 74LS373 真值表及功能表 表 2-3 74LS373 真值表 EG功 能 00直通 Qi = Di 01保持(Qi 保持不变) 1X输出高阻 X不定态; Q0建立稳态前 Q 的电平; G输入端,与 8031ALE 连高电平:畅通无阻低电平:关门锁存。 当 G=“1”时,74LS373 输出端 1Q8Q 与输入端 1D8D 相同; 当 G 为下降沿时,将输入数据锁存。 OE使能端,接地。 2.5 74LS47 分频器 由于 80C51 的晶振频率为 6KHz,而 A/D0809 所要输入的频率为 12KHz。所以需要加 一个分频器 74LS74. 74LS74 内含两个独立的上升沿双 D 触发器,每个触发器有数据输入 (D)、置位输入()复位输入()、时钟输入(CP)和数据输出(Q)。、 的低电平使输出预置或清除,而与其它输入端的电平无关。当、均无效(高电 平式)时,符合建立时间要求的 D 数据在 CP 上升沿作用下传送到输出端。 图 2-9 74LS74 引脚图 2.6 其它电路 2.6.1 扩展电路 用 8255A 扩展并行 I/O 接口,8255 是通用可编程并行接口芯片,为 40 脚双列直插式 封装型。片内有 3 个 8 位并行 I/O 接口,分别称为 PA 口(PA0-PA7) ,PB 口(PB0-PB7), PC 口(PC0-PC7) ,其中 PC 口又分为高 4 位和低 4 位口,通过编程可设三种工作模式。 数据端 A 口、B 口、C 口均为 8 位,可编程选择为输入或输出。端口 C 也可编程为两 个 4 位端口来用,在具体结构上三者略有区别: A 口输入/输出均有锁存器,而 B 口和 C 口均有输出锁存器,输入无锁存器,有缓冲 器。 PB.7 PB.6 PB.5 D0 34 D1 33 D2 32 D3 31 D4 30 D5 29 D6 28 D7 27 RD 5 WR 36 A0 9 A1 8 RESET 35 CS 6 PA0 4 PA1 3 PA2 2 PA3 1 PA4 40 PA5 39 PA6 38 PA7 37 PB0 18 PB1 19 PB2 20 PB3 21 PB4 22 PB5 23 PB6 24 PB7 25 PC0 14 PC1 15 PC2 16 PC3 17 PC4 13 PC5 12 PC6 11 PC7 10 U12 8255A 图 2-10 8255A 引脚图 2.6.2 上位机通讯电路 上位机通讯对单片机而言意义重大,不但可以实现将单片机的数据传输到电脑端, 而且也能实现电脑对单片机的控制。比如你可以把写入单片机的数据码显示在电脑上, 如可使用一个按键当按下它时通过单片机的串口将它发送到电脑上显示,起到仿真器的 功效。 通信芯片采用 MAX487,该芯片是 RS485 通讯的低功耗收发器件,最大可连接 128 个 子系统,最远传输距离 1200 米,传输速度可达 250KB/s。MAX487 是个个准双向口,即要 通过选通来确定是发送还是接收。需发送数据时,发送方选通自己的发送驱动器 (MAX487 的 DE) ,该信号反向后选通接收方的接收驱动器(MAX487 的/RE) 。 图 2-11 MAX487 接线图 2.6.3 LED 显示电路 加入 LED 显示是为了便于人机互动,方便工作人员及时了解此时工况。其具体电路 如图 2-12。 图 2-12 LED 显示电路 2.6.3 键盘电路 图 2-13 行列式键盘 2.6.4 报警指示灯电路 当系统正常运行时,绿灯亮。当传感器所采集的信息通过单片机处理,如果超过设 置的上限值或低于下限值时,蜂鸣器进行报警,红灯亮起。其电路图如图 2-14 所示。 图 2-14 报警电路 3 系统工作过程 3.1 ADC0809 工作过程 1.时钟信号 由于 0809 无片选端,因此电路增加了或非门 74LS02 及锁存器 74LS373,以便对 0809 进行读 /写控制。单片机采用 6MHz 的晶振,ALE 输出 6MHz/s 时 钟信号,经 74LS74 触发器 2 分频,得到 500kHz 的时钟信号,与 0809 的时钟端 CLK 相连。 2.通道选择 三位通道选择端 ADDA、ADDB、ADDC 与数据线 P0 口的低三位 P0.0、P0.1、P0.2 相连,用数据线进行通道选择,由 P0.0、P0.1、P0.2 三位决定选择 哪一通道。也可以用地址线选择通道。 3.AD0809 的启动端 START、地址锁存端 ALE 均为高电平有效。将 START 与 ALE 端 连在一起,与 74LS02 的输出端相连。或非门 74LS02 的两个输入端 W R 和 Y0 均为低电 平时,其输出为高电平。当 74LS373 的 3 个输入端 为 0
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- (2025年标准)警案协议书
- (2025年标准)银行按揭协议书
- (2025年标准)民工居住合同协议书
- 企业全称2022年度绿色发展报告:员工视角下的企业可持续发展战略
- 木工班组小合同(标准版)
- 劳务公司聘用合同(标准版)
- 银行私房抵押合同(标准版)
- 智能化施工技术创新与发展考核试卷
- 校园食堂疫情消毒检查记录表范本
- 机械设备轴承技术规格大全
- 公司领导财务知识培训课件
- 2025年郑州银行招聘考试(行政能力测验)历年参考题库含答案详解(5套)
- 园艺生物技术应用与发展
- 子痫患者护理查房
- 2025上海市八年级升九年级数学暑假提升讲义:相似三角形压轴题(六大题型)原卷版
- 2025年工业互联网工程技术人员考核试题题库及答案
- 农行OCRM系统讲解
- 医疗护理员职业技能竞赛试题及答案
- 2025年高端美食主题餐厅餐饮服务整体外包合同
- 体育课培训课件
- 工贸安全员考试题库及答案大全
评论
0/150
提交评论