实验4:同步计数器及其应用实验报告_第1页
实验4:同步计数器及其应用实验报告_第2页
实验4:同步计数器及其应用实验报告_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验4:同步计数器及其应用实验报告一、 实验目的1、了解可编程数字系统设计的流程2、掌握Quartus II 软件的使用方法3、掌握原理图输入方式设计数字系统的方法和流程4、掌握74LS161同步16进制计数器的特点及其应用二、 实验设备1、计算机:Quartus II 软件2、Altera DE0 多媒体开发平台 3、集成电路: 74LS104、集成电路:74LS161 三、 实验内容1、 74LS161逻辑功能的测试2、用74LS161实现12进制计数(异步清零) 3、用74LS161实现12进制计数(同步置数) 四、 实验原理74LS1611、 74LS161:异步清零、同步置数四位二进制计数器 2、引脚的定义:使用74161实现16进制和12进制1) 首先使用quartus软件建立原理图,首先实现16进制,所以只需要将需要的输入输出接到相应的引脚上,其中需要注意的是我们需要让这个板子开始工作,所以需要将T和P引脚接响应的高电压,然后将cp信号接入相应的输入;q0q1q2q3接到相应的输出就可以了,然后编译。现在在建立波形文件完成仿真,通过仿真结果就可以看到自己的电路是否正确。最后一步就是实现在FPGA上的应用,我们需要做的就是给原来的 原理图分配相应的引脚,然后重新编译后,插入线就可以看到仿真结果了。2) 12进制可以采取两种方式,也就是同步置数和异步清零两种方式,我使用的异步清零,从而只需要对q0q1q2q3在12的时候执行清零

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论