数理方程论-2006级数字电子技术基础_第1页
数理方程论-2006级数字电子技术基础_第2页
数理方程论-2006级数字电子技术基础_第3页
数理方程论-2006级数字电子技术基础_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

课程编号C014004北京理工大学20072008学年第二学期2006级数字电子技术基础A试题(A卷)注试题答案必须写在答题纸上,在试卷和草稿纸上答题无效班级学号姓名成绩一、(10分)将下列各式化简为最简与或式,方法不限。1)()(DBCADBCADBY2约束条件),()(1097543,M01543,20,M二、综合题(20分)1、已知图2中(1)(2)(3)为TTL门电路,(4)(5)为CMOS门电路,分别写出各电路的输出状态(0、1或高阻)或表达式。ILV3YIHV1(1)(2)(3)TGAB015Y(4)(5)图212、四位并行加法器74LS283接法如图24所示,输出端S3S2S1S0的状态为,进位输出端CO的状态为。图223、一个8位D/A转换器的最小输出电压VLSB002V,当输入码为00010010时,输出电压VOV;4、存储容量为2K8位的随机存储器,需要根地址线;若用1K4位的RAM来实现上述存储容量,需要片。三、(12分)写出图3所示电路中Z1逻辑函数表达式,列出真值表,确定电路的逻辑功能。图3四、(12分)已知四位二进制加法计数器74LS161的功能表见表41,八选一数据选择器74LS151的功能表见表42。用计数器和数据选择器构成图4所示的电路。试列出在时钟脉冲CP作用下输出Y及Q3Q2Q1Q0的状态转换表。图4其中0123QCTO表4274LS151的功能表S2A1A0AY00001XXX000110110010101010D123D456D7五、(8分)图5所示电路,设各触发器的初始状态均为0,试画出、与时1Q2钟信号CP的对应波形图。图5六、(16分)电路如图6所示,其中R122K,R21K,。FC0471说明555定时器构成电路的名称。计算输出VO的频率OF2分析由JK触发器FF0、FF1、FF2构成时序电路的功能。要求写出驱动方程、状态方程,画出完整的状态转换图,检查电路能否自启动。图6七、(10分)已知四位二进制加法计数器74LS161的功能表见表41所示,用74LS161设计一个39进制计数器。八、(12分)用JK触发器设计一个可控进制计数器,要求满足如

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论