浙江7月高等教育自学考试数字电路试题及答案解析_第1页
浙江7月高等教育自学考试数字电路试题及答案解析_第2页
浙江7月高等教育自学考试数字电路试题及答案解析_第3页
浙江7月高等教育自学考试数字电路试题及答案解析_第4页
浙江7月高等教育自学考试数字电路试题及答案解析_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精品自学考试资料推荐7浙江省2018年7月高等教育自学考试数字电路试题课程代码:02344、填空题(每小题2分,共20分)1.设A为权值高位,求函数 ABAD BC的最小项表达式为(用标号法)刀m(2. 数据分配器就是带选通控制端的3. 写出图示TTL电路的逻辑表达式Y=4.电路如图所示,当状态赋值时采用负逻辑时, 则AB变量在00、01、10、11取值时,函数 F 的状态分别依次为5. 已知全加器的输入变量为A、B C,则全加器三变量之和6. 从电路演变过程上考虑,提出7. 欲使JK触发器的状态保持不变,8. 四位触发器构成的扭环计数器,S=(AO B) oD、T、JK触发器的理由是为了克服

2、RS触发器出现。可以使控制端J=K=0,也可使o已知它的现态为0010,次态为0101,则在移位命令的作用下,紧跟着的再下一个次态为 o9. 现若用三个JK触发器0 0 0 10 2构成二进制同步加法计数器 (0 2是高位),贝y J2K2的控制为O10.集成单稳触发器,分为可重触发及不可重触发两类,其中可重触发指的是在能够接收新的触发信号,重新开始暂稳态过程。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小题2分,共20分)1. (71) 8相应的余3码应为()A.01010111B.01110001C.10001010D.10100100

3、2. 如下CMOSI路能正常工作的电路是 ()期间,(Cl3. 图示电路完成的逻辑功能是 (设该电路是CMO电路)A.0B.1AfC. A B D. AB4. 对于输出“ 0”有效的2 4线译码器来说要实现,a.或门 B. 与门C.或非门 D. 与非门5. 欲用A.0101C.10016. 下面A.同步C.主从D触发器7. GAL与PAL的区别在于(A.输入采用缓冲器B.C.输出固定或阵列D.8. 设计最大长度移位寄存器型的计数器时,反馈逻辑电路是用A.与非门B.异或门C.或非门D.同门9. 多谐振荡器的振荡周期为T=tW1+tW2,其中tw 1为正脉冲宽度,应为()A.tw 1/TB.tw1

4、/tw 2C.tw 2/tw 1D.tw2/T10. 在A/D、D/A转换器中,衡量转换器的转换精度常用的参数是A.分辨率B.分辨率和转换误差C.转换误差D.参考电压三、分析题(前3小题,每题5分;后4小题,1.用图形法化简函数为最简与或式B.D.4选1数据选择器实现一位同比较的功能,B.1010D.01104种触发器中,D触发器抗干扰能力最强的是B.D.(主从JK触发器同步RS触发器)输出逻辑宏单元Y=AB AB的功能,应外加()E0DC2D3的取值应为()(OLMC)输入采用可编程与阵列)门组成的。tW2为负脉冲宽度,则占空比每题6分,共39分)F(A、B C D)= m (0、1、4、9

5、、12、13)+d (2、3、6、10、11、14)2.分析图示CMOSI电路完成的逻辑功能。 要求:(2)(3)(1)写出P点的表达式; 写出丫点的表达式; 说明电路完成的逻辑功能。3.分别画出图示输入 D情况下,D锁存器0 下,设初态均为0)1及D边沿触发器0 2的输出波形。(触发器符号附4. 分别写出图示电路的输出表达式。5.分析图示异步时序电路:(1)写出各时钟方程、激励方程,(2)列出状态转换表。(设初始状态为 0 2 0 1 0 0=000)3是最咼位)6.图示电路的CP信号频率为5KHz 74161为四位同步二进制加法计数器。设工作时先清零。 试求出输出端Fo的频率,并列出电路的

6、状态表。(074161功能表CPRDLDTP功能X0XXX清零t10XX置数t110 X保持t11X 0保持t1111计数7.分析图示电路,要求:(1)写出JK触发器的状态方程; 用X、y、0 n作变量,P和0 n+1作函数,列出真值表;(3)说明电路完成何种逻辑功能。74,PtDIT四、设计题(每小题7分,共21分)(输入允许反变量)写出F的逻辑表达式; 列出相应的真值表,卡诺图; 画出符合要求的逻辑图。1.图示电路,请改用与或非门来实现同样的逻辑功能。 要求:(2)(3)2.用74LS153四选一数据选择器实现十六选一的功能,四选一数据选择器的逻辑示意图如下图所示;且约定16选1数据选择器的数据输入端分别是Do, DD5,地址端分别是 AAAAc,输出端是3.设计如下同步时序电路,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论