CMOS数控振荡器设计_第1页
CMOS数控振荡器设计_第2页
CMOS数控振荡器设计_第3页
CMOS数控振荡器设计_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、CMOS数控振荡器设计1 引言 随着数字信号处理数字信号处理越来越广泛的应用,数字锁相环DPLL( Digital PhaseLock Loop )在现代集成电路设计中也越来越普遍,特别是在数字信号处理器DSP 和微处理器这类高性能数字电路应用中,数字锁相环更是一种必不可少的电路。与传统的模拟锁相环 ( Analog Phase-Locked Loop )相比,由于数字锁相环较少采用高阻值电阻、电容以及电感 等非线性器件,可以采用与高速数字逻辑电路相兼容的制造工艺来设计和制造,也更加容易 在数字系统中应用。一个典型的数字锁相环结构,数控数控振荡器振荡器DCO( Digital-Controll

2、edOscillator )是其中最关键和核心的部分。数控振荡器DCO输出了可变频率的振荡波形,决定了整个锁相环的噪声性能和功耗。数字时间转换器( Time - to - DigitalConverter)输出了参考时钟和反馈来的输出时钟之间的相位差, 一个数字环形滤波器 (Digital LoopFilter ) 代替了模拟环形滤波器来控制DCO由与参考时钟的相位差来控制DCO输出或高或低的振荡频率,输出振荡信号由负反馈送到数字时间转换器,使相位差减小,最终让输出信号频率与 参考时钟频率一致,即达到相位锁定。整个DCO因此不再需要含有电容或电感,同时也减少漏电流和电源噪音的问题。图1 数字锁

3、相环的基本结构2 电路结构和原理数控振荡器有多种实现结构,本文设计了一种完全采用静态CMOSCMC逻辑电路的 DCO结构,该DCO基于由CMOS反相器构成的环形振荡器,其电路结构。图2 电路结构图,每一级环形振荡器均是5个CMO阪相器串联,并构成闭环负反馈回路,每个反相器的输出也与下一级环形振荡器对应的反相器输出相连。根据巴克豪森准则:振荡器要产生振 荡, 那么环路增益必须大于等于一且总相移有 360° 。因此环路中进行反相的次数必须是 奇数,三个以上的奇数个 CMOS反相器串联闭环回路,在一个微小的激励下都能够产生振荡。 单级环形振荡器的振荡频率由反相器个数和其本征延迟决定,用n 表

4、示反相器个数, tr 表示反相器上升沿延迟, tf 表示反相器下降沿延迟,频率可以用下式表示为:反相器下降延迟 t f 和上升延迟 t r 根据下列公式定义,式中Rn、Rp 分别为图 2(b)中反相器PMO管M0 M1和NMOSt M2 M3的等效电阻,Cout为反相器输出电容。设置电路中所有 MOSFE的沟道长度都为 90nm工艺设计规范的默认值 0.1 μ m因为 在常温下N沟道中的电子迁移率大约是P沟道中的空穴迁移率的 23倍,因此设置PMOSt的宽度Wp是NMOSt宽度Wn的2倍,使反相器中NMOSt和PMOSt的等效电阻近似相等, 即Rn=Rp也就使tr=tf 。下降延迟 t

5、r 和上升延迟 t f 相等可以让环形振荡器产生对称性比较好的波形,提高振 荡器的抗噪声性能。1 引言随着数字信号处理越来越广泛的应用,数字锁相环DPLL(Digital Phase Lock Loop)Analog在现代集成电路设计中也越来越普遍, 特别是在数字信号处理器 DSP 和微处理器这类高性能 数字电路应用中,数字锁相环更是一种必不可少的电路。与传统的模拟锁相环(Phase-Locked Loop)相比,由于数字锁相环较少采用高阻值电阻、电容以及电感等非线性器 件,可以采用与高速数字逻辑电路相兼容的制造工艺来设计和制造,也更加容易在数字系统 中应用。一个典型的数字锁相环结构,数控振荡

6、器DCO( Digital-ControlledOscillator )是其中最关键和核心的部分。数控振荡器DCO输出了可变频率的振荡波形,决定了整个锁相环的 噪声性能和功耗。数字时间转换器( Time - to - DigitalConverter)输出了参考时钟和反馈来的输出时钟之间的相位差,一个数字环形滤波器( Digital LoopFilter )代替了模拟环 形滤波器来控制 DCO由与参考时钟的相位差来控制DCO输出或高或低的振荡频率,输出振荡信号由负反馈送到数字时间转换器,使相位差减小,最终让输出信号频率与参考时钟频率 一致,即达到相位锁定。整个 DCO因此不再需要含有电容或电感

7、,同时也减少漏电流和电源 噪音的问题。图1 数字锁相环的基本结构2 电路结构和原理数控振荡器有多种实现结构, 本文设计了一种完全采用静态 CMOS逻辑电路的DCO吉构, 该DCO基于由CMOS反相器构成的环形振荡器,其电路结构。图2 电路结构图,每一级环形振荡器均是 5个CMO阪相器串联,并构成闭环负反馈回路,每个反相器 的输出也与下一级环形振荡器对应的反相器输出相连。根据巴克豪森准则:振荡器要产生振 荡, 那么环路增益必须大于等于一且总相移有 360° 。因此环路中进行反相的次数必须是 奇数,三个以上的奇数个 CMOS反相器串联闭环回路,在一个微小的激励下都能够产生振荡。 单级环形振

8、荡器的振荡频率由反相器个数和其本征延迟决定,用n 表示反相器个数, tr 表示反相器上升沿延迟, tf 表示反相器下降沿延迟,频率可以用下式表示为:反相器下降延迟 t f 和上升延迟 t r 根据下列公式定义,式中 Rn、 Rp 分别为图 2(b) 中反相器PMO管M0 M1和NMOSt M2 M3的等效电阻,Cout为反相器输出电容。设置电路中所有 MOSFE的沟道长度都为 90nm工艺设计规范的默认值 0.1 μ 因为 在常温下N沟道中的电子迁移率大约是 P沟道中的空穴迁移率的 23倍,因此设置PMOSt 的宽度Wp是NMOSt宽度Wn的2倍,使反相器中NMOSt和PMOSt的等效电

9、阻近似相等, 即Rn=Rp也就使tr=tf 。下降延迟 t r 和上升延迟 t f 相等可以让环形振荡器产生对称性比较好的波形,提高振 荡器的抗噪声性能。每一级的5个CMOS反相器由一个高电平有效的输入信号控制,同时打开或者关闭,让 DCO中的环形振荡器逐级打开或者逐级关闭。当打开的环形振荡器级数越多,电路中的振荡 电流越强,电路输出的振荡频率就越快。反之,当打开的环形振荡器级数越少,电路中的振 荡电流减弱,但因为整个DCO中的环形振荡器总级数是一定的,因此整个DCO中的等效电容并没有减少,所以输出的振荡频率就会下降。因此,该数控振荡器是通过控制打开的环形振 荡器级数,数字化地控制振荡频率,在

10、DPLL中需要一个前置的数字环形滤波器提供输入信号, 控制各级振荡器的打开或关闭。当所有环形振荡器都打开时, 无论该DCO中总共有多少级环形振荡器, DCO输出的振荡 波形的最大频率 fmax 都为式(1 )表示的单个环形振荡器振荡频率。 输出的最小频率 fmin 也 就是当只有一级环形振荡器打开时的 DCO输出频率。由此分析,DCO的增益可以如下式表示,式中 N 为电路中总的环形振荡器级数:由上述分析可见,当该DCO中具有的总的环形振荡器级数越多, 可以输出的fmin越小, KDCO也越小,也就是每一级环形振荡器开关所控制的频率增减也越小,振荡器线性度也就越好。3 仿真结果本文基于 STMi

11、croelectro nics的90nm CMOS昆合信号工艺,采用 Cade nee Virtuoso 设计软件,使用 Analog Environment 中的 Spectre 仿真器进行仿真。由于电路完全与数字集 成电路工艺兼容,因此也可以采用诸如硬件描述语言来设计电路。由32级环形振荡器构成的数控振荡器DCO在Cade nee Virtuoso中的仿真电路,在本文的仿真中,是使用直流电压作为控制DCO各级环形振荡器打开或者关闭的输入信号。图3 32级的DCC结构仿真电路图电路中电源电压 VDD=1.2V所有MOSFET均采用9 0 n m工艺库中的标准电压晶体管S VT(Standar

12、d Vol tage Tr ansi st or),其阈值电压为 Vthn=0.3V ,|Vthp|=0.3V 。当 32级环形振荡器逐级打开,数控振荡器输出波形的振荡频率也逐级上升,整个数控振荡器的频 率调节范围。图4 DCO输出频率调节曲线当32级DCO中的18级环形振荡器打开的时候,DCO的相位噪声。相位噪声由Spectre仿真器的 pss 分析和 pnoi se 分析测得。图5打开18级时的DCO相位噪声该 32 级数控振荡器的相位噪声和功耗如表 1 所示,随着环形振荡器逐级打开,相位噪 声和功耗都明显上升,这是获得高频率输出波形所付出的性能代价。先测得单个反相器的平 均电流,测得各个

13、打开的反相器平均电流均约为14 μ A,由下式可以得到电路的总功耗,式中 N 为打开的环形振荡器级数。为了研究环形振荡器级数对频率调节范围的影响,将数控振荡器的级数减少至18 级或12 级,再分别测试其频率调节范围。 三种不同级数数控振荡器调节范围的对比,不同级数的数控振荡器fmax相等,但fmin随着数控振荡器的总级数增加而减小,且 KDCO也变小,调 节线性度更好。图 6 不同级数数控振荡器的频率调节范围表 1 数控振荡器不同级打开时的相位噪声和功耗进一步测试器件尺寸对数控振荡器性能的影响, 当器件宽度 Wn 和 Wp 增加, 反相器中的 平均电流增加,可以输出更高的频率并减小电路中器件噪声导致的相位噪声,这对高性能电 路是有意义的,但电路功耗也随之增加。 对于18级数控振荡器,保持电路中全部 MOSFET的 沟道长度不变,同时增大图2 (b)中的NMOS管M2 M3的Wn和PMOS管M0 M1的Wp至原尺寸的 1.5 倍后测得的频率调节范围,全部环形振荡器共 18 级打开后的 DCO 功耗 及相位 噪声如表 2 所示。表2 器件尺寸不同时测得的功耗及相位噪声图7 器件尺寸不同时测得的频率调节范围对比

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论