网络教育毕业设计(论文)数字式电机转速检测系统_第1页
网络教育毕业设计(论文)数字式电机转速检测系统_第2页
网络教育毕业设计(论文)数字式电机转速检测系统_第3页
网络教育毕业设计(论文)数字式电机转速检测系统_第4页
网络教育毕业设计(论文)数字式电机转速检测系统_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电子科技大学毕业设计(论文) 数字式电机转速检测系统毕业设计(论文)进度计划表日 期工 作 内 容执 行 情 况指导教师签 字教师对进度计划实施情况总评 签名 年 月 日 本表作评定学生平时成绩的依据之一。摘要该设计是为了实现以数字方式显示电机旋转的转速从而达到监测电机运行状况的目的。它是利用光电开关管做电机转速的拾取元件,通过计数电路进行有效的计数,再用锁存电路对上一次计数过程的数据进行锁存,在这期间用时钟电路进行电路的锁存和清零,只有锁存以后才能对计数器进行清零,最后通过译码器显示电路将速度结果显示出来。关键词:计数器 锁存器 译码器 整形电路 时钟电路 单稳态目录第一章 概论.1第一节

2、设计思路.1第二节 原理框图.2第二章 设计及原理分析.2第一节 信号拾取与整形.3第二节 计数电路.3第三节 锁存电路.4第四节 译码电路.4第五节 时钟电路及波形设计.5第三章 制作和调试5第四章 电路设计优缺点分析.6第五章 总结.6致谢语.7参考文献7第一章 概论第一节 设计思路各种电机在现代工业上得到广泛应用,为了能够方便对电机进行控制,监视,调速,有必要对电机的转速进行测量,从而提高自动化程度。1.本检测系统的设计思路具体如下:(1.)利用光电开关管做电机的转速信号拾取元件,在电机的转轴上安装一个带孔的圆盘,小孔两侧分别安装一对光发射和接收开关,圆盘转动一圈,光电开关管导通一次,利

3、用该信号作为脉冲计数信号。(2.)计数脉冲通过计数电路进行有效的计数,按照设计要求每一秒钟对计数器清零一次,因为电路实行秒更新,所以计数器到译码电路之间有锁存电路。在计数器进行计数的过程中对上一次的数据进行锁存显示,这样不仅解决了数码显示的逻辑混乱,而且避免了数码管闪烁问题。(3.)对于脉冲计数,有测周和测频的方式。测周电路的测量精度主要受电路系统的脉冲产生电路的影响,对于低频信号,其精度较高。测频电路对正负一的信号差比较敏感,对于低频信号的测量误差较大。但是本电路仍然采用测频方式,原因是本电路对马达电机转速精度要求较低,且本电路还有可以升级为频率计使用,而测频方式对高频的精度要求很高。(4.

4、)显示电路采用静态显示方法,由于静态显示易于制作和调试,原理也较简单,所需元件易于购买。(5.)电路时钟是整个电路的关键,它是整个电路有效工作的核心,负责电路的锁存和清零。另外大多数的译码器都具有锁存功能,但是它的锁存方式基本上都是电平触发,若设计成电平触发的话会增加电路的复杂度,所以不采用。第二节 原理框图2.原理框图,如下图:(原理框图)第二章 设计及原理分析第一节 信号拾取与整形1.信号拾取与整形如下图: (信号拾取与整形图)其电路核心由一个光电开关管组成,平时电机转轮静止,发光二极管所发出来的光被轮子挡住,所以接收管处于截止状态1端为高电平。当电机转动一圈,会使接收管导通一次,1端输出

5、一个低电平。实际电机工作状态中,会受到各方面的干扰,波形会存在许多杂波成分,需要对波形进行处理,处理成符合计数器所需要的矩形波。波形处理电路有一个施密特触发器(u13a)组成,如上图所示。当输入电压逐步升高时,致使vi施密特上vt+,内部触发器发生翻转。当vi逐步下降时,致使vi电路再次发生翻转,通常vt+vt-.所以只要vi电路就能稳定在低电平,vivt+电路就稳定在高电平,这样就有效的防止杂波的干扰,并使得输出得到矩形脉冲,符合下级计数的需求。典型的施密特电路波形如下图(施密特电路波形图)本施密特触发器选用40106,管脚如下,可以看出内部含有六路同样的施密特触发器,我们只使用其中一组,如

6、下图所示:(施密特触发器40106)第二节 计数电路2.计数电路本电路采用四个同步计数器接成串行工作方式,经查数字电路产品资料后,准备采用cd4518,管脚如下图。该ic为一同步加数器,在一个封装中含有两个可互换二/十进制计数器,其功能引脚分别是(1)(7),和(9)(15)管脚该计数器是单路系列脉冲输入(1或2脚;9或10脚),4路bcd码输出(36脚,1114脚)。(计数器4518)从4518应用手册给出的真值表看出,cd4518有两个时钟输入端cp和en(enable a或b),若用时钟上升沿触发,信号从cp端输入,此时en端接高电平1,若用时钟下降沿触发,信号en端输入,此时cp端应接

7、低电平0,不仅如此,清零端(reset)也应该保持低电平0,只有满足了这些条件,电路才会处于计数状态。如图所示:(4518真值表)我们还从真值表里可以得出,利用en端下降沿触发的特点组成n位十进制计数器。从波形分析,当输入端的计数脉冲到第10个时,电路自动复位0000状态,因为4518没有进位功能的引脚,所以应该充分利用第6或14脚输出脉冲的下降沿,利用该脉冲和en端相连,就可以实现电路进位的功能,根据分析结果,电路设计如下:另外从4518波形参数表可以查其reset端所需要的清零电平宽度在vdd=5v时应该大于250ns,即清零信号宽度应至少大于250ns才能有效的将计数器清零,从测量的准确

8、度要求来看,250ns周期的频率f=1/=1/250=4m,远远大于我们所测量的频率最高值10kh,所以我们至少可以将其运用于小于m级别频率的测量。现在可以得出结果清零信号宽度应大于250ns,以此作为时钟设计电路的参考数据。第三节 锁存电路3.锁存电路锁存器就是把当前的状态锁起来,使cpu送出的数据在接口电路的输出端保持一段时间锁存后状态不再发生变化,直到解除锁定。锁存集成电路有电平和边沿触发之分,设计时需要充分考虑。内部构造一般采用d触发器形式,使用电平或则脉冲方式触发。从前面的分析看,本次设计的锁存电路必须采用边沿触发方式的集成电路实现。假如采用电平方式的,在秒脉冲的正半周(即高电平)会

9、使锁存器一直处于导通状态,不能正常显示测试值。因此采用边沿触发就可以在极短的时间内将所需要的数据进行传送,而在其他时间内则处于封闭状态。查阅数据集成资料会发现8d锁存器74ls324正适合要求,这款集成一般在计算机电路中使用,而且容易购买。此集成为20脚封装,内部有8个d锁存器,采用两个这样的集成便可以实现4位十进制的数据传送,它以上升沿作为cp端(即clk)的有效触发,将8个d输入同时打到q端,在输出端加有三态驱动。其内部构造如下所示:(8d锁存器74ls324) (单个触发器)从集成电路参数和真值表可以知道,在其1脚使能端加上低电平才能有效的使输出端得到所需的数据,其他状态不传输数据,也可

10、从上图分析出此1脚是控制三态门的,相当于电路的通断开关,只有接低电平,电路才能正常工作。(74ls324真值表)由上图可知在满足了oe端低电平的条件下,只有在cp端的上升沿到来时才能使q端有效翻转,达到我们预期设计所需要的边沿触发的要求但从时钟的角度出发,对374的边沿特性依然有要求,因为电路要求对锁存器进行锁存以后才能将计数器清零,否则在锁存未稳定前就将计数器清零必然会造成显示的错误,我们从374应用手册中给出的数据中可知,在cp端的上升沿到来时,从q端输出延时有1528ns,其数据如下:时隙极限(ns)测试环境minmaxmaxtplh1528cl=45pftplh1928rl=667 因

11、此从cp端的上升沿到达超过1.3v电压时,可以使q端翻转,而且能够在至少28ns内完成触发器翻转任务,只要在此时间内计数器不清零就可以使电路正常工作,时钟设计时就可以此为依据。第四节 译码显示电路4.译码显示电路市场上比较多见数码显示器件是led数码管,它有亮度高,价格低等特点。所以非常适合本电路制作,数码管的外形尺寸和内部构造如下所示:(led数码管)(led数码管内部结构)主要参数如下:1.6v4.2v,功耗400mw;工作电流10ma。分为共阴极和共阳极两种。本电路选用共阴极方式,其引脚按顶视图的1脚开始,顺时针读数。3脚和8脚为公共引脚,其中5脚为小数点,在本电路中不做连接。引脚分别如

12、下所示:(led引脚图)数码管与配套的驱动集成器件一起工作,通常称作bcd-7段译码器。查阅译码集成,发现有很多都能与led管很好的协调工作,最后确定为cd4543,它是一种中功率器件,在额定5v电压下输出4.5v最大电压,输出电流达到1ma左右,本电路根据要求共需要4块cd4543。管脚排列如下:(cd4543)集成从25脚依次输入二进制bcd码的高位到低位,(9)脚15脚输出点燃数码管所需要的二进制电压,(1)端为锁存控制,(7)端位消隐端,(6)端为l6cd用。同时,从原先的设计思路出发,(1)脚锁存端不使用,再结合其真值表,(1)脚需接高电平,而(6)、(7)均需接底电平,满足此要求才

13、能正常工作。译码器和数码管工作的方式一般有动态扫描和静态的效果,通常只用两块集成就可以完成译码和显示的工作。而静态工作状态中,数码管持续点燃,在特定时间的更新显示,所以显示无视觉闪烁,而且电路调试简单,本电路考虑到前级74ls324已经锁定数据,因此配合静态工作能很好完成显示的工作,所以本电路选用静态连接。根据管脚分布和译码参数及管脚分布。电路设计如下:第五节 时钟电路及波形设计5.时钟电路及波形设计根据以上各电路功能模块的需要,时钟电路总共需要产生两路输出信号,一路是频率为1秒的标准矩形脉冲,利用其上沿对锁存器进行锁存,另一路是计数器的清零脉冲,要求脉冲宽度250ns才可以有效得将计数器清零

14、,频率仍然是1秒。而且在锁存以后才可以对计数器进行清零,考虑到锁存在25ns之内完成工作,所以只要电路调试得当,无须再加延时电路,而且从上面设计的方框图可知,矩形脉冲经过一个单隐态电路以后才产生清零脉冲,单隐态集成也存在不可人为的延时存在,所以电路可以正常的工作。各部分设计如下:(1)时钟产生电路 时钟产生方式很多,可以由各种门电路,环谐振电路,也可以由触发器、555集成构成,谐振可以是电容,晶体。为了调试方便,综合条件,采用cmos集成加晶振,晶振采用平常较为多见的时钟晶振,谐振频率为32.786k。查阅数据集成资料,发现cd4046符合各方面的要求,它内部含有14级的二进制串行计数器,可以

15、进行214分频,32.768k谐振频率经过内部14级计数器214=16372分频后可以得到2hz的精确频率。现在所需要的1秒的时钟,因此2hz的脉冲需要在经过一个二分频电路就可以输出准确1秒脉冲。其电路接线如下图所示:(cd4060接线图)上图便是cd4060的应用接线图,(11)和(10)脚内部电路和外围组成典型的石英晶体门震荡电路,产生32.678khz的频率信号进入14级计数器后,在3脚输出2hz的频率方波。c1和c2做频率微调,输出频率主要取决于石英晶体。对于2hz的方波仍然无法让电路正常工作,需要进行2分钟频才能产生1秒的时钟,因此本电路设计一个jk触发器进行2分频,分频后的方波可以

16、直接用来控制锁存电路工作。本电路采用cd4027作为2分频的器件,其管脚分布为:(cd4027)从上图可知,内部含有两套相同的jk触发器,(1)和(2)为输出端,(3)脚为前级时钟输入,(4)和(7)脚分别是更新和复位脚,本电路将其接低电平,(5)和(6)脚为jk端,需接高电平。从(1)脚输出的信号即是所需的1hz方波。(2)单稳态设计 从4027第(3)脚输出的方法仍然无法进行正常清零的工作,此脚需要接一单稳态处理后才能进行清零。从前面的设计需求出发,单稳态电路输出的波形宽度至少要达到252ns才能正常清零。查询有关集成库发现cd4528是一种双可重触发单稳态器件,它的管脚如下:(cd452

17、8管脚图)其真值表如下所示:cd4528里同样有两组单稳电路,(1)和(2)是微分定时输入,(3)脚是使能端,(4)和(5)组成与门电路,(5)脚与(4)脚反相,因为此电路只需要一直脚端输入端,我们使用(4)脚同相端输入,将(5)脚接高电平即可。(6)和(7)是输出端。根据真值表,需要将第(3)脚即clear脚接高电平,电路接如下所示:(单稳态电路)上图r3和c3组成微分定时,单稳态输出波形宽度为=0.2*r3*c3(vdd-vss),本电路由10k和0.01uf组成,输出tw宽度为25us(标准值),远远满足计数器所需要的250ns的时间宽度。2hz信号从(4)脚输入,250ns方波从第6脚

18、输入出至计数器清零端。 第三章 制作和调试1根据设计所需,列主要器件清单: 器件名称 用处及规格 数量 ic cd40106 整形 1 ic cd4581 计数 2 ic 74ls374 锁存 2ic cd4543 译码 4ic cd4060 时钟产生 1ic cd4027 2分频 1ic cd4528 单稳态 1光电开关管 1晶振 32.768k 1led数码管 4除此外电容电阻若干,供电电源等未列入清单。2利用protel制图并采取手动布线。严格按所电路设计实施制作,力求一次成功。但在制作调试过程中仍遇到很大的困难。调试过程记录如下:(a)数码显示错误测量电压发现数码段显示错误,比如目标显

19、示5,而实际显示3,分别测量数码管的f端和b端,发现管脚在制作印刷电路板f脚和b脚换位,以至产生此错误,互换后正常。(b)时钟电路的调试借助于频率计对cd4060进行测量,为不影响震荡工作,应该选择适当的引脚进行测量,最后选择在7端或者5端进行测量(7端标准频率为2048hz,5端为1024hz)。微调可变电容c2,使7脚(或5脚)输出接近2048hz(或1024hz)。(c)数码显示高低位数错误这是在设计初期没有考虑到的问题,protel布线后出来应该是反面铺铜板的线路,在制作时就非常注意这个问题。但是在数码管排列成一字型后,没有考虑到高位在左边,低位在右边的问题,所以造成观察数据的时候要倒

20、着看。若直接改变译码器到数码管之间的引线,势必会造成大面积改线,于是从计数器入手,将计数器的引线重新布线。信号计数脉冲从原先的高位引入,其他依次向下推,更改后显示正常。(d)电源接通后一数码管无发正常显示,由于只有一只数码有问题,所以排除ic有问题,管检查发现由于数码管其一脚电源线漏接,重新连接后一切恢复正常。(f)无法更新显示。在脉冲的上升沿到来时,锁存器没有被触发,因此无法传送数据。检查cd4027(1)脚电压,发现没有秒脉冲,也就是说没有高电平的上升沿,所以锁存器也就无法得到脉冲触发。再测量cd4060(3)脚电压,发现电压在0.5v到4.6v之间来回抖动,频率在0.5秒左右,说明时钟产

21、生电路完全正常。问题出在cd4027上面,仔细检查其电路接线情况,发现第4脚的接线在腐蚀时被截断,也就是该线路断路,重新接好后恢复正常。第四章 电路设计的优缺点分析本电路具有测量精度高,调试制作简单等特点,但还存在许多不足之处有待改进:1.本电路总共使用12块集成,所以存在很大的冗余度,部分集成内部只用了1/6,造成浪费。如显示电路可以采用动态显示的方法,采用一体化的集成即译码锁存计数为一体的集成。2.转速的测量单位为秒,因此就提供转速测量的功能来讲并不是最佳结果,应该是以分为单位。3.现在测量方法实现的原理是以计数测频率,若以测周的方法(即测量一转的周期),然后再进行数位转换便可以测量每分钟转速的功能。4.计算。频率f=n/t,假定定时为1秒。时间基准脉冲周期为100us,t=1000+t,f=n/(1000+t)。误差f/f=n/(1000+t)-n

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论