微机原理及应用ch5-综合训练-stu_第1页
微机原理及应用ch5-综合训练-stu_第2页
微机原理及应用ch5-综合训练-stu_第3页
微机原理及应用ch5-综合训练-stu_第4页
微机原理及应用ch5-综合训练-stu_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第五章存储器系统综合训练西南石油大学计算机科学学院 教师郑津乳半导体存储器芯片的结构存储体数据寄存读写电路地址译码地址寄存AB2#控制电路TTTOEWECS 存储体存储器芯片的主要部分,用来存储信息 地址译码电路根据输入的地址编码来选中芯片内某个特定 的存储单元 片选和it写控制逻辑选中存储芯片,控制读写操作#列存储芯片与CPU的连接位扩展方式当芯片的单元数和主存相同,而位数不足时,就要对 位数进行扩展,称为位扩展。位扩展法的要点: “位的并联”:各芯片的数据线与CPU数据线的各对 应位拼接。各芯片的片选线应连在一起,合用一个片选信号。82.字扩展方式当芯片字长与主存相同,而单元数不足时,就需

2、要用几片 存储器芯片组成组成容量较大的存储器,称为字扩展。字扩展法的要点:A芯片的地址线:通常全部与系统的低位地址总线相连, 寻址时,这部分地址的译码是在存储芯片内完成的,称 为“片内译码A芯片的片选端:与系统总线的高位地址线相连,这种扩 充简称为“地址扩充”或“字扩充”存储芯片片选端的译码小结单独二提高位地址线作为芯片的片选 特点:地址重复;3片以上时,地址空间不连续;译码电路简单全选译码片选端常有效;地址重复;地址空间连续;不需要译码电路不能再进行地址扩充 仅一块芯片的情况_线选法高位地址线全部参与片选译码 特点:地址唯一;地址空间连续;译码电路复杂11部分译码高位地址线部分参与片选译码

3、特点:地址重复;地址空间连续;译码电路相对简单。#总结:A位扩展:考虑数据线A字扩展:系统总线的高地址与片选信号连接控制信号线:最小组态:IO/M* WR* RD*最夫组态:MEMR* MEMW使用3 : 8译码器74LS138和多片8Kx8结构的 SRAM f采用全译码方式f在8088系统中设计存 储模块,占用从0开始的最低32KB地址空间f画 出连接示意图。(15分) 1、构成此存储器需用该SRAM芯片多少片?(2分) 2、给出每片芯片的地址范O(6分)14#3、画出用该SRAM芯片采用全译码方式构成此存储器的电路图。(7分)本题详见书P133 (习题5.14)如果为最大组态下,怎么改?I

4、O/MAnA IN 17O00OOE o CE oD7D OEWEOE WEOE WEOE WE8KX 8(1: 8KX 8(2: 8KX 8(3; 8KX 8(4A12A()RDWR利用4K*8的RAM芯片构成容量为16KB RAM存储器 系统,地址从30000H开始,它们与最小组态下的 8088CPU连接,采用全译码方式,请设计该电路图。-1.该系统采用什么扩充方式?(1分)设计此存储器 需要几片?(1分) 2.计算出芯片的地址范围。(2分) 3.画出8088最小组态下的连接图。其中译码器部分 占8分,其余占3分。(11分)17用存储芯片6264 ( SRAM , 8KX8位)和2732 (EPROM, 4KX8位)各两片构成容量为24KB的存储 系统,它们与最小组态下的8088CPU连接:采用全译码方式,画出存储器系统最小组态模式下的电路连接图。利用1024*4的RAM芯片和2048*8的 EPROM芯片f设计一个包含

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论