MC14550中文资料_第1页
MC14550中文资料_第2页
MC14550中文资料_第3页
MC14550中文资料_第4页
MC14550中文资料_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、.自适应差值脉冲编码(adpcm)芯片mc14550一、典型参数1、 单一供电方式:2.7v5.25v2、低功耗:5v时,150mw 功耗下降0.3mw 3v时,65mw 功耗下降0.2mw3、低噪声:有差分模拟电路。4、u律/a律压扩pcm编译码/滤波器电路5、三种速率选择(32、24、16kbit/s)、四种算法adpcm codec完全满足g721、723、726和g714的pcm性能。6、通用可编程双音频发生器。7、可编程,发送增益调整,接收增益调整与侧音增益调整。8、可直接与话简接口的低噪声,高增益的三端输入运算放大器电路。9、可直接与与扬声器接口,推挽300负载阻抗。10、可提供振

2、铃接口的推挽300的驱动电路。11、可提供降功耗方式,3v电源输入数字信号处理电路 5v电源输入模拟信号处理电路12、在接收端具有噪声突发检测算法13、有串行控制口和监控内存,可实现微计算机控制二、引脚图三、逻辑图四、管脚功能简介第1引脚(tgransmit gain):发送增量控制。由第2引脚(ti-)和第3引脚(ti+)输入的音频模拟信号经输入运放后从该端输出。该端实质上是发送滤波器的输入端。这是设定运算放大器发送增益的输出和输入到发送带通滤波器。此运算放大器能驱动2k负载到vag引脚。当ti_和ti+连到vdd时,tg运算放大器掉电,tg引脚变成高阻抗,输入到发送放大器。此引脚上的所有信

3、号以vag引脚为基准。当器件是在模拟掉电方式下时,此引脚是高阻抗。此运算放大器由vdd引脚加电。第2引脚(ti_transmit analog inverting input):模拟运算放大器反相输入端。音频模拟信号通过该端进入模拟运放。这是发送增益设定运算放大器的反相输入。增益设定电阻通常从此引脚连到tg和从此引脚到模拟信号源。ti+和ti_引脚的工模范围从10v到v。连接此引脚和ti+(引脚3)到vdd将置此放大器的输出(tg)于高阻抗状态,这样,允许tg引脚作为发送滤波器的高阻抗输入。第3引脚(ti+transmit analog input):模拟运算放大器反相输入端。该端一般与第引脚

4、相接,由第四引脚提供一个2.4v电频输入。这是发送增量益设定运算放大器的同相输入。对于输入增益设定运算放大器,此引脚调节差分到单端电路。允许输入信号以vss引脚为基准,使电频移向vag引脚,噪声最小。对于反相放大器结构,如果输入信号准备以vag引脚为基准,则此引脚可连到vag引脚。ti+和ti_引脚的共模范围是1.0v到vdd 2v。连接此脚和ti_(引脚2)到vdd将置此放大器的输出(tg)于高阻抗态,这样,允许tg引脚作为高阻抗输入到发送滤波器。第4引脚(vaganalog ground qutput):模拟对地输出端,该端能提供一个输出2.4v电压,输出给第3引脚。该端必须在和地之间接入

5、一个去耦电容,电容量在0.01uf0.1uf之间。此输出提供中电源模拟地调整到2.4v。器件内部所有模拟信号都以此引脚为基准。此引脚应用使用0.010.1uf陶瓷电容器祛耦到vss。如果音频信号处理基准为vss,则要特别小心利用以防止vss和vag引脚之间的噪生。当在模拟掉电方式下vag引脚变为高阻抗。第5引脚(roreceive analog output):接收模拟信号输出端。adpcm信号经过变换处理后的模拟音频信号从该端输出。这来自数/模变换器的接收平滑滤波器的同相输出。此输出能趋动2k负载到1.575v峰值,基准为vag引脚。此引脚可以是以vag引脚或通过br2(b7)为vext的一

6、半电压两者之一为直流基准。除了它启动作模拟信号输出外,此引脚是高阻抗。当器件是在模拟掉电方式下时,此引脚是高阻抗。第6引脚(axo_auxlliary audio power inverting output):音频信号反相输出端。该端与第7引脚一起可把音频信号平衡输出。这是辅助功率输出驱动器的反相输出。此辅助功率驱动器能差动地驱动300负载。此功率放大器从vext得电,其输出能摆动到vss和vext的0.5v以内。此引脚可以是以vag引脚或经br2(b7)的vext的一半电压两者之一为直流基准。此引脚在电下为高阻抗。除了当它为模拟信号输出而启动外,此引脚是高阻抗。第7引脚(axo+auxll

7、iary audio power output):音频信号同相输出,功能同axo_。这是辅助功率输出驱动器的同相输出。输助功率驱动器能差动地驱动300负载。此功率放大器从vext得电,其输出能摆动vss和vext的0.5以内。此引脚可以是以vag引脚或br2(b7)的vext的一半电压两者之一为直流基准。此脚在掉电下为高阻抗。除了当它为模拟信号输出而起动外,此引脚为高阻抗。第8引脚(vdspdigital signal processor power supply qutput):数字信号处理单元电压输出端。该端是指向该芯片内的数字信号处理单元电路提供稳定的输出电压。电压为。但是它不能向外不负

8、载电路供电。该引脚与地之间应接上一个去耦电容。电容值在.1uf。此引脚连到在片vdsp电压调整器的输出,供给dsp电路和adpcm编码解码器的其它数字单元的正电压。此引脚应该用0.1uf陶瓷电容祛耦到vss。此引脚不能用来对外部负载加电,当掉电以维持存储时此引脚内部连到vext。此电源输入引脚必须在2.70和5.25v之间,在内部它连到vdsp电压调整器的输入,5v调整充电泵、全部数字i/0,包括串行控制端口和adpcm串行数据端口。此引脚也连到模拟输出驱动器(p0+、p0_、axo+和axo_)此引脚应用0.1uf陶瓷电容器祛耦到vss,当器件掉电时,此引脚内部连到vdd和vdsp引脚。第1

9、0引脚(pipower amplifier input):音频功率信号放大输入端。该芯片必须与第5引脚或第6、7引脚的输出音频功率信号之间反馈接入到该端。从第11引脚输出音频功率信号。同时,该端内运放的放大增益由芯片内部的16个字节的可编程序的rambr2(b7)控制,后面还将要介绍芯片内的16个字节的ram存贮器的功能。这是到p0_放大器的同相输入,到p0_放大器的同相输入可以vag引脚或经br2(b7)的vext的一半电压两者之一为直流基准。pi和pc_引脚在反相运算放大器中的外部电阻一起作用,以设置p0+和p0_推挽功率放大器输出的增益。连接pi到vdd将引起掉电,这些放大器和p0+、p

10、0_输出将是高阻抗。第11引脚(p0_power amplifier inverting output):音频功率信号放大反相输出端。经过音频功率放大器放大后的信号反相从该端输出。同样由br2(b7)控制增益大小。这是反相功率放大器输出,用来提供反馈信号给pi引脚,以设置推挽功能放大器输出的增益。此功率放大器从vext得电。其输出能摆动到vss和vext的0.5v以内,这在设定此放大器的增益时应注意。此引脚能驱动300负载到和电源电压无关的p0+。p0+和p0_的输出是差动的(推挽的)并能驱动300负载到3.15v值。当vext使用额定5v电源时它是6.3v峰一峰值。此引脚的偏压和信号基准可以

11、是vag引脚或经br2(b7)的vext一半电压两者之一为直流基准。p0+和p0_之间必须是低阻抗负载。当器件为模拟掉电方式时,p0+和p0_之间必须是高阻抗。除了它对模拟信号输出始能时外,此引脚是高阻抗。第12引脚(p0+powwer amplifier output):音频功率信号放大同相输出端。功能同p0_。这是同相功率放大器输出,它是p0_上信号的反相变型。此功率放大器从从vext得电,其输出能摆动vss和wext的0.5v以内。此引脚能驱动300负载到p0_。此引脚可以是以vag引脚或经br2(b7)的vext的一半的两者之一为直流基准。当器件在模拟掉电方式下时,此引脚为高阻抗,关于

12、更多的信息见pi和p0_。除了当为模拟信号输出而启动外,此引脚是高阻抗。第13引脚(pdi reset power down input/reset):降功耗输入/复位输入。该端正常时应为高电平太态,当需要对该芯片进行复位重新工作时,必须送入“低电平”,由该电位的上升沿进行复位工作。在本实验系统中,有两种方式可进行复位,一种是传统方式,即硬件复位电路,另一种是软件进行复位。逻辑0加到此输入强制器件进入低功率耗方式。此引脚的上升沿引起电源恢复并强制adpcm复位状态(在标准中规定)。第14引脚(scp en control port enable input):串行控制口使能信号输入端。mc14

13、5540内部的数字信号处理单元必须要由外部cpu控制单元对其芯片内的16个字节的ram进行编程控制,才能工作,否则,该芯片不工作,但scpclk端、scp tx端和scp rx一起操作,该端是使能信号输入端。本实验中由u301(8031)cpu的p1的p1.7,p1.6,p1.5,p1.4同时控制。其时序关系见图133所示。此引脚当保持低时,为控制的变换选择串行控制端口、状态信息以及进入mc145540的adpcm编码解码器和从其输出的状太信息。对于总的16个scpclk信号周期,此引脚应保持低,适用的信息传送入mc145540 adpcm 编码解码器或从其输出。scpen 和 scplk 之

14、间的定时关系示于图133所示。第15引脚引脚(scp clkserial control port clock input):串行控制口时钟信号输入端。其主要功能同上,其时序关系见图133所示。到此器件的输入是用来控制进入scp接口或从其出来的数据的传输速率。数据在scpclk的上升沿上从scp rx进入mc145540 adpcm编码解码器。数据在scpclk的下降沿在scp tx上移出器件。scpdlk可以是04。096mhz的任何频率,当scpen变低,发生scp事务处理。注意当scpen高时(即它可以连续或能在脉冲串方式下运行)scpclk被忽略。第16引脚(scp txserial

15、contral port transmit input):串行控制口发送状态字输出端,它必须要和上面的时钟信号与使能信号一同工作,其时序关系见图133所示。scp tx用来控制输出和来自mc14554 adpcm编码解码器的状态信息。数据在scpclk的下降沿上移出scp tx,第一个是最高有效位。第17引脚(scp pxserial control rort receive input):串行控制口接处状态字输入端其功能同上,其时序关系见图133所示。scp rx用来控制输入和到mc145540 adpcm编码解码器的状态信息。数据在 scpclk的上升沿上移入器件。scp rx当scpen

16、为高或当数据正在移出scp tx时,则scp rx被忽略。第18引脚(fstframe sync, transmit):adpcm编码电路帧同步信号输入端,在这里是由十验十二中产生的8khz窄脉冲信号作为该端的帧同步信号输入到该端,其时序见图134所示。当在长帧同步或短帧同步方式中使用时,此引脚接收8khz时钟,在dt引脚处同步串行adpcm数据的输出。第19引脚(bclktframe sync, transmit):adpcm编码电路时钟信号输入端,在本实验中,时钟信号是256khz方波信号,是由本实验十二中产生的256khz时钟信号。其时序见图134所示。当在长帧同步或短帧同步方式中使用时

17、此引脚接收645120khz的任何位时钟频率。第20引脚(dtdata, transmits):adpcm编码输出端。它与fst,bclkt有着严格的相位关系的相位关系,见图134所示。此引脚由fst和bclkt控制,并且除了正在输出数据外是高阻抗。第21引脚(spcsignal processor clock):数字信号处理单元主时中输入端,该端可输入一个20.48mhz或20.736mhz时钟信号作该芯片的工作时钟在本实验中,是由晶振20.48mhz振荡产生提供给该端。此输入要求20.48或20.736mhz时钟信号用作dsp机械主时钟。器件内部分频此时钟经pcm编码解码器发生要求的256

18、khz时钟。第22引脚(vssnegative power supply):接地端。第23、24引脚(ci,ci+charge pump capacitor pins):在第23、24两引脚之间0.1uf的电容,可作降功耗用。本实验没用到,故不接任何元器件。这些是电容器连接到内部电压调整充电泵产生vdd电源电压。0.1uf电容应置于这些帧引脚之间。注意如果外部供给vdd,此电容应不在电路中。第25引脚(drdata, receive):adpcm译码信号输入端。同dt,关于波形时序时见图134所示。要被解码的adpcm数据加到此输入,工作和fsr及bclkr同步,在串行格式下进入数据。第26引

19、脚(bclkrbit clock, receive):译码电路时钟信号输入端,其内型同bclkt,波形时序见图134所示。当用于长帧同步或短帧同步方式时,此引脚接收645120khz的任何位时钟频率。为了器件的模拟信号处理功能排序。第27引脚(fsrframe sync, receive):adpcm译码电路帧同步信号输入端。其内型同fst,波信时序见图134所示。当用于长帧同步或同步方式时,此引脚接收8khz时钟,同步dr引脚处串行adpcm数据的输入。在长帧同步或短帧同步方式中,fsr能对fst异步运行。第28引脚(vddpositive power supply inpat/output):电源输入端,接+5v。这是在片电压调整充电泵的正输出和到器件模拟部分的正电源输入。和通用的电源电压有关,此引脚能作用在以下两种不同的工作方式中的一种:1、当vext由已调整5v(5%)电源供给时,vdd是输入并且

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论