数电试题讲解PPT课件_第1页
数电试题讲解PPT课件_第2页
数电试题讲解PPT课件_第3页
数电试题讲解PPT课件_第4页
数电试题讲解PPT课件_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1 数字电子技术数字电子技术试题试题 一、填空题(一、填空题(20分,每小题分,每小题5分)分) 1、数制变换:、数制变换:(11.01101)b = ( 3. 68 )h = ( 3.32 )o;(254.25)d = ( 11111110.01 )b = ( fe.4 )h。 2、256k*4存储器有(存储器有( 220 )个存储单元,至少有()个存储单元,至少有(18 )条地址线和(条地址线和( 4 )条数据线;)条数据线; 1m*8存储器有(存储器有(223 )个存)个存储单元,至少有(储单元,至少有(20 )条地址线和()条地址线和( 8 )条数据线。)条数据线。 3、梯级权电流型、

2、梯级权电流型d/a转换器,已知最小支路权电流为转换器,已知最小支路权电流为1ma,输入输入4位数据位为位数据位为d3d2d1d0=1101,测得,测得vo= 3.9v,则,则rf = ( )。 300支路电流的分配情况为支路电流的分配情况为:23(1ma), 22(1ma), 21(1ma), 20(1ma)。因为输入。因为输入4位数据为位数据为1101,所以输出总电流为所以输出总电流为13ma,又,又vo=-3.9v=-irf=-13rf,rf=3.9/13=0.3k 24、写出如图所示得逻辑函数表示式:、写出如图所示得逻辑函数表示式:y=( c+ab )。)。 a b cy0 0 010

3、0 110 1 010 1 101 0 011 0 101 1 011 1 100n沟道沟道vtvgsid0 p沟道沟道vtvgsidbc 1001 101101 00 01 11 10a3二、(二、(10分)化简分)化简)13,10,8,0()12,9,7,6,5(),(dmdcbaf1)填写卡诺图:)填写卡诺图: 2)画包围圈,得出最简与或式:)画包围圈,得出最简与或式: a bc d0 00 11 11 00 00 11 1101d1d0d0d00001110dcbbcacafbdabcacaf或3)由于存在竞争冒险,)由于存在竞争冒险,需要增加冗余项,则:需要增加冗余项,则: dcbb

4、dabcacaf为最简与或式,要求不存在竞争冒险。为最简与或式,要求不存在竞争冒险。 4三、(三、(10分)已知分)已知 ,试分别用一片试分别用一片8选选1数据选择器和数据选择器和pla(与、或阵列均可编程)(与、或阵列均可编程)实现之,画出逻辑图。实现之,画出逻辑图。)()()(),(badcabdcdbbadcbaf1)先展开变换)先展开变换f得:得: dabbcdabddcbcbaf2)采用)采用8选选1实现,先填卡诺图得出:实现,先填卡诺图得出: a bc d0 00 11 11 00 00 11 1100111111110000 000则逻辑图为:则逻辑图为: abc8选1数据选择器

5、f 1 0 d 0 0 1 1 d则:则:i0=1,i1=0,i2=d,i3=d,i4=0,i5=0,i6=1,i7=1 d c ba d c ba d c ba d c ba d c b a d c ba d c b a d c b a d cb a d c b af=abc+abcd+abcd+abc+abc53)采用)采用pla实现,先化简逻辑函数,则:实现,先化简逻辑函数,则: a bc d0 00 11 11 00 00 11 11011111111bcddcbcbaabf6四、(四、(10分)分析如图所示时序电路的逻辑功能(悬空端分)分析如图所示时序电路的逻辑功能(悬空端均为均为“

6、1”)。)。 解:解:1)这是典型的异步时序逻辑电路,首先列出激励方程:)这是典型的异步时序逻辑电路,首先列出激励方程: 110120121210122kqqjqqqqkqjkjnnnnnnn2)列写状态转换表:)列写状态转换表: 7nnnqqq012000111222cpkjcpkjcpkj101112nnnqqq0 0 01 1 - 0 0 1 1 0 0 10 0 11 1 - 1 1 1 1 0 1 00 1 01 1 - 0 0 1 1 0 1 10 1 11 1 1 1 1 1 1 0 01 0 01 1 - 0 1 1 1 1 0 11 0 11 1 - 1 1 1 1 1 1

7、01 1 01 1 0 1 0 1 0 0 01 1 11 1 1 1 0 1 0 0 0110120121210122kqqjqqqqkqjkjnnnnnnn83)画出状态转换图:)画出状态转换图: 111000001010011100101110这是可以自启动的异步七进制计数器。这是可以自启动的异步七进制计数器。 五、(五、(10分)分析如图所示电路,简述电路组成及工作原理。分)分析如图所示电路,简述电路组成及工作原理。若要求扬声器在开关若要求扬声器在开关s按下后,以按下后,以1.2khz的频率持续响的频率持续响10ms,试,试确定图中确定图中r1、r2的阻值。的阻值。9解:解:1)左边)

8、左边555为单稳态触发器,由为单稳态触发器,由s开关控制,开关控制,s开路时输开路时输出低电平,出低电平,s闭合输出一个正脉冲,宽度由闭合输出一个正脉冲,宽度由r1c1的取值决定;的取值决定;右边右边555构成多谐振荡,工作与否受控于单稳态触发器,振荡构成多谐振荡,工作与否受控于单稳态触发器,振荡频率取决于频率取决于r2、r3、c2的取值。的取值。 2)求)求r1:t1 1.1r1c1 = 10ms r1 10/(1.1*0.01) 910(k)3)求)求r2:t2 0.7(r2+2r3)c2 r2 = t2/(0.7c2) 2r3 = 1/(0.7f2c2) 2r3 = 1/(0.7*1.2

9、*103*0.22*10-6) 2*2.4*103 600() 六、(六、(10分)试分别画出采用十进制计数器分)试分别画出采用十进制计数器74ls160(异步(异步清清0)和十进制计数器)和十进制计数器74ls162(同步清(同步清0)实现)实现12进制的计进制的计数器的原理图(清数器的原理图(清0法)。法)。 10解:解:1)用两片)用两片74ls160实现实现12进制计数器的原理图:进制计数器的原理图: 2)用两片)用两片74ls162实现实现12进制计数器的原理图:进制计数器的原理图: 11七、(七、(15分)试用与非门及正边分)试用与非门及正边沿沿jk触发器设计一个同步时序触发器设计

10、一个同步时序电路,具有如图所示的状态转换电路,具有如图所示的状态转换的逻辑功能,要求电路最简。的逻辑功能,要求电路最简。00110/01/00/11/01/10/00/01/1011012解:解:1、根据状态转换图画次态卡诺图、根据状态转换图画次态卡诺图 00/0 11/0 11/1 00/001/001/010/1 10/1xq2q100 01 11 10012、画分解卡诺图、画分解卡诺图 0 1 1 0 0 0 1 1xq2q100 01 11 1001q2n+1=xq1q2n+q1q2n+xq2n= xq1q2n+xq1q2n 0 1 1 0 1 1 0 0xq2q100 01 11 1001 0 0 1 0 0 0 1 1xq2q100 01 11 1001y=q2q1+xq2q1n+1=xq2q1n+q2q1n+xq1n= xq2q1n+xq2q1n133)将所得状态方程与)将所得状态方程与jkjk触发器的特性方程比较求触发器的特性方程比较求出驱动方程、输出方程,并变换为与非出驱动方程、输出方程,并变换为与非-与非形式:与非形式: k2=xq1j2= xq1j1=xq2k1=xq2y= q1q2xq2j2k2q2q2q1q1j1k1y14八、(八、(15分)

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论