用译码器设计组合逻辑电路(预习)_第1页
用译码器设计组合逻辑电路(预习)_第2页
用译码器设计组合逻辑电路(预习)_第3页
用译码器设计组合逻辑电路(预习)_第4页
用译码器设计组合逻辑电路(预习)_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、用译码器设计组合逻辑电路ffl 74LS13 8设计一位全加器卢家凰2015. 05用译码器、数据选择器设计组合 逻辑电路的关键:掌握要使用的集成芯片的特性,即:输入 与输出之间的关系,灵活运用到实际的电 路设计中去。两种设计组合逻辑电路的流程:SSIMSI用译码器设计组合逻辑电路设计步骤与方法:进行逻辑抽象,列真值表;写出逻辑函数式;确定译码器器件(N位二进制译码器在输出端给出N变量的全部最小项);将逻辑函数式化为最小项和的形式,并用译码器产生这些最小项,然后利用或门(或者与非 门)将最小项相加,即可得到所设计的逻辑函 数;画出逻辑电路图;画出芯片连线图。74LS138 芯片3-8线译码器/

2、多路分配器74LS138芯片实物图:74LS138芯片引脚图:A1丿16B215C314瓯匚413STb512STa611耳匚710GND匚89 Y1 Y2 y; y; Y5yVcc74LS138芯片的功能表:输入使能选择页页STaC B AH X XXXXX H XXXXXXLXXXL L HL L LL L HL L HL L HL H LL L HL H HL L HH L LL L HH L HL L HH H LL L HH H HHHH LHHHHHHHVM H H H H注:功能表中“X”符号表示任意状态。设计举例:用74LS138设计一位全加器1、设计要求(实际问题)设计用74

3、LS138和适当的门电路芯片(74LS20)设计一位全加器。十进制加法(竖式计算):二进制加法(竖式计算):第i+1位 第i位第位a19 8»+24s 4 0 2a 110b +0001s 1118、b为两个加数,s为结果,c为进位。贾=兔+乞+为第i-1位向第i位的进位,q为第i他2向第F+1付的讲付)732、写逻辑真值表:aibicSiCt0 0 00 00 0 11 00 101 0Oil0 110 01 01J10 11100 11 1 11 13、写逻辑表达式:Si =石瓦 c1 + atbc + atbc + 兔也“ Q =往山匹+ © 瓦 + atbc + a 曲 q_i4、逻辑转换:将表达式转换为最小项和的形式:Si =7 + © 久耐 + 兔久 Ci_i=+ m2 + m4 + m7=+ mJ +c: = 尿 c$_i +(1山匹匚_1 + a:久=m3 + m5 + m6 + m7 + rn5画出逻辑图:74LS20Dbt100VCC5V 6、画出芯片连线图:逻辑开关AVCC -BYO(cY1Y2VQ匕丄-G2A!Y4G2BY5Y6GNDY7874LS138D1?34§&71A VCC IB 2D NC 2C 1C NCIID 2B 1Y 2AGND

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论