版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、1 八路电子抢答器的设计1. 设计目的通过课题设计一个八路电子抢答器, 运用所学数字电子电路的知识进行理论设计、安装调试、后期制作、分析总结等环节,以提高在电子技术方面的实践技能和科学作风,学习掌握工程设计的方法和组织实践的基本技能。2. 设计指标及要求2.1 设计一个可供 8 名选手参加比赛的8 路数字显示抢答器。他们的编号分别为“ 1” “2” “3” “4”各用一个抢答按钮,编号与参赛者的号码一一对应,此外还有一个按钮给主持人用来清零。2.2 抢答器具有数据锁存功能,并将锁存的数据用led数码管显示出来。在主持人将系统清零后, 若有参赛者按动按钮, 数码管立即显示出最先动作的选手的编号,
2、(也可同时用蜂鸣器发出间歇声响,并保持到主持人清零以后。2.3 抢答器对抢答选手动作的先后有很强的分辨能力,即使他们的动作仅相差几毫秒,也能分辨出抢答者的先后来。即不显示后动作的选手编号。2.4 主持人有控制开关,可以手动清零复位2 3. 总体框图设计图 1.1 设计原理方框图设计原理框图如图1.1 所示,锁存器输入信号均为同一电平时,控制电路输入控制信号使锁存器打开, 这时锁存器输入端的电平送往相应的输出端,当有一输入端电平发生跳变时, 其对应输出端电平也随着变, 此变化的输出电平送入控制电路,控制电路产生使锁存器锁存的控制信号,锁存一旦进入锁存工作状态,无论哪个输入端电平发生变化,各输出端
3、电平均保持不变, 与其他输出端电平不同的呢个输出端的电平经编码器后送入数码显示译码器,控制驱动器驱动七段数码管进行数码显示。3 4. 功能模块设计及系统工作分析图 1.2 八路电子抢答器电路原理图4.1 功能模块设计八路电子抢答器的电路原理图如图1.2 ,该抢答器电路由复位电路、抢答触发控制电路、 led 数码显示电路和音频电路等组成。复位电路由复位按钮j0、限流电阻 r9 、两输入与非门74ls00 、八输入与非门 74ls30以及 d锁存器 74ls373的两个使能控制端锁存允许端le端 (高电平有效)和三态允许控制端oe端(低电平有效)等组成。抢答触发控制电路由抢答按钮j1-j8 、限流
4、电阻 r1-r8以及 74ls373的八个输入端等组成。led 数码显示电路由 10 线-4 线的编码器 74ls147 、 七段译码器 cd4511 、七段共阴数码管等组成。音频电路由电阻r10 、电容器 c1 、扬声器 bl 、二极管 vd和音乐集成电路 ic1(选用 kd型“叮咚”音乐集成电路作为音响提示电路)以及两个非门电路 74ls04等组成。4 4.2 系统工作原理分析八路电子抢答器的电路原理图如图1.2 , 该电路采用 6 个数字集成电路,其中 74ls373为 d锁存器, 74ls30为 8 输入的与非门, 74ls00为两输入与非门, 74ls147为 10 线-4 线的编码
5、器、 cd4511为七段译码器、以及七段共阴数码管等组成。为了使译码后数码管能显示数字,该电路将译码器的d端输入接 74ls373的锁存控制输入端,数字被锁存时,该端为低电平,数码管为正常显示数字; 允许数据输入时, 74ls373的 11脚为高电平, 经过译码后数码管不显示,这样正好满足了电路的要求。比赛时, j1,j2,j8 由参赛选手控制, j0 由主持人控制。该键在主持人喊“开始”前按下, 开始后当任意一个选手抢先按下按钮时,74ls30的输出将跳变为低电平,这个低电平使74ls373处于锁存状态,那么其他选手再按抢答按钮就无效了。此时它的输出q 0,q1,.q7被锁存,随即编码器进行
6、编码。74ls147为 10线到 4 线的编码器,输入端为低电平有效, 输出为反码。编码完毕经cd4511译码后通过七段共阴数码管将相应抢答选手编号显示出来。同时 74ls30的这个低电平使二极管vd导通,电路通过电容c1触发音乐集成电路 ic1 , 使其工作,驱动扬声器 bl 发出 “叮、咚”声。一轮抢答结束,由主持人按动清除复位按钮j0,对 d锁存器进行解锁。又进行下一轮抢答。 当允许数据输入时, 74ls373的 11 脚为高电平,经过译码后数码管不显示。同时bl不发音。4.3主要元器件功能介绍4.3.1 8 d锁存器 (74ls373) 8 d 锁存器 (3s, 锁存允许输入有回环特性
7、 ) 373 为三态输出的 8 d透明锁存器373 的输出端 o0o7 可直接与总线相连。当三态允许控制端 oe 为低电平时,o0o7 为正常逻辑状态,可用来驱动负载或总线。当oe 为高电平时, o0o7 呈高阻态,即不驱动总线, 也不为总线的负载, 但锁存器内部的逻辑操作不受影响。当锁存允许端 le 为高电平时, o 随数据 d 而变。当 le 为低电平时, o 被锁存在已建立的数据电平。 当 le 端施密特触发器的输入滞后作用,使交流和直流噪声抗扰度被改善 400mv 。引出端符号:d0 d7 数据输入端oe 三态允许控制端(低电平有效)le 锁存允许端o0o7 输出端5 外部管腿图如图
8、1.3 :图1.3 74ls373引脚图逻辑图如图 1.4 :图1.4 74ls373逻辑图真值表如表 1.1 所示:表1.1 74ls373的真值表极限值 : 电源电压. 7v 输入电压. 7v 输出高阻态时高电平电压 5.5v 工作环境温度 . 070 存储温度. -65150 6 4.3.2 编码器( 74ls147 )优先编码器是当多个输入端同时有信号时, 电路只对其中优先级别最高的输入信号进行编码。 10 线-4 线 8421 bcd 码优先编码器 74ls147的引脚图如图 3.4所示,其中第 9 脚 nc为空。 74ls147优先编码器有 9 个输入端和 4 个输出端。某个输入端
9、为 0,代表输入某一个十进制数。当9 个输入端全为 1 时,代表输入的是十进制数 0。4 个输出端反映输入十进制数的bcd 码编码输出。图 1.5 74ls147引脚图4.3.3 译码器( cd4511 )cd4511是一个用于驱动共阴极 led (数码管)显示器的 bcd 码七段码译码器,特点:具有bcd 转换、消隐和锁存控制、七段译码及驱动功能的cmos电路能提供较大的拉电流。可直接驱动led显示器。引脚排列如图 3.5 所示。其中 a b c d 为 bcd 码输入, a 为最低位。 lt为灯测试端,加高电平时,显示器正常显示,加低电平时,显示器一直显示数码“8”,各笔段都被点亮,以检查
10、显示器是否有故障。 bi 为消隐功能端,低电平时使所有笔段均消隐,正常显示时, b1 端应加高电平。另外 cd4511有拒绝伪码的特点,当输入数据越过十进制数 9(1001) 时,显示字形也自行消隐。 le是锁存控制端,高电平时锁存,低电平时传输数据。 ag 是 7 段输出,可驱动共阴led数码管。另外, cd4511显示数“6”时,a 段消隐;显示数“ 9”时,d 段消隐,所以显示 6、9 这两个数时,字形不太美观。图 1.6 cd4511 引脚图7 bi:4 脚是消隐输入控制端,当bi=0 时,不管其它输入端状态如何,七段数码管均处于熄灭(消隐)状态,不显示数字。 lt: 3 脚是测试输入
11、端,当 bi=1, lt=0 时, 译码输出全为 1, 不管输入 dcba 状态如何,七段均发亮,显示“8”。它主要用来检测数码管是否损坏。 le :锁定控制端,当le=0时,允许译码输出。 le=1 时译码器是锁定保持状态,译码器输出被保持在le=0时的数值。 a1 、a2、a3、a4、为 8421bcd 码输入端。 a、b、c、d、e、f 、g:为译码输出端,输出为高电平1 有效。4.3.4 控制电路 (74ls00 和 74ls30) 74ls30 74ls00 的引脚图真值表下(图1.7 和图 1.8 ) :图 1.7 74ls30的引脚图及真值表图 1.8 74ls00的引脚图及真值
12、表4.3.5 共阴七段数码管led数码管是由发光二极管构成的,亦称半导体数码管。8 将条状发光二极管按照共阴极( 负极 ) 或共阳极 ( 正极 ) 的方法连接,组成“8”字,再把发光二极管另一电极作笔段电极,就构成了led数码管。若按规定使某些笔段上的发光二极管发光,就能显示从09 的, 系列数字。同荧光数码管(vfd)、辉光数码管 (nrt)相比,它具有:体积小、功耗低、耐震动、寿命长、亮度高、单色性好、发光响应的时间短, 能与 ttl、cmos 电路兼容等的数显器件。5. 元器件清单的选择表 1.1 八路电子抢答器元器件清单表种类数目100k电阻9 3k电阻1 74ls373 1 74ls
13、00 1 74ls30 1 74ls147 1 74ls04 2 cd4511 1 共阴 7 段数码管1 kd型“叮咚”音乐集成电路1 电容器 c 1 扬声器 bl 1 1n4007 硅整流二极管1 5 伏直流电压源1 触发开关9 其中: r1-r10均选用 1/4w 碳膜电阻器电容 c选用耐压值为 16v的电解电容vd为 1n4007 硅整流二极管j0-j9 为动合型开关74ls373为 8d锁存器 74ls30为 8 输入与非门74ls00为 2 输入与非门 74ls147为 10-4 线的编码器选用两个非门 74ls04 cd4511为译码器为七段译码器ic1 为选用 kd型“叮咚”音乐
14、集成电路作为音响提示电路6. 设计步骤及各功能电路调试6.1 测试各元器件及各逻辑门的逻辑功能。9 6.2 按图 1.2 设计好的原理图,在标准板或面包板上搭接组装电路。6.3 调试锁存器电路。如果不能锁存,或是锁存不了1 和 7,则问题在锁存电路,应该从原理上进行分析。 锁存电路的设计原理是: 启用 cd4511 的锁存功能端 le,高电平有效,即输入高电平时执行锁存功能。锁存器应能锁定第一个抢答信号,并拒绝后面抢答信号的干扰。如何设计呢,我们对09 十个数字的显示笔段进行分析,只有0 数字的 d 笔段亮与 g 笔段灭,其它数字至少有一点不成立。由此可以区分0 与其它数字。 我们将 led管
15、的 a 笔段与 g 笔段的输入信号反馈到锁存电路,通过锁存电路控制锁存端le输入为 0 或 1 (锁存与否)。 当 led显示器显示为 0 时, le=0,cd4511译码芯片不锁存;当led显示器显示其它数字时, le=1,芯片锁存。这样只要显示器上显示为0,cd4511 译码芯片才不锁定,显示其它数字均锁存。所以只要有选手按了按键,显示器上一定是显示18 的数字, le=1芯片锁存,之后任何其他选手再按下按键均不起作用。例如j1 键先按下,显示器上显示1,le=1芯片锁存,其他选手再按j2j8,显示器上仍显示1,j1 按下之后的任一按键信号均不显示。直到主持人按清零键j0,显示器上又显示
16、0,le=0,锁存功能解除,又开始新一轮的抢答。 若所有的数字都不能锁存, 说明不管 led显示什么数字, cd4511管脚的 5 脚输入为电平,可能是5 脚与地短接或者是锁存电路的两个二极管 vd13和 vd14断开等故障;若只有 1 和 7 两个数字不显示则可以分析一下其原因: 显示 1 和 7 数字时 g 段不亮,cd4511的 g 输出端为低电平, vd14截止,而 b 段亮 d 段不亮本应该三极管vt截止而使 vt13导通,产生高电平 (锁存信号)给 le,现在不能锁存说明vd13截止,推断是三极管击穿损坏。6.4 调试译码显示电路。显示器上不显示数字, 我们从后级往前级进行测试,
17、首先用 1.5 2v的电压作用各个笔段 , 看对应各笔段是否亮 , 判断是否完好。若完好则继续检测cd4511芯片是否完好。在cd4511 的 a、b、c、d四个输入端随意输入一组二进制数码,看是否能显示数字。 无显示的故障一般问题出在这两个环节。若显示器上显示的是不符合要求的数字,在设计原理正确的前提下,首先通过测试判断cd4511的输出 ag 与 led管的 ag 笔段是否连接有错。 其方法是 cd4511的输出 ag 分别按规律输入高低电平,观察led管是否显示相应的数字。如果这个环节正常,则问题在二极管编码电路,再逐一进行检查。6.5 调试控制电路。在测试的过程中一定要注意, 高低电平
18、的测试电压数值要针对不同的电路而选取不同的数值。比如,针对led管,高电平只能用1.5 2v,而在 cd4511的输10 入端高电平要用到8v 以上的电源电压。选高了,会烧管子;选低了,会看不到效果,甚至产生误判断。6.6 进行整体电路调试,观察抢答器工作情况,并记录结果。7. 心得体会通过这个课题的设计, 我初步的了解了工程设计的基本方法,并学会了运用所学数电理论知识去分析和解决实际问题。同时也使我在独立思考解决问题,出现差错的随机应变, 和与人合作共同提高方面都受益非浅。特别是能将所学用于实际中,感觉很有趣!经过老师指导才发现自己只考虑了理论的可行性,没有考虑实际中的干扰问题, 其中最大的
19、一个问题是组合逻辑电路和时序逻辑电路在实际应用中是不能线与的,否则会产生误信号,干扰电路运行。说实话,第一遍看题目时脑海里只有一堆问号,再仔细看了几遍后找到了些许入手点。主要是要能实现:多人抢答、锁存、清零、显示输入数据的功能。回想所学知识,抢答:也就是将多个数据源输入的数据有选择地送到公共输出端,那么应该可以选用具有特定功能的集成时序逻辑电路来实现。锁存功能可以用集成时序逻辑电路的使能控制端来控制。清零可以考虑反馈清零法。 至于显示通过编码译码后用 led数码管显示就可以。 有了想法就有了动力, 经过我激情澎湃的查完资料后, 发现了许多自己对器件的认识使用上的错误,在此,发现自己对于数字电子
20、, 甚至是电子学这一科又前进了一步。在吸取前辈宝贵经验后我初步整理出两个方案。 一个主要采用集成组合逻辑电路,方案二主要采用的是集成时序逻辑电路。具体方案如下:方案一:该方案核心元件是一个8d锁存器 74ls373来实现抢答与锁存功能。它的 8 个输入分别由限流电阻接到抢答按钮处由选手控制。主持人控制清零复位按钮。 74ls373的 8 个输入接到 8 输入与非门与非后的结果再与电阻r9与非后接到 74ls373的所存允许控制端le端。如此一来,在主持人按下清零按钮后,只要有一个选手按下抢答按钮,则经过一系列与非le 就跳变高电平,使得74ls373处于锁存状态。那么其他选手再按抢答按钮就无效
21、了。同时74ls373的8 个输出接到编码器的输入端,编码后再由译码器译码后由七段共阴数码管显示出来。为了使译码后数码管能显示数字,该电路将译码器的d端输入接 74ls373的锁存控制输入端,数字被锁存时,该端为低电平,数码管为正常显示数字;允许数据输入时, 74ls373 的 11 脚为高电平,经过译码后数码管不显示。音频电路可以用二极管的开关特性来控制。方案二:该电路采用的主要是一个8d 触发器集成电路74ls273 ,接通电源后,复位电路产生复位电压并加至 ic1 的 cr端,使 ic1 清零复位。 在未按动11 抢答按钮 s1-s8 时 ,ic1 的八个输入端 (d1 d8 ) 和八个
22、输出端 (q1 q8) 均为低电平, 晶闸管 vt 处于截止状态, led 数码显示器无显示, 扬声器 bl 无声音。当按动抢答按钮 s1-s8 中某只开关时,与该开关相接的隔离二极管将导通, 使 vt 导通,其阴极变为高电平; 一方面通过 c2触发音乐集成电路 ic3 , 使其工作,驱动扬声器 bl 发出 “叮、咚”声;另一方面使 ic1 的 ck 端由低电平变为高电平,使 ic1 内相应的触发器动作,相应的输出端输出高电平并被锁存。此高电平经ic2 译码处理后,驱动 led 数码显示器显示相应的数字( 若按动按钮 s8,则 ic1 的 d8 和 q8 端均变为高电平, led 数码显示器显示数字“8”) 。一旦电路被触发工作后,再按其他各抢答开关时,均元法使 ic1 的输出数据再发生改变, led 数码显示器中显示的数字也不会变化,扬声器 bl 也不会发声,从而实现了优先抢答。 只有在主持人按动一下复位按钮 s
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年中小学教师信息技术应用能力提升-教育APP选择与应用考核试卷
- 光伏组件边框材质耐腐蚀性考核试卷
- 2025年供应商协同管理平台应用实体零售升级能力考核试卷
- 2025年工业废气SCR脱硝催化剂性能评估考核试卷
- 2025山东省社会治安综合治理中心招聘考试笔试备考题库及答案解析
- 2025江西南昌汉代海昏侯国遗址管理局招聘国有企业正职背景调查笔试考试参考题库及答案解析
- 2025四川宜宾钲兴智造科技有限公司第四批项目制员工招聘3人笔试考试参考试题及答案解析
- 2025中国农业科学院附属小学招聘12人笔试考试备考试题及答案解析
- 2025湖南永州市蓝山县引进急需紧缺高层次专业人才20人(第二期)考试笔试模拟试题及答案解析
- 分布式光伏运维体系构建
- 佳能-6D-相机说明书
- 2024-2025学年人教版物理九年级上学期期中测试物理模拟试卷
- 人力资源岗位招聘笔试题及解答(某大型央企)
- 【医麦客】:2023-2024类器官技术与应用发展白皮书
- DL∕T 5343-2018 110kV~750kV架空输电线路张力架线施工工艺导则
- 四川省内江市2024年中考物理试卷
- 解除冻结复议申请书
- DZ∕T 0153-2014 物化探工程测量规范(正式版)
- 莎士比亚戏剧赏析 知到智慧树网课答案
- 自动驾驶技术路径对比:模块化、端到端
- 2024年02月新疆岳普湖县引进急需人才笔试近6年高频考题难、易错点荟萃答案带详解附后
评论
0/150
提交评论