组合逻辑电路的设计实验报告_第1页
组合逻辑电路的设计实验报告_第2页
组合逻辑电路的设计实验报告_第3页
组合逻辑电路的设计实验报告_第4页
已阅读5页,还剩2页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验一组合逻辑电路的设计1. 实验目的1,掌握组合逻辑电路的功能分析与测试 2,学会设计以及实现一位全/ 减加器电路,以及舍入与检测电路设计 。2. 实验器材74LS00 二输入四与非门74LS04 六门反向器74LS10 三输入三与非门74LS86 二输入四异或门74LS73 负沿触发 JK触发器74LS74 双 D触发器3. 实验内容1. 设计舍入与检测的逻辑电路: 1. 输入: 4 位 8421 码, 从 0000-1001 输入信号接4 个开关,从开关输入。 2. 输出:当 8421 码=0101(5)时,有输出F1=1 当 8421 码中 1 的个数是奇数时,有输出F2=1, 2,设计一位全加 / 全减器如图所视:当 s=1,时做减法运算,s=0 时做加法运算。 A,B,C 分别表示减数,被减数,借位(加数,被加数,进位)4. 实验步骤1. 设计一个舍入与检测逻辑电路:做出真值表:电路框图作出卡诺图,并求出F1,F2 根据 F1F2的表达式做出电路图:按照电路图连接号电路,并且验证结果是否与设计相符。2, 设计一位全加 / 全减器做出真值表:F1 的卡诺图F1卡诺图:按照电路图连接号电路,并且验证结果是否与设计相符。5. 实验体会通过这次试验,我了解了用仪器拼接电路的基本情况。懂得了从电路图到真实

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论