EDA技术与实验 教学课件 李国洪 胡辉 目录_第1页
EDA技术与实验 教学课件 李国洪 胡辉 目录_第2页
EDA技术与实验 教学课件 李国洪 胡辉 目录_第3页
EDA技术与实验 教学课件 李国洪 胡辉 目录_第4页
EDA技术与实验 教学课件 李国洪 胡辉 目录_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、在线教务辅导网:在线教务辅导网:http:/教材其余课件及动画素材请查阅在线教务辅导网教材其余课件及动画素材请查阅在线教务辅导网QQ:349134187 或者直接输入下面地址:或者直接输入下面地址:http:/EDA技术与实验技术与实验李国洪李国洪 胡辉胡辉 沈明山沈明山 王达伟崔瑞雪王达伟崔瑞雪 编G08GJFM第1章EDA技术概述第2章可编程逻辑器件与数字第3章MAX+plus软件的应用第4章Quartus软件的应用第5章VHDL设计基础第6章EDA综合设计G08GJFM第1章EDA技术概述1.1EDA技术的发展及其未来1.1.1EDA技术的发展进程1.1.2未来的EDA技术1.2EDA技

2、术的构成要素及实验1.2.1EDA技术的构成要素1.2.2EDA技术与实验1.3EDA软件系统的构成1.3.1EDA软件的分类1.3.2EDA软件系统的构成1.4EDA与传统电子设计的比较1.4.1传统的电子设计方法1.4.2EDA电子设计方法1.5基于可编程器件的EDA技术G08GJFM第1章EDA技术概述1.5.1设计准备1.5.2设计输入源程序1.5.3设计实现1.5.4器件编程与配置1.5.5设计验证G08GJFM第2章可编程逻辑器件与数字2.1可编程逻辑器件概述2.1.1可编程逻辑器件的发展与应用2.1.2复杂可编程逻辑器件(CPLD)2.1.3现场可编程门阵列(FPGA)2.1.4

3、在系统可编程(ISP)技术2.1.5CPLD和FPGA的选用2.2Altera系列可编程逻辑器件2.2.1Altera系列器件的性能特2.2.2Altera系列器件MAX70002.2.3Altera系列器件FLEX10K2.2.4Altera系列器件ACEX1K2.2.5Altera系列器件APEX20K2.2.6边界扫描测试技术G08GJFM第2章可编程逻辑器件与数字2.3Altera低成本FPGA-Cyclone系列2.3.1Cyclone系列器件2.3.2Cyclone 器件平面布局图2.3.3Cyclone器件内部资源2.4基于FPGA/CPLD的数字系统2.4.1数字系统的基本模型

4、与设计2.4.2数字系统的设计方法2.4.3基于FPGA/CPLD数字系统G08GJFM第3章MAX+plus软件的应用3.1MAX+plus概述3.1.1MAX+plus简介3.1.2工具按钮的使用3.2MAX+plus的基本操作3.2.1MAX+plus的安装3.2.2MAX+plus的第一次运行3.2.3MAX+plus的设计流程3.3MAX+plus的设计输入方法3.3.1图形输入3.3.2文本输入3.3.3波形输入3.3.4MAX+plus的层次化设计3.4MAX+plus的设计处理过程G08GJFM第3章MAX+plus软件的应用3.4.1设计项目的建立与设计输入3.4.2设计项目

5、的编译3.4.3设计项目的仿真3.4.4 定时分析3.4.5器件编程3.5MAX+plus的提高3.5.1MAX+plus基本符号库的使用3.5.2MAX+plus参数化兆功能3.5.3自定义参数化兆功能模块3.5.4编辑逻辑功能符号3.5.5添加用户符号库G08GJFM第4章Quartus软件的应用4.1Quartus概述4.1.1Quartus的特点4.1.2Quartus的设计流程4.2Quartus的基本操作4.2.1Quartus软件的安装4.2.2Quartus软件的基本操作4.3Quartus的设计输入4.3.1图形编辑输入4.3.2文本编辑输入4.3.3Quartus软件宏功能

6、模块4.4Quartus软件的综合与编译4.4.1Quartus软件编译器的设置4.4.2Quartus软件的布局布线G08GJFM第4章Quartus软件的应用4.4.3设计文件的编译4.4.4使用第三方EDA综合工具4.5Quartus的仿真4.5.1波形仿真文件的建立4.5.2Quartus软件仿真器的设置4.5.3设计文件的仿真4.6Quartus的时序分析4.6.1时序分析器简介4.6.2标准时序分析的设置4.6.3时序分析的运行4.7Quartus的编程及配置4.7.1Quartus器件编程的基本流程4.7.2Quartus软件的器件编程G08GJFM第4章Quartus软件的应用

7、4.8Quartus的常用辅助设计工具4.8.1分配编辑器4.8.2时序收敛平面布局规划器4.8.3逻辑锁定4.8.4芯片编辑器(Chip Editor)4.8.5网络列表查看G08GJFM第5章VHDL设计基础5.1VHDL概述5.1.1硬件描述语言简介5.1.2VHDL的特点5.2VHDL程序结构5.2.1VHDL程序的基本结构与程序5.2.2实体说明5.2.3结构体与结构体的描述5.2.4程序包5.2.5库5.3VHDL的基本数据类型5.3.1数据对象5.3.2数据类型5.3.3标识符G08GJFM第5章VHDL设计基础5.3.4运算符5.3.5VHDL属性5.4VHDL的基本描述语句5

8、.4.1顺序语句5.4.2并行语句5.5子程序5.5.1函数的定义与引用5.5.2过程的定义与引用5.5.3子程序重载5.6基本逻辑电路设计5.6.1组合逻辑电路的设计5.6.2时序逻辑电路的设计5.7状态机的VHDL设计G08GJFM第5章VHDL设计基础5.7.1状态机的基本结构和功能5.7.2摩尔(MOORE)状态机5.7.3米立(MEALX)状态机5.7.4状态机的VHDL设计实例G08GJFM第6章EDA综合设计6.1数字电路综合设计实例6.1.1时序电路及计数器设计6.1.2矩阵键盘控制器的设计6.1.31616点阵字符发生器6.1.4用ASM图法设计交通灯6.1.5电子密码锁的设计6.1.6乐曲自动演奏器及简易电子琴6.1.7利用VHDL进行数字钟设计6.1.8出租车计程计价器的设计6.2计算机接口设

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论