复习题(数电答案)_第1页
复习题(数电答案)_第2页
免费预览已结束,剩余19页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1 下列四种类型的逻辑门中,可以用( D )实现与、或、非三种基本运算。 对 CMO 与非门电路,其多余输入端正确的处理方法是( 三态门输出端有可能出现三种状态(高阻态、高电平、低电平) C OC 门输出端直接连接可以实现正逻辑的线与运算。 D.集电极开路的门称为 OC 门。 7.已知 74LS138 译码器的输入三个使能端 (E1=1 , E2A = E2B习) 时, 地址码 A2A1A0=011 则输出丫7Y0是(C ) A.11111101 B.10111111 C.11110111 D. 11111111 8.若用 JK 触发器来实现特性方程为 Qn1 ABQ, 则 JK 端的方程为(

2、A ) A.J=AB, K=A B.J=AB , K=A C. J =A, K =AB D.J= AB , K=AB 9要将方波脉冲的周期扩展 10 倍,可采用(C ) A 10 级施密特触发器 B、10 位二进制计数器 C 十进制计数器 D、10 位 D/A 转换器 10. 一个 16 选 1 的数据选择器,其地址输入端有( C )个 A. 1 B.2 C.4 D.16 11. 8 线一 3 线优先编码器的输入为 I0 17 ,当优先级别最高的 17 有效时,其输出 2. A.与门 B. 或门 C. 根据反演规则,F A(B C) 非门 D. CD的反函数为( 与非门 A ) 3. 4. A

3、. A. F C. F 逻辑函数 A. B (A BC)(C D (AB C)(CD) F=A (A B) = ( A B. B. D. C. 最小项ABCD的逻辑相邻最小项是(A ABCD B. ABCD C. ABCD (AB C )(C D ) (A BC)(C D) D. D. ABCD 5. 6. A.通过大电阻接地(1.5K Q) B. C.通过小电阻接地(1KQ) D. 悬空 通过电+VCC F 列说法不正确的是(C ) 当高电平表示逻辑 0、低电平表示逻辑 1 时称为正逻辑。 的值是(C )A. 111 B.010 C.000 D. 101 A B Qn+1 说明 0 0 Qn

4、 保持 0 1 0 置 0 1 0 1 置 1 1 1 Qn 翻转 A. Qn+1 = A B. Qn 1 AQn AQn C. A.或非门 B. 与非门 C. 异或门 D. 同或门 14.用触发器设计 个 12 进制的计数器, 至少需要 (B ) 个触发器。 A. 3 4 C . 6 D .5 15.若输入 CP 脉冲的频率为 10kHz,通过某计数器后输出信号的频率为 的模为(C )。 A.4 B.8 C.10 D.12 17.下列 A/D 转换器,转换速度最快的是 (B ) A.逐次比较型 B. 并行比较型 C.12.已知某触发的特性表如下 (A、 B为触发器的输入) 其输出信号的逻辑表

5、达式为 Qn 1 AQn BQn D. Q+1 13.将 D 触发器改造成 T 触发器,如图所示电路中的虚线框内应是( C )。 1kHz;16.右图所示电路为由 555 定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T 触发器 双积分型 D. 以上一样 5 18在何种输入情况下,“或非”运算的结果是逻辑 29.有一个左移移位寄存器,当预先置入 1011 后,其串行输入固定接 0,在 4 个移位脉冲 A .全部输入是 0 B. 全部输入是 1 C.任一输入为 0,其他输入为 1 D.任一输入为 1,其他输入为 0。 19. 对 TTL 与非门电路,其多余输入端

6、正确的处理方法是( B )。 A.通过大电阻接地(1.5K Q) B. 悬空 C.通过小电阻接地(1KQ) D. 通过电阻接+VCC 20. 下列说法不正确的是(C )。 A 当高电平表示逻辑 0、低电平表示逻辑 1 时称为正逻辑 B 三态门输出端有可能出现三种状态(高阻态、高电平、低电平) C . OC 门输出端直接连接可以实现正逻辑的线与运算 D 集电极开路的门称为 OC 门 21. 4 位环形计数器,可得到最大计数长度是( D )。 22. 假设某 3 位异步二进制加法计数器的初始状态为 A. 001 B. 110 C. 000 23. 八输入端的编码器按二进制数编码时,输出端的个数是(

7、 B )。 A. 2 个 B . 3 个 C . 4 个 D. 8 个 24. 四个输入的译码器,其输出端最多为( D )。 A. 4 个 B . 8 个 C. 10 个 D. 16 个 25. 为实现将 JK 触发器转换为 D 触发器,应使(A )。 A.J=D,K=D B. K=D,J=D C.J=K=D D.J=K= 26. 某计数器的状态转换图如下,其计数的容量为 (B ) 28. 下列哪个不需要触发信号就能输出矩形波的是( C )。 A. 0 B. 4 C . 8 D. 16 010,则 4 个 CP 后计数状态为(B )。 D. 111 (A )。 增大 C 18在何种输入情况下,

8、“或非”运算的结果是逻辑 29.有一个左移移位寄存器,当预先置入 1011 后,其串行输入固定接 0,在 4 个移位脉冲 A.斯密特触发器 B.单稳态触发器 C.多谐振荡器 D. 计数器CP 作用下,四位数据的移位过程是( A )。 A. 1011 -0110-1100-1000-0000 B. 1011-0101-0010-0001-0000 C. 1011-1100-1101-1110-1111 30.某 EPROM 有 8 位数据线,13 位地址线,其存储容量为(C )。 8 13 8 13 A. 8X 13 B. 2 X 13 C. 2 X 8 D. 2 X 2 31 .已知 8 位

9、A/D 转换器的参考电压 UR=-5V,输入模拟电压 UI=3.91V , 则输出数字量为(A A.11001000 B.11001001 C.11001010 D.11001011 2. (8C)16 = (140)a , a= 10 4 .将 2004 个“ 1”异或起来得到的结果是 _0 6 禾 U 用对偶规则,写出下列函数的对偶式: L= (A B)(A C),则其对偶式 L = A B+AC _ 7. 将逻辑函数 L 转换成最小项表达式: L(A,B,C)= (A B)(A B)C AB= A BC+AB C+ABC+ABC _ 4. 不仅考虑两个一加数相加,而且还考虑来自_低位进位

10、相加的运算电路,称为全加器。 5. 组合逻辑电路的输出只与 输入_ 有关;与组合逻辑电路相比, 时序逻辑电路的输 出不仅仅取决于此刻的输入有关,还与电路的 状态 _ 有关。 _ i 1 _B C- J - IP Y1 +Vcc 0 D. 1011-1010-1001-1000-0111 32. 74HC48 输出高电平有效, A.共阳极 C.共阳极或共阴极 1 ( 101101 ) 2=( 它可以用来驱动( 共阴极 共阳极与共阴极 B. D. 45 (27 ) 10=( 11011 ) 2=( 1B 16 B )显示器。 )10=( 2D )16 (57) 10=( 01010111 8421

11、BCD 3、A+AB= ;A(A+B)= A+B A+AB=( J ; A+B 1. 1FFEHk(8 )10; (1011.01)2=( )10 2. 异或 ADB= A B+AB 同或 A B= AB+A B 3. 如下图所示,丫仁(AB) (CD) ,该电路实现线与 功能。 6. 触发器按逻辑功能可分为 RS 触发器、JK _ 触发器、T _ 触发器和 D 触发器。 8. 函数 Y ABC AC BC 最小项和的形式为 A BC+AB C+ABC+A B C+A B C 9逻辑函数Y AB B AB的最简与或式为 A+B _ 10.某逻辑门 V0H(min)=2.4V , V0 L(mi

12、n)= 0 .4V , V iH(min)=2. 0 V , V IL (min) = 0 .8 V,则高电平的 ( _ ) _ 。 8. 555 定时器的应用非常广泛,应用 555 定时器可以方便地组成 _施密特触发器 多谐振荡器 等电路。 5. 逻辑函数 L= AC BC是否可能产生竞争冒险? 可能 _ ;如果可能,该表达 式应改成 AC+BC +AB 就会消除竞争冒险。(如果判断不会产生竞争冒险,则第二空不填。) 14. 设周期性数字波形的高电平持续 10ms,低电平持续 5ms,占空比 q= _ 。该 数字波形若为方波,则占空比 q = J/2 _ 。 15. 电路图如图 1 2,L=

13、 A(B(C_,该电路可以实现 奇偶判别 功能。 15. 74LS138 是 3 线一 8 线译码器,译码为输出低电平有效,若输入为 A2A1A0=110 时,输 出 Y7Y6Y5Y4Y3Y2Y1Y0 应为(10111111 )。 6. “计数器”一词中的“计数”,所计的是_时钟脉冲的个数,要构成一个 11 进制的计 噪声容V V,低电平的噪声容限V NL Vo 7. JK 触发器的特征方程: Qn1=( n 1 ,D 触发器的特征方程: Q 9. A/D 转换器的主要性能指标有转换精度、 转换速度 ,已知被转换信号的上限频率为 10KHZ,则 A/D 转换器的采样频率应高于 20KHZ 10

14、. 存储容量为 4KX8位的 RAM 存储器,其地址线为 12 条、数据线为 8 条。 12.两二进制数相加时,不考虑低位的进位信号是 加器。 13. 如图1-1 所示为 TTL 的三态门电路, EN=0 时,Y= 高阻态 ;EN=1 时,Y= 10K EN 1. (57) 10= ( 01010111 )8421BC= (111001 ) 2. A+AB= ;A(A+B)= 3. TTL 器件输入脚悬空相当于输入 高 电平。用 CMOS1 电路驱动 TTL 门电路必须 考虑 电平匹配 问题。 4. 组合逻,时序逻辑电路的基本单元是 触发器 。 A B 图 1 2 C 2 。 数器,最少要 4

15、 个触发器。 7. 欲构成能记最大十进制数为 999 的计数器,至少需要_3_片十进制加法计数器, 或 3_片 4 位二进制加法计数器芯片。 8. 555 定时器的应用非常广泛,应用 555 定时器可以方便地组成 _ _ 等电路。 21、 异步清零的概念是 该控制端不受时钟控制,只要有效,触发器状态马上清零 _ 。 22、 设 A, B, C 开关合上为 1,L 灯亮为 1: . L 的逻辑表达式为 L=( ABC ) L k L 的逻辑表达式为 L =( AB+C 9. 某 D/A 转换器的最小输出电压为 0.04V,最大输出电压为 10.02V,该转换器的分辨率为 0.00399 ,位数为

16、 8 10. 存储容量为 4KX 8 位的 RAM 存储器,其地址线为 12 条、数据线为 8 28 图 1 3 是多路数据选择器构成的电路, A1、A0分别是地址码高位和低位的输入端,以 A、B 为输入变量,则输出信号 Y = A B+AB C+ABC 29. 如图 1-4 所示电路,采用 置数法 _ 方式构成计数器,可以实现_7 进制计数器。 若 CP 的频率是 140KHz,则输出频率=20K _ Hz。 30. 两片中规模集成电路 10 进制计数器串联后,最大计数容量为 100 _ 进制。 31. 某 8 位 D/A 转换器器,已知 UREF= 10V,已,输入D 7D。= 10000

17、000,则输出U。 0 1 C 6 D0 D1 D2 D3 A1 74LS1 A0 、 53 Y CP CET CEP 74LS161 TC CP PE 图 1-3 图 1-4 1 CR D0 D1 D2 D3 Q0 Q1 Q2 Q3 = 5 _ Vo 32. 写出题中各触发器的特性方程。.2.用公式法将函数化为最简与或式: F (代 B,C) AB BC BC AB = Qn 1 =( Q) Qn 1=( Q ) Qn1=( X 24. 25. 26. Qn 1 =( Q LED, 8 段的引脚为 dp 至 本图是一个八段共阴 位)。在图上标出 a,b,c,d,e,f,g,dp ;若数据线为

18、 低电平 a (dp 为最高位, 3FH,则 LED 各显示 有效。 a 为最低 8 。 输入 输出 X Y L 0 0 1 0 1 0 1 0 0 1 1 1 驱动共阳极七段数码管的译码器的输出电平为 与下列真值表对应的表达式 L= X Y_ 1.用公式法将函数化为最简与或式: Y AC AB BC ACD=A +BC(过程自己 写出来) 3 用卡诺图法化简函数(要求画出化简过程) : F(A, B, C, D) = E m(2, 3, 9, 11, 12)+ 刀 d(5 , 6, 7, 8, 10, 13)=AC +B C (过程自己 写) 4用卡诺图法化简函数(要求画出化简过程) : Y

19、 (A、B、C、D)=刀 m (0, 2, 3, 4,)+ 刀 d ( 8, 10, 11) =A C D +B!程自己 写) 1、根据输入信号 A、B、C 的波形,画出输出信号 F 的波形: 2、用与非门和反相器实现逻辑函数 F AB (A B) (注:先把原式化为适合题意的表达式,后作电路图) F=(A B) (AB)(电路图自己画) 3、请用 74138 加适当的与非门实现函数: (注:X 为高位,Z 为低位) F-XYZ+XYZ+XYZ+XYZ , 要求先推导出适合题意的逻辑表达式, 后作图。 (74138 各引脚接线都要标注) A=X,B=Y,C=Z; F=(Y0 Y3 Y5 Y7

20、) G 仁 1 , G2A=G2B=0 (电路图自己画好) 4设边沿(下降沿)JK 触发器的初始状态为 0, CP、J、K 信号如图所示,试画出触发器输 出端 Q 的波形。 6 .试画出下列触发器的输出波形 Q 和 Q。设触发器的初态为 0。 1 CP 1T Q Qi 1T Q C1 Q c C1 Q CP 7. D nJUl Q J _ I _ Iu K - Q Q2 D Q D 、用二块 74161 的级联构成 30 进计数器,其中 1#74161 为低位,2#74161 为高位,采用反 馈清其中 X=1 CP -L 1 1 1 1 L K 占CP r111 1护 冥 - M口 口 L 8

21、. (注:下列各图, QDQCQBQAQD 为最高位,DCBA 中 D 为最高位, 、用反馈清零法实现 12 进制计数(74161 是异步清 0) EP=ET=1 LD=1,ABCD=000Q QD RCQ 为进位输出端) RD (自行完成作图) LD。 (自行完成作图) 、用 RCO 端反馈至 LD 置数法实现 12 进制计数 EP=ET=1 RD=1,DCBA=0100 RCO 接 LD,(自行完成作图) 零法,作图。 9. 试利用 3 线一 8 线译码器 74138和与非门实现逻辑函数: L = A BC ABC BC (要 求写出必要的过程,并在下图上画出电路图) A2=A,A1=B,

22、A0=C; S1=1, S2=S3=0; L=(Y1 Y3 Y4 Y7)(自行完成作图部分) 写出该电路的驱动方程、状态方程和输出方程。 驱动方程: J1= X K 仁 X _ J2= Qi K2= Qi _ 状态方程: * * Q1 _ Q2 Qi 输出方程: Z= Q1Q2EP Mil 1 RCO RD A B C Q贏 5 Qc D ET CQu LD 9- 丨1 1 1 EP L丨11 RD A B C D RCO JL Iff ?4161 c? 、Q& Qu Qc QD LD - Illi 7 io. 11.写出图示逻辑图中各电路的状态方程。 1.Q*=A 2.Q *=Q 3.Q*=Q 4.Q *=Q 5.Q *=Q 13. 用两片同步十进制计数器 74160 构成二十四进制计数器,要求 :具有进位输出信号,画 出电路图,加上适当的说明,并标明哪一片是低位,哪一片是高位。 用置数法,计数从 00000000-00

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论