


版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、数电填空题知识点总结1、逻辑代数有_与和非三种基本运算。2、四个逻辑相邻的最小项合并,可以消去_2 因子;_2n 逻辑相邻的最小项合并,可以消去n个因子。3、 逻辑代数的三条重要规则是指反演规则、代入规则和对偶规则。4、n个变量的全部最小项相或值为1。6、在真值表、表达式和逻辑图三种表示方法中, 形式唯一的是真值表。8、是一种以表格描述逻辑函数的方法。9、与最小项ABC相邻的最小项有AB 'C', ABC,A 'BC '。10、 一个逻辑函数,如果有n个变量,则有22 个最小项。11、n个变量的卡诺图是由22个小方格构成的。13、描述逻辑函数常有的方法是 真直表
2、、逻辑函数式和逻辑图三种。14、相同变量构成的两个不同最小项相与结果为 0。15、任意一个最小项,其相应变量有且只有一种取值使这个最小项的值为。1 在数字电路中,三极管主要工作在 和两种稳定状态。饱和、截止2二极管电路中,电平接近于零时称 为,电平接近于VCC是称为。低电平、高电平3 TTL集成电路中,多发射极晶体管完成 逻辑功能。与运算4. TTL与非门输出高电平的典型值为 ,输出低电平的典型值为。3.6V、0.2V5与一般门电路相比,三态门电路中除了数据 的输入输出端外,还增加了一个片选信号端,这 个对芯片具有控制作用的端也常称为使能端6或非门电路输入都为逻辑1时,输出为逻辑。07 电路如
3、图所示,其输出端F的逻辑状态为。18与门的多余输出端可 ,或门的多余输出端可。与有用输入端并联或接高电平、与有用输入端并 联或接低电平10 正逻辑的或非门电路等效于负逻辑的 与非门电路。与非门11. 三态门主要用于总线传输,既可用于单向传输,也可用于双向传输。单向传送、双向传送12. 为保证TTL与非门输出高电平,输入电压必须是低电平,规定其的最大值称为 开门电平。低电平、开门电平13. 三态门中,除了高低电平两种状态外,还有第三种状态,这第三种状态称为高阻。高阻态14. 作为逻辑取值的0和1,并不表示数值的大小,而是表示逻辑电路电平高 与低两个状态。高、低15. 数字电路中的逻辑状态是由高、
4、 低电平来表 示的。正逻辑规定用高电平表示逻辑 丄,用 低电平1 消除或减弱组合电路中的竞争冒险,常用的方法是发现并消掉互补变量,增加 _,并在输出端并联 。冗余项、滤波电容2 .要扩展得到1个16-4线编码器,需要片74LS14& 23 在组合逻辑电路中,当一个输入信号经过多条路径传递后到达某一逻辑门的输入端时, 会有 时间先后,这一现象称为,由此而产生输出干扰脉冲的现象称为竞争、冒险4.所谓组合逻辑电路是指:在任何时刻,逻辑 电路的输出状态只取决于电路各 的组合,而与电路的无关。输入状态、原来的状态5组合逻辑电路由逻辑门电路组成,不包含任 何,没有能力。记忆元件、记忆6 常见的中规
5、模组合逻辑器件有 和等。编码器、译码器、数据选择器、数值比较器、加 法器任选二个。7.加法器是一种最基本的算术运算电路,其中 的半加器是只考虑本位两个二进制数进行相加 不考虑的加法器。低位向本位的进位8全半加器既要考虑本位两个二进制数进行相 加,还要考虑的加法器。低位向本位的进位9. 用全加器组成多位二进制数加法器时,加法器的进位方式通常有、2种。串行进位、并行进位10. 基本译码器电路除了完成译码功能外, 还能实现和功能。逻辑函数发生、多路分配11 多路分配器可以直接用来实现。译码器12. 与4位串行进位加法器比较,使用超前进位全加器的目的是。提高运算速度13. 在分析门电路组成的组合逻辑电
6、路时, 一般需要先根据写出逻辑表达式。逻辑电路图14. 数据选择器的功能相当于多个输入的数据数据开关,是指经过选择,把通道的数据传送到的公共数据通道上去。多个、唯15. 数据分配器的功能相当于一个多输出的数据 开关,是将 数据源来的数据根据需要,送 到 不同的通道上去。经过选择,把通道的 数据传送到的公共数据通道上去。一个、多个16. 加法器的超前进位级联方式,高位的运算不必等低位运算的结果,故提高了,但结构比较。运算速度、复杂17. 加法器串行进位的级联方式由于结构 ,主要用在数字设备中。简单、低速来表示逻辑 0。1, 016. 正逻辑的或门电路等效于负逻辑的 与门电路。与门仃.实现基本的逻
7、辑运算的门电路主要有 _与 门、或门 、 非门 三种。与门、或门、非门18. 三极管作为开关元件,主要工作在 截止区 和 饱和区两个区。截止区、饱和区19正逻辑电路中,电平接近于零时称为低电平, 用数字_0表示,电平接近于Vcc称为高电平, 用数字_J表示。0,120负逻辑电路中,电平接近于零时称为低电平, 用数字_J表示,电平接近于Vcc称为高电平, 用数字_0表示。1,021. 异或门电路中,当两个输入端的输入为_01_ 或10 组合时,输出为1。01、1022. 同或门电路中,当两个输入端的输入为 11 或00 组合时,输出为1。00、1123. 数字电路中的逻辑状态是由高、 低电平来表
8、 示的。负逻辑规定用高电平表示逻辑 _0,用 低电平来表示逻辑_J_。0, 11消除或减弱组合电路中的竞争冒险,常用的 方法是发现并消掉互补变量,增加,并在输出端并联。冗余项、滤波电容2 要扩展得到1个16-4线编码器,需要片74LS14& 23 在组合逻辑电路中,当一个输入信号经过多条路径传递后到达某一逻辑门的输入端时, 会有 时间先后,这一现象称为,由此而产生输出干扰脉冲的现象称为 。竞争、冒险4. 所谓组合逻辑电路是指:在任何时刻,逻辑 电路的输出状态只取决于电路各的组合,而与电路的无关。输入状态、原来的状态5 组合逻辑电路由逻辑门电路组成,不包含任何,没有能力。记忆元件、记忆6
9、 常见的中规模组合逻辑器件有 和等。编码器、译码器、数据选择器、数值比较器、加 法器任选二个。7. 加法器是一种最基本的算术运算电路,其中 的半加器是只考虑本位两个二进制数进行相加 不考虑的加法器。低位向本位的进位8全半加器既要考虑本位两个二进制数进行相 加,还要考虑 的加法器。低位向本位的进位9 用全加器组成多位二进制数加法器时,加法器的进位方式通常有、2种。串行进位、并行进位10. 基本译码器电路除了完成译码功能外, 还能 实现和功能。逻辑函数发生、多路分配11. 多路分配器可以直接用来实现。译 码器12. 与4位串行进位加法器比较,使用超前进位全加器的目的是。提高运算速度13. 在分析门
10、电路组成的组合逻辑电路时, 一般需要先根据写出逻辑表达式。逻辑电路图14. 数据选择器的功能相当于多个输入的数据数据开关,是指经过选择,把通道的数据传送到的公共数据通道上去。多个、唯15. 数据分配器的功能相当于一个多输出的数据 开关,是将 数据源来的数据根据需要,送 到 不同的通道上去。经过选择,把通道的 数据传送到的公共数据通道上去。一个、多个16. 加法器的超前进位级联方式,高位的运算不必等低位运算的结果,故提高了,但结构比较。运算速度、复杂17 加法器串行进位的级联方式由于结构 ,主要用在数字设备中。简单、低速1、组合电路的基本单元是门电路,时序电路的基本单元是 触发器。/ 门电路,触
11、发器2、触发器有 丄种稳定状态,在适当时钟 的作用下,触发器可从一种稳定状态转变为另一种稳定状态。触发器有两种稳定 状态,在适当的时钟的作用下,触发器可从一种 稳定状态转变为另一种稳定状态。3、同步RS触发器的特性方程中约束条件 R S=0,所以它的输入信号不能同时为 _0。/同步RS触发器的特性方程中的约束条件为RS=0所以它的输入信号不能同时为 0;4、同步触发器一般可用 状态转化表、 状态转换图、 状态机流程图、 时序图等方法描述。/同步触发器一般可用状态转化表、状态转换图、状态机流程图、时序图等方法描述5、 触发器按逻辑功能可分为SR触发器、 JK 触发器、 T触中发器D触发器 4 种
12、最常用的触发器。、/触发器按逻辑功能可分为 RS触发器,JK触发器, T触发器、D触发器四种最常用的触发器。6、JK触发器的特性方程为:Q*=JQ +K Q 。*4*7、D触发器的特性方程为:Q=D。8、时序电路可分为: 同步时序电路和异步时序电路。/时序电路可以分为同步时序电路,和异步时序 电路9、T触发器的特性方程为:Q=TQ +T' Q。10、时序电路的输出不仅仅与当前的输入有关, 还与以前的输入 有关。11、所谓同步时序电路,是指所有触发器 _状态的变化都是在同一时钟信号的操作下同时发 牛的。/所谓同步时序电路,指所有的触发器状态的变化都是在同一时钟信号的操作下同时发生的。*1
13、2、RS触发器的特性方程为:Q13、既能进行递增计数又能进行递减计数 的计数器称为可逆计数器。14、 从总体上看,时序电路由组合电路和存储电路两部分组成。15、若要构成七进制计数器,最少用 3个触发器,它有个_J无效状态。16、 计数器电路中,有效循环中的状态称为有效状态;若无效状态经若干个 CP脉 冲后能回到有效循环中,称其具有自启动能力。仃、4个触发器构成的计数器,其最大计数长度 为 24。18、 所谓异步时序电路,是指触发器状态的改变不是同时发生的。19、 寄存器可分为、移位寄存器。20、 时序逻辑电路有 状态转化表、状态转换图、 状态机流程图、四种描述方法。21、RS JK、D和T触发
14、器中,只有 RS 触发器存在输入信号的约束条件。22、计数器按进位体制的不同,可分为 、。23、 计数器按数字增减趋势的不同可分为 _加 法计数器、 减法计数器、 可逆计数器。24、构成一个模6的同步计数器至少需要 _3_ 个触发器。25、具有直接置位端和复位端(SD、RD)的触发器,当触发器处于受CP脉冲控制的情况下工作 时,这两端所加的信号为 低电平。26、 构成一个模10的同步计数器至少需要4 个触发器。27、JK触发器实现翻转功能,其 JK取值应为 11。28、JK触发器实现保持功能,其 JK取值应为00 。29、JK触发器实现置0功能,其JK取值应为01 。30、JK触发器实现置1功
15、能,其JK取值应为1. D/A转换器的作用是将数字信号转变为模拟信号。2. 单稳态触发器有一个 态,还有一个 态。3. A/D转换器的作用是将模拟信号转变为数字信号。4. 输出占空比是指脉冲宽度与脉冲周期的比值亦即 a=tw/T。5. 产生脉冲信号的电路主要由, 延迟电路、正反馈电路 和 开关兀件 一三部分组成。6. A/D 转换器一般由、量化、编码等几个环节构成。7. D/A转换器的主要技术参数有 转换误差,转换速度, 分辨率。8. 常用的A/D转换器有 并联比较型 A/D转换 器,计数型A/D转换器和逐次渐讲型A/D 转换器一等。9. 多谐振荡器又称无稳电路,主要用于产生矩形脉冲信号。10. 并行A/D转换器主要由电压比较器、鱼存器和代码转换器组成。11. 权电阻D/A转换器主要由 权电阻网络_、模拟开关、求和放大器组成。12. 倒T形电阻网络D/A转换器主要由
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年合肥市新麓小学秋季代课教师招聘考试模拟试题及答案解析
- 2025年安徽医科大学专职辅导员公开招聘12名考试模拟试题及答案解析
- 2025浙江舟山市定海区面向大学毕业生退役士兵招聘事业单位人员3人备考考试题库附答案解析
- 2025河南省第三人民医院(河南省职业病医院)招聘高层次人才3人考试参考题库及答案解析
- 2025年合肥长丰县特殊教育学校临聘教师公开招聘2人备考考试题库附答案解析
- 2025四川雅安天全县(第三批)就业见习岗位招募4人考试模拟试题及答案解析
- 2025四川巴中法院系统招聘聘用制审判辅助人员78人备考考试题库附答案解析
- 2025年特种作业类危险化学品安全作业重氮化工艺作业-过氧化工艺作业参考题库含答案解析(5卷)
- 农业信息技术服务合同书签订协议
- 互联网广告服务协议
- 设备设施运行台账教学幻灯片
- 健康四大基石科普讲座
- 护士培训班自我介绍
- 2025深入贯彻中央八项规定精神学习教育测试题和答案
- 音乐人工智能应用-洞察阐释
- 2026年中考英语一轮复习:1600个必背词汇 话题记忆+默写本
- 2025年华电煤业招聘笔试备考题库(带答案详解)
- 小流域治理工程监理工作报告小流域治理监理报告
- 2025-2030年中国蔬果保鲜剂行业市场深度调研及发展趋势与投资价值评估研究报告
- 幼儿园游戏空间管理制度
- 2025至2030中国妊娠和排卵测试行业产业运行态势及投资规划深度研究报告
评论
0/150
提交评论