
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、finfet推动更明智的物理ip选择 行业目前濒临(ic)创造办法的巨大变革,这一变革旨在不断提高 ic的性能和密度,可能会对设计办法产生影响。晶圆代工厂家目前正预备按照finfet概念加强用法三维晶体管结构的14nm和16nm工艺,由于相比较20nm的平面型晶体管,它们可以提供更高的性能。通过提高载流通道,可从门控的三面向其举行环抱,从而使门控呈现出更强的静电控制。这克服了导致过多漏的短通道效应以及用法大量硅片创造的纳米平面型晶体管所产生的其他问题。图 1:更好地解释了频率范围内的漏电流控制多层面门控的进一步优势在于单位范围内的驱动电流多于平面型器件单位范围内的驱动电流相比于平面型器件,在等
2、效门控长度相同的状况下,用法鳍(fin)结构高度可创建有效容积更大的通道。这意味着有效性能更好。通过增加finfet性能,可在功率预算给定的状况下实现比体硅技术更高的频率数。功耗降低源于以下两个方面:对宽型高驱动标准单元的需求降低;以及漏电流量给定状况下,在较低电源下工作的能力。但是,惟独转变设计技术才干彻低实现功耗降低性能。基于标准单元的流程仍是实现高生产率ic实施的关键因素。过去数十年来,单元提取巩固了综合驱动设计流程的基础,为高度的数字实施提供了基础,使得小规模团队举行百万门级电路设计成为可能。晶体管结构的变更以及相关的布局依靠效应即将突破设计流程的物理层、单元层和规律层之前的清楚接口,
3、这使得设计人员在布局电路时不得不考虑低层特征。但是,通过增加单元级别智能化,可以维持标准单元提取的生产率优势,并且仍然能够获得通过基于finfet的工艺实现的功率、性能和面积(ppa)优势。陪同 finfet而来的是电路结构因其形状变幻而导致的根本性变革(图 2)。给定工艺的鳍(fin)结构具有固定的宽度和间距。与平面工艺(可通过随意量增强晶体管宽度来提高整体驱动强度,从而充实大型扇区或高的性能)相比,finfet的有效宽度只能通过向晶体管添加更多鳍(fin)结构才干予以转变。鳍(fin)结构量化不仅提高模拟和自定义电路设计的复杂度,还对数字电路实施产生微妙而重要的影响。图 2:finfet
4、vs 平面型晶体管总而言之,基于finfet的流程将从尽可能窄的鳍(fin)结构间距中受益,由于这将提供更好的密度、灵便性和性能。用于创建鳍(fin)结构的工艺依靠于化学性自动调准技术,该技术可以使间距比金属互联的最精细层(m1 和 m2)的行间距缩小25%。这些金属层目前用法两个各不相干却又结合为一种合成曝光的的光罩绘制,而非用法自我调准的工艺绘制。这些金属层的最小间距由叠对误差确定,因此采纳自我调准的鳍(fin)结构形成步骤可实现较高间距。设计用于实施大部分数字规律(将用于基于finfet的 ic)的标准单元时,需要考虑鳍(fin)结构与m2间距的不匹配性(通常状况下,鳍(fin)结构平行
5、于 m2 间距)。对于基于finfet的工艺,鳍(fin)结构和金属导线宽间距之间仅存在少数几个能够产生可行标准单元库的有效“齿轮比”,因此需要对其举行设计以便使每个单元都有一个固定数量的布线路径。即便如此,某些组合也会导致金属网格不灵便,使其难以承载关键路径上的单元所需的足够电流。纳米工艺正越来越多地受到电迁移等效应的影响,此类效应使通过强电流的金属线变细直至消逝,从而缩短了ic 的生命周期。对于最大的金属布线密度,双掩模的设计规章不仅应用于金属导线宽间距,也应用于其宽度。由此产生的结果是,不能始终绘制更宽的金属导线来承载提供高驱动力的单元所需的强电流。某些鳍(fin)结构数与金属导线数之比
6、允许在电源布线时更为灵便地用法金属互连工艺。它们支持在需要时用法更宽、更具弹性的电源导轨,与此同时单元的布线路径数能够提供更高的规律布线密度以承载功耗。要利用上述结构,需在平常所了解的传统布局布线工具的基础上深化了解标准单元架构,布局布线工具旨在预确定的位置上将标准单位用作为带有一组 i/o 和电源引脚的黑箱子。可以用法其对内部标准单元架构的理解并且按照规律需求重新映射单元的工具能够额外提供充分利用上述新结构所需的灵便性,而无需彻底重组 ic 实施流程。相同的理解可以协助其他设计流程采纳最新的设计变更,从而产生工程变更命令 (eco)。因为设计规章较之以往更具约束性,实施 eco 变得更为困难
7、,由于即便是一个小的变更也能导致双模式层的光罩色彩浮现问题。整合能够理解本地标准单元环境的工具的流程可以更深层次地举行设计,从而尽可能透亮地实施 eco 。深化了解标准单元的内部架构将协助解决因迁移至基于finfet的纳米工艺而产生的其他问题。因为设计人员试图利用3d晶体管的更高性能并加快时钟速度,他们将遭受越发严重的易变性挑战。尽管finfet在某些关键指标方面展示的易变性低于平面型晶体管,但是易变性仍是时序终止的一个主要障碍,并且跨越标准单元和布线层之间的边界以多种方式存在。传统意义上,此类可变性将整合于限制时钟速度的庇护频带中,妨碍猎取通过 finfet结构实现的性能收益。更好的分析和更
8、正技术可以很大程度上复原此类性能走失,从而加快时钟速度并使产品在市场上更具竞争力。现已证实,14nm和16nm的基于finfet的工艺所采纳的双模式技术将导致巨大的路径延迟差异。例如,在调准其中一个用于成像互连模式的光罩时的极小转换可以提高门控电极和电缆之间的耦合电容,从而使路径延迟提高。因为囫囵光罩的改变将变为全都,因此与该光罩模式相关的晶体管的延迟将得以关联 更多了解每个标准单元行为和内部衔接性的高级分析工具也会对其举行考虑。通过考虑上述关联性并实行更正措施,可以消退对耦合电容差异的顾虑并提高目标时钟速度。互连寄生,尤其是基于finfet的工艺中的金属导线的高抗阻性,也将妨碍时钟树的性能。时钟树用法大量长距离衔接以便使 ic 的时序保持全都。缓冲器插入等传统技术将提高能耗。通过运用基本标准单元的学问,可以执行更为智能的时钟树优化,提供低偏差时序信号,并避开花费功耗预算。降低器件几何尺寸还可以提高浮现因电离辐射而产生的单一大事扰乱的可能性,从而导致结果不正确以及系统崩溃。在电路环境下分析单元结构(有可能用法加强版本替换它们)可以降低在浮现阿尔法粒子的状况下行为不恰当的可能性。采纳基于finfet的工艺
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 肉类加工中的低温加工技术研究考核试卷
- 肉类副产品在营养强化食品中的应用研究考核试卷
- 磷肥生产技术基础考核试卷
- 软件测试工具应用试题及答案回顾
- 计算机三级嵌入式课程体系设计试题及答案
- 深入理解行政组织理论的试题及答案
- 精心准备公路工程执照考试的试题及答案
- 宾馆房间装修管理制度
- 学校家长宿舍管理制度
- 客运企业卫生管理制度
- 中医适宜技术-中药热奄包
- 材料力学第4版单辉祖习题答案
- 法学本科毕业论文
- 爆破安全安全规程
- 首末件检查记录表
- DB52∕T 046-2018 贵州省建筑岩土工程技术规范
- 真空断路器课件
- 楼面板静载试验检测报告
- 用地性质分类表
- 科目一考试成绩单
- Q∕CR 9604-2015 高速铁路隧道工程施工技术规程
评论
0/150
提交评论